DE69128753D1 - Verfahren zur Herstellung einer supraleitenden Einrichtung mit reduzierter Dicke der supraleitenden Schicht und dadurch hergestellte supraleitende Einrichtung - Google Patents

Verfahren zur Herstellung einer supraleitenden Einrichtung mit reduzierter Dicke der supraleitenden Schicht und dadurch hergestellte supraleitende Einrichtung

Info

Publication number
DE69128753D1
DE69128753D1 DE69128753T DE69128753T DE69128753D1 DE 69128753 D1 DE69128753 D1 DE 69128753D1 DE 69128753 T DE69128753 T DE 69128753T DE 69128753 T DE69128753 T DE 69128753T DE 69128753 D1 DE69128753 D1 DE 69128753D1
Authority
DE
Germany
Prior art keywords
superconducting
superconducting device
producing
reduced thickness
layer
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
DE69128753T
Other languages
English (en)
Other versions
DE69128753T2 (de
Inventor
Takao Nakamura
Hiroshi Inada
Michitomo Iiyama
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sumitomo Electric Industries Ltd
Original Assignee
Sumitomo Electric Industries Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Priority claimed from JP2249547A external-priority patent/JP2597743B2/ja
Priority claimed from JP2259159A external-priority patent/JP2597747B2/ja
Application filed by Sumitomo Electric Industries Ltd filed Critical Sumitomo Electric Industries Ltd
Publication of DE69128753D1 publication Critical patent/DE69128753D1/de
Application granted granted Critical
Publication of DE69128753T2 publication Critical patent/DE69128753T2/de
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10NELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10N60/00Superconducting devices
    • H10N60/20Permanent superconducting devices
    • H10N60/205Permanent superconducting devices having three or more electrodes, e.g. transistor-like structures 
    • H10N60/207Field effect devices
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y10TECHNICAL SUBJECTS COVERED BY FORMER USPC
    • Y10STECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y10S505/00Superconductor technology: apparatus, material, process
    • Y10S505/70High TC, above 30 k, superconducting device, article, or structured stock
    • Y10S505/701Coated or thin film device, i.e. active or passive
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y10TECHNICAL SUBJECTS COVERED BY FORMER USPC
    • Y10STECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y10S505/00Superconductor technology: apparatus, material, process
    • Y10S505/725Process of making or treating high tc, above 30 k, superconducting shaped material, article, or device
    • Y10S505/728Etching
DE69128753T 1990-09-19 1991-09-19 Verfahren zur Herstellung einer supraleitenden Einrichtung mit reduzierter Dicke der supraleitenden Schicht und dadurch hergestellte supraleitende Einrichtung Expired - Fee Related DE69128753T2 (de)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2249547A JP2597743B2 (ja) 1990-09-19 1990-09-19 超電導素子の作製方法
JP2259159A JP2597747B2 (ja) 1990-09-28 1990-09-28 超電導素子および作製方法

Publications (2)

Publication Number Publication Date
DE69128753D1 true DE69128753D1 (de) 1998-02-26
DE69128753T2 DE69128753T2 (de) 1998-08-13

Family

ID=26539354

Family Applications (1)

Application Number Title Priority Date Filing Date
DE69128753T Expired - Fee Related DE69128753T2 (de) 1990-09-19 1991-09-19 Verfahren zur Herstellung einer supraleitenden Einrichtung mit reduzierter Dicke der supraleitenden Schicht und dadurch hergestellte supraleitende Einrichtung

Country Status (4)

Country Link
US (2) US5446015A (de)
EP (1) EP0477103B1 (de)
CA (1) CA2051778C (de)
DE (1) DE69128753T2 (de)

Families Citing this family (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE69117628T2 (de) * 1990-09-10 1996-09-26 Sumitomo Electric Industries Supraleitende Einrichtung mit einer reduzierten Dicke der supraleitenden Schicht und Methode zu deren Herstellung
DE69218388T2 (de) * 1991-12-10 1997-10-23 Sumitomo Electric Industries Supraleitendes Bauelement mit extrem dünnem Kanal aus supraleitendem Oxyd und sein Herstellungsverfahren
JPH05251776A (ja) * 1991-12-13 1993-09-28 Sumitomo Electric Ind Ltd 超電導素子およびその作製方法
CA2085290C (en) * 1991-12-13 1997-08-05 Takao Nakamura Superconducting device having an extremely thin superconducting channel formed of oxide superconductor material and method for manufacturing the same
US5552374A (en) * 1992-04-09 1996-09-03 Sumitomo Electric Industries, Ltd. Oxide superconducting a transistor in crank-shaped configuration
JPH05291637A (ja) * 1992-04-09 1993-11-05 Sumitomo Electric Ind Ltd 超電導電界効果型素子
US6133050A (en) * 1992-10-23 2000-10-17 Symetrix Corporation UV radiation process for making electronic devices having low-leakage-current and low-polarization fatigue
US5994276A (en) * 1997-09-08 1999-11-30 Mcmaster University Composite high Tc superconductor film
FR3116947B1 (fr) * 2020-11-27 2022-11-18 Commissariat Energie Atomique Dispositif quantique et son procédé de réalisation

Family Cites Families (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2678232B2 (ja) * 1987-05-06 1997-11-17 株式会社 半導体エネルギー研究所 超電導体装置
US5057485A (en) * 1987-05-15 1991-10-15 Hitachi, Ltd. Light detecting superconducting Josephson device
JPS6466980A (en) * 1987-09-08 1989-03-13 Seiko Epson Corp Superconducting transistor
JPH01170080A (ja) * 1987-12-25 1989-07-05 Furukawa Electric Co Ltd:The 超電導fet素子
DE3876228T2 (de) * 1988-01-15 1993-06-03 Ibm Feldeffektanordnung mit supraleitendem kanal.
JPH01264263A (ja) * 1988-04-14 1989-10-20 Matsushita Electron Corp Misトランジスタ
JP2862137B2 (ja) * 1988-08-11 1999-02-24 古河電気工業株式会社 超電導トランジスタ
JP2524827B2 (ja) * 1988-11-29 1996-08-14 財団法人生産開発科学研究所 積層薄膜体及びその製造法
DE69117628T2 (de) * 1990-09-10 1996-09-26 Sumitomo Electric Industries Supraleitende Einrichtung mit einer reduzierten Dicke der supraleitenden Schicht und Methode zu deren Herstellung
EP0480814B1 (de) * 1990-10-08 1996-04-24 Sumitomo Electric Industries, Ltd. Supraleitende Einrichtung mit ultradünnem Kanal aus oxydisch supraleitendem Material und Verfahren zu deren Herstellung
CA2084174C (en) * 1991-11-30 1997-07-29 Takao Nakamura Superconducting device having an extremely thin superconducting channel formed of oxide superconductor material and method for manufacturing thesame

Also Published As

Publication number Publication date
CA2051778A1 (en) 1992-03-20
EP0477103A3 (en) 1992-07-15
CA2051778C (en) 1997-05-06
US5446015A (en) 1995-08-29
EP0477103B1 (de) 1998-01-21
US5547923A (en) 1996-08-20
DE69128753T2 (de) 1998-08-13
EP0477103A2 (de) 1992-03-25

Similar Documents

Publication Publication Date Title
DE69115209D1 (de) Verfahren zur Herstellung eines Supraleitungsbauelements mit reduzierter Dicke der supraleitenden Oxidschicht und dadurch hergestelltes Supraleitungsbauelement.
DE69033153D1 (de) Verfahren zur Herstellung einer Halbleiterdünnschicht und damit hergestellte Halbleiterdünnschicht
DE3789753D1 (de) Verfahren und Anordnung zur Herstellung einer dünnen Schicht.
DE69513459D1 (de) Verfahren zur Herstellung einer Al-Ge Legierung mit einer WGe Polierstoppschicht
DE68925715D1 (de) Verbundfolie und Verfahren zur Herstellung
DE69425632D1 (de) Verfahren zur Herstellung einer kristallisierten Halbleiterschicht und diese verwendender Halbleitervorrichtungen
DE69214825D1 (de) Verfahren und Vorrichtung zur Herstellung von gefrorenem Kuchen mit Krokantschichten
DE69203650D1 (de) Verfahren zur Herstellung einer Festoxid-Schicht und Verfahren zur Herstellung einer Festoxid-Brennstoffzelle unter Verwendung der Festoxid-Schicht.
AT367885B (de) Mit einer schutzschicht versehenes metallrohr und verfahren zur herstellung desselben
DE3584747D1 (de) Verfahren zur herstellung einer magnetischen schicht und ihre anwendung bei der herstellung eines magnetkopfes.
DE69133534D1 (de) Schichtstruktur mit Kontaktöffnung und Verfahren zur Herstellung derselben
DE69705334D1 (de) Lumineszenzelement mit einer lichtdurchlässigen Reflexionsschicht und Verfahren zur Herstellung desselben
DE69219073D1 (de) Dünnfilm-Transistor mit einer Schutzschicht und Verfahren zur Herstellung
ATA149689A (de) Oberbau mit schienen und verfahren zur herstellung desselben
DE59009067D1 (de) Verfahren zur Herstellung einer Öffnung in einem Halbleiterschichtaufbau und dessen Verwendung zur Herstellung von Kontaktlöchern.
DE68914212D1 (de) Verfahren zur Herstellung einer Anordnung mit einer Schicht aus einem oxidischen supraleitenden Material.
DE3877405D1 (de) Verfahren zur herstellung einer supraleitenden duennen schicht und anordnung zu seiner durchfuehrung.
DE69128753D1 (de) Verfahren zur Herstellung einer supraleitenden Einrichtung mit reduzierter Dicke der supraleitenden Schicht und dadurch hergestellte supraleitende Einrichtung
DE69504862D1 (de) Photographisches element mit einer antistatischen schicht und verfahren zur herstellung eines elements mit antistatischen eigenschaften
DE69231653D1 (de) Verfahren zur Herstellung einer Halbleiteranordnung mit Isolierzonen
DE69224423D1 (de) Leitfähige Muster-Schichtstruktur und Verfahren zur Herstellung der leitfähigen Muster-Schichtstruktur
DE69208109D1 (de) Verfahren zur Herstellung eines metallischen Trägers mit einer supraleitenden Schicht
DE68911453D1 (de) Verfahren zur Herstellung einer Halbleitervorrichtung mit Wellenleiterstruktur.
DE69125456D1 (de) Verfahren zur Herstellung einer supraleitenden Einrichtung mit reduzierter Dicke der supraleitenden Schicht und dadurch erzeugte supraleitende Einrichtung
DE69117628D1 (de) Supraleitende Einrichtung mit einer reduzierten Dicke der supraleitenden Schicht und Methode zu deren Herstellung

Legal Events

Date Code Title Description
8364 No opposition during term of opposition
8339 Ceased/non-payment of the annual fee