DE69021873T2 - Datenübertragungsanordnung bestehend aus einer Haupteinrichtung angeschlossen an einer Mehrzahl von sekundären Einrichtungen. - Google Patents
Datenübertragungsanordnung bestehend aus einer Haupteinrichtung angeschlossen an einer Mehrzahl von sekundären Einrichtungen.Info
- Publication number
- DE69021873T2 DE69021873T2 DE69021873T DE69021873T DE69021873T2 DE 69021873 T2 DE69021873 T2 DE 69021873T2 DE 69021873 T DE69021873 T DE 69021873T DE 69021873 T DE69021873 T DE 69021873T DE 69021873 T2 DE69021873 T2 DE 69021873T2
- Authority
- DE
- Germany
- Prior art keywords
- data transmission
- eslic1
- secondary devices
- clock
- data
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
- 230000005540 biological transmission Effects 0.000 title claims description 74
- 230000003111 delayed effect Effects 0.000 description 2
- 230000003213 activating effect Effects 0.000 description 1
- 230000002457 bidirectional effect Effects 0.000 description 1
- 238000001514 detection method Methods 0.000 description 1
- 230000009977 dual effect Effects 0.000 description 1
- 230000001360 synchronised effect Effects 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L12/00—Data switching networks
- H04L12/28—Data switching networks characterised by path configuration, e.g. LAN [Local Area Networks] or WAN [Wide Area Networks]
- H04L12/40—Bus networks
- H04L12/407—Bus networks with decentralised control
- H04L12/413—Bus networks with decentralised control with random access, e.g. carrier-sense multiple-access with collision detection [CSMA-CD]
- H04L12/4135—Bus networks with decentralised control with random access, e.g. carrier-sense multiple-access with collision detection [CSMA-CD] using bit-wise arbitration
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L12/00—Data switching networks
- H04L12/28—Data switching networks characterised by path configuration, e.g. LAN [Local Area Networks] or WAN [Wide Area Networks]
- H04L12/40—Bus networks
Landscapes
- Engineering & Computer Science (AREA)
- Computer Networks & Wireless Communication (AREA)
- Signal Processing (AREA)
- Communication Control (AREA)
- Time-Division Multiplex Systems (AREA)
- Information Transfer Systems (AREA)
- Small-Scale Networks (AREA)
Description
- Die vorliegende Erfindung bezieht sich auf eine Datenübertragungsvorrichtung, die ein primäres Gerät umfaßt, das mit einer Vielzahl von sekundären Geräten verbunden ist, wobei die Vorrichtung für jedes sekundäre Gerät eine Datenübertragungsleitung, eine Taktübertragungsleitung und eine Schreib/Leseübertragungsleitung umfaßt.
- Es ist allgemein bekannt, daß diese drei Übertragungsleitungen die Minimalkonfiguration einer Datenübertragungsverbindung bilden, so daß für den Fall, daß das primäre Gerät mit einer Vielzahl von m x n sekundären Geräten verbunden werden muß, die erforderliche Datenübertragungsverbindung eine Gesamtanzahl von Übertragungsleitungen gleich 3 x m x n umfassen muß, wobei jede Gruppe von 3 Übertragungsleitungen mit einem einzelnen sekundären Gerät verbunden ist. Beispielsweise umfaßt dann die Datenübertragungsverbindung zwischen einem primären Gerät und vier (2 x 2) sekundären Geräten 3 x 4 = 12 Übertragungsleitungen.
- Diese Gesamtzahl von Übertragungsleitungen kann dadurch etwas vermindert werden, daß alle Taktübertragungsleitungen ebenso wie die Schreib/Leseübertragungsleitungen durch die m x n sekundäre Geräte gemeinsam genutzt werden. Tatsächlich ist als Ergebnis das primäre Gerät dann nur mit einer Taktübertragungsleitung, einer Schreib/Leseübertragungsleitung und mit so vielen Datenübertragungsleitungen verbunden, wie es sekundäre Geräte gibt, so daß die Datenübertragungsverbindung dann eine Gesamtsunime von 2 + (m x n) Übertragungsleitungen umfaßt, wobei jede Datenübertragungsleitung mit einem einzelnen sekundären Gerät verbunden ist.
- Ein Nachteil einer solchen Verbindung besteht darin, daß, wenn das primäre Gerät auf einem elektronischen Chip integriert ist, die relativ hohe Anzahl von Übertragungsleitungen ( 3 x m x n oder 2 + (m x n)) auch eine identisch große Anzahl von Anschlüssen erfordert, und dies ist allgemein unannehmbar.
- Eine Aufgabe der vorliegenden Erfindung besteht darin, eine Datenübertragungsvorrichtung von der obigen Art zur Verfügung zu stellen, die aber eine relativ geringere Anzahl von Übertragungsleitungen erfordert.
- Gemäß der Erfindung wird diese Aufgabe aufgrund der Tatsache erfüllt, daß das primäre Gerät mit m x n sekundären Geräten, wobei m ≥ 2 ist, durch eine Datenübertragungsleitung verbunden wird, die in x n Datenkanäle umfaßt, die den jeweils entsprechenden der sekundären Geräte zugeordnet sind, durch in Taktübertragungsleitungen, die mit den in entsprechenden Gruppen jedes der n sekundären Geräte verbunden sind und in Taktsignale übermitteln, die eine gleiche Taktfrequenz haben und die wechselseitig durch die 1/m-te eines Zyklus der Taktfrequenz verschoben werden, und durch n Schreib/Leseübertragungsleitungen mit n entsprechenden Gruppen jedes der in sekundären Geräte verbunden sind und n Schreib/Lesesignale übermitteln, die wechselseitig durch einen Zyklus der Taktfrequenz verschoben werden, wobei jedes der sekundären Geräte zu einem einzelnen Paar einer Gruppe aus den in Gruppen und einer Gruppe aus den n Gruppen gehört.
- Auf diese Weise wird aus der obigen Anzahl von 2 + (m x n) Übertragungsleitungen 1 + m + n, und für praktische Werte von m und n ist der letztere Wert kleiner als der erste.
- Die vorliegende Erfindung basiert auf der Erkenntnis des Zuordnens von Kanälen einer Multiplex-Datenübertragungsleitung zu entsprechenden sekundären Geräten und auf der Zuordnung eines doppelten Zweckes zu den in Taktübertragungsleitungen und den n Schreib/Leseübertragungsleitungen: Übermitteln des Taktsignals beziehungsweise des Schreib/Lesesignals und durch ihre Kombination Zulassen der Datenübertragung über die zugeordneten Kanäle zu den sekundären Geräten.
- Es sollte angemerkt werden, daß eine Konfiguration mit einer Datenübertragungsleitung, welche die in x n multiplexten Daten übermittelt, ebenfalls eine Taktübertragungsleitung und in x n Schreib/Leseübertragungsleitungen bieten könnte, von denen jede eines der sekundären Geräte auswählt. In diesem Falle sind jedoch wieder 2 + m x n Übertragungsleitungen erforderlich.
- Die oben erwähnten und andere Aufgaben und Merkmale der Erfindung werden besser augenscheinlich, und die Erfindung wird am besten verstanden, wenn Bezug auf die folgende Beschreibung einer Ausführungsform genommen wird, wobei die zugehörigen Zeichnungen mit inbegriffen sind, in denen:
- Fig. 1 eine Datenübertragungsvorrichtung zeigt, die ein primäres Gerät (DSP) umfaßt, das mit vier sekundären Geräten (ESLIC1-4) gemäß der Erfindung verbunden ist;
- Fig. 2 eine Tabelle ist, welche die Auswahl der sekundären Geräte (ESLIC1-4) gemäß den Verbindungen oder Übertragungsleitungen (IOB, GKC0-1, RD0-1) der Fig. 1 darstellt;
- Fig. 3 die verschiedenen Signale zeigt, die auf den gleichnamigen Übertragungsleitungen (IOB, GKC0-1, RD0-1) der Fig. 1 verwendet werden; und
- Fig. 4 eine Schaltung zur Generierung der Signale der Fig. 3 zeigt.
- Fig. 1 zeigt einen Teilbereich eines digitalen Kommunikationsaustausches und insbesondere eine Datenübertragungsverbindung zwischen einem primären Gerät, das aus einem elektronischen Chip DSP besteht, der 4 Signalprozessoren (nicht dargestellt) und 4 sekundäre Geräte trägt, die aus entsprechenden Verbesserten Schnittstellenschaltkreisen für Teilnehinerleitungen ESLIC1 bis ESLIC4 bestehen. Diese Datenübertragungsverbindung verbindet den DSP mit jedem beliebigen der vier Leitungsschnittstellen-Schaltkreise ESLIC1/4 durch Gruppen zu drei Leitungen:
- - einer Taktübertragungsleitung GKC0 oder GKC1, die ein gleichnamiges 512-khz-Taktsignal mit 25 % Betriebszyklus zwischen gleichnamigen Anschlüssen übermittelt;
- - einer Schreib/Leseübertragungsleitung RD0 oder RD1, die ein gleichnamiges 8-kHz-Schreib/Lese-Steuersignal zwischen Anschlüssen gleichen Namens übermittelt; und
- - einer in zwei Richtungen wirkenden Eingabe/Ausgabe- Multiplex-Datenübertragungsleitung IOB.
- Insbesondere und auch mit Bezugnahme auf die Tabelle der Fig. 2 ist der DSP verbunden:
- - mit dem Leitungsschnittstellenschaltkreis ESLIC1 über die Übertragungsleitungen GKCO, RDO und 10B;
- - mit ESLTC2 über die Übertragungsleitungen GKC1, RD0 und IOB;
- - mit ESLIC3 über die Übertragungsleitungen GKC0, RD1 und IOB;
- - mit ESLIC4 über die Übertragunsleitungen GKC1, RD1 und IOB.
- Die auf diesen Übertragungsleitungen verwendeten Spannungs ebenen sind mit den genormten CMOS-Logikfamilien zu 5 Volt kompatibel.
- Die Datenübertragungsleitung IOB, von der das gleichnamige Signal in Fig. 3 gezeigt ist, wird dafür verwendet, 16-Bit-Rahmen von Steuerdaten in jeder Richtung zu übertragen, d.h. vom DSP zu den ESLICs und umgekehrt, wobei pro Taktzyklus ein Bit übertragen wird. Diese Steuerdaten bestehen beispielsweise aus Erkennungssignalen für abgehobenen oder aufgelegten Hörer einer Teilnehmertelefonanlage.
- Durch das Betreiben der Leitungsschnittstellen-Schaltkreise ESLICI-4 bei 256 kHz und durch den Einsatz der Datenübertragungsleitung IOB bei einer Datenübertragungsgeschwindigkeit von 1,024 Mbit/s kann diese Datenübertragungsleitung IOB vier gemultiplexte Kanäle IOB1 bis 1084 (Fig. 3) übertragen, die dann den entsprechenden der vier Schaltkreise ESLICL/4 und genauso den vier Signalprozessoren des DSP-Chips zugeordnet werden können. Die Zuordnung der ESLICI/4 wird durch die Verbindungen (Fig. 1) und durch die relative Zeitsteuerung zwischen den obigen Schreib/Lesesignalen RD0/1 und Taktsignalen GKC0/1 (Fig. 3) definiert, wie nachstehend erklärt wird.
- Das Taktsignal GKC1 (Fig. 3) wird in Bezug auf das Taktsignal GKC0 um einen halben Taktzyklus verzögert oder verschoben, wohingegen das Schreib/Lesesignal RD1 in Bezug auf das andere Schreib/Lesesignal RD0 um einen ganzen Taktzyklus von GKC0/1 verzögert wird.
- Jeder Leitungsschnittstellenschaltkreis ESLIC1/4 umfaßt eine Teilerschaltung (nicht dargestellt), die das an seinem Anschluß GKCO/l aufgebrachte Taktsignal durch zwei teilt. Mit anderen Worten arbeiten die vier ESLIC1-4 bei einer Taktfrequenz von 256 khz anstatt der 512 khz, die an ihrem Takteingang GKC0/1 ankommen. Dies bedeutet, daß nur einer von den zwei Taktzyklen von GKC0/1 von ESLIC1/4 behandelt oder bestätigt wird.
- Weiterhin umfaßt jeder Leitungsschnittstellenschaltkreis ESLIC1/4 auch eine Steuerschaltung (nicht dargestellt), mit der die Datenübertragung von oder zu der Datenübertragungsleitung IOB aktiviert wird, wenn die beiden daran angelegten anderen Signale RD0/1 und GKC0/1 (eines der beiden) aktiviert oder hoch sind.
- Zusammenfassend werden die Schreib/Lesesignale RD0-1 und die Taktsignale GKC0-1 nicht nur getrennt für die Aktivierung der Übertragung der Steuerdaten IOBL-4 zwischen der Datenübertragungsleitung IOB und den Leitungsschnittstellen-Schaltkreisen ESLIC1-4 benutzt, sondern sie werden auch kombiniert zum Identifizieren und Auswählen des Leitungsschnittstellen-Schaltkreises ESLIC1/4 benutzt, der mit den Steuerdaten IOB1/4 verbunden ist, die auf der Datenübertragungsleitung IOB aktuell sind. Weil die Datenübertragu,ngsleitung IOB Steuerdaten IOB1-4 übermittelt, die in Rahmen zu 16 Bits unterteilt sind, bleibt für 16maliges Auftreten von IOB1/4 das Schreib/Lesesignal RD0/1 aktiv oder hoch, d.h. für 32 Taktzyklen von GKC0/1.
- Die Steuerdaten in Kanal IOB1 werden beispielsweise zwischen dem Leitungsschnittstellenschaltkreis ESLIC1 und der Datenübertragungsleitung IOB übertragen, wenn sowohl das Schreib/Lesesignal RD0 und z.B. die ungeradzahligen Vorkommen des Taktsignals GKC0 hoch sind. Gleichermaßen sind die Steuerdaten in Kanal IOB2 auf der Datenübertragungsleitung IOB, wenn sowohl RDO und die ungeradzahligen Vorkommen von GKC1 hoch sind, die Steuerdaten in Kanal IOB3 sind auf der Datenübertragungsleitung IOB, wenn sowohl RD1 wie die geradzahligen Vorkommen von GKC0 hoch sind, und die Steuerdaten in Kanal IOB4 befinden sich auf der Datenübertragungsleitung IOB, wenn sowohl RD1 wie die geradzahligen Vorkommen von GKC1 hoch sind.
- Die obigen Signale IOB, GKC0/1 und RD0/1 werden an den entsprechenden gleichnamigen Ausgängen einer in Fig. 4 gezeigten Schaltung erzeugt. Ein Haupt-Taktsignal GKC von 4096 khz und Steuerdaten IOB1-4 der vier Signalprozessoren des DSP und die für die gleichnamigen Kanäle der Datenübertragungsleitung vorgesehenen IOB werden an die Eingänge dieses Schaltkreises angelegt. Darüber hinaus bildet dieser Schaltkreis einen Teil des DSP und umfaßt einen Multiplexer MUX, einen binären Zähler BC, einen Inverter IO, zwei UND-Gates A0 und A1 und drei D-Elip-Klops FF0, FF1 und FF2.
- Das Haupt-Taktsignal GKC wird dem Multiplexer MUX ebenso wie dem binären Zähler BC zur Verfügung gestellt, der die Frequenz dieses Signals GKC so unterteilt, daß er unter anderem Signale mit 1024 kHz, 512 kHz und 8 kHz zur Verfügung stellt.
- Die vier Steuerdaten IOB1-4 werden auch an den Multiplexer MUX angelegt, an dessen einem Ausgang die 4-Kanal-multiplexten Daten IOB erzeugt werden, MUX erzeugt auch ein Signal zur Rahmensynchronisation FR, das an dein binären Zähler BC angelegt wird, damit die obigen Signale IOB, GKC0-1 und RD0-1 synchronisiert werden.
- Die Ausgänge des BC bei 1024 kHz und 512 kHz werden direkt beziehungsweise über den Inverter IO mit den zwei Eingängen des UND-Gate A0 verbunden. Der Ausgang von A0 und das Haupt-Taktsignal GKC werden mit dem Takt beziehungsweise D-Eingang des D-Flip-Flop FF0 verbunden. Am Ausgang des FF0 wird das 512-kHz- Taktsignal GKC0 erzeugt.
- Die Ausgänge des BC bei 1024 kHz und 512 kHz werden ebenfalls direkt mit den beiden Eingängen des UND-Gatters A1 verbunden, dessen Ausgang mit dem Takteingang des D-Flip-Flops FF1 verbunden wird, wobei das letztere FF1 auch durch das Haupt-Taktsignal GKC gesteuert wird, das an seinem D-Eingang angelegt wird. Das 512-khz-Taktsignal GKC1 ist am Ausgang von FF1 verfügbar.
- Der Ausgang von BC bei 8 kHz bildet das Schreib/Lesesignal RD0 und wird auch mit dem Eingang des D-Flip-Flop KF2 verbunden. Der D-Eingang des D-Flip-Klop FF2 wird durch das Signal am Ausgang des UND-Gate A0 gesteuert und stellt an seinem Ausgang das Schreib/Lesesignal RD1 mit 8 kHz zur Verfügung.
- Der Betrieb dieses Schaltkreises wird hier nicht ausführlicher dargestellt, da alle Bauteile, aus denen er besteht, allgemein bekannt sind.
- Obgleich die Grundsätze der Erfindung vorstehend im Zusammenhang mit spezifischer Vorrichtung beschrieben worden sind, so soll es sich deutlich verstehen, daß diese Beschreibung nur in Korm eines Beispiels vorgenommen wurde und keine Einschränkung des Umfangs der Erfindung ist, wie sie durch die Ansprüche definiert wird.
Claims (8)
1. Datenübertragungsvorrichtung, die ein primäres Gerät (DSP)
uinfaßt, das mit einer Vielzahl von sekundären Geräten
(ESLIC1-4) verbunden ist, wobei die Vorrichtung für jedes
sekundäre Gerät (ESLIC1/4) eine Datenübertragungsleitung
(IOB), eine Taktübertragungsleitung (GKC0/1) und eine
Schreib/Leseübertragungsleitung (RD0/1) umfaßt,
dadurch gekennzeichnet, daß das primäre Gerät (DSP) mit
m x n sekundären Geräten (ESLIC1-4), wobei m ≥ 2 ist, durch
eine Datenübertragungsleitung (IOB), die in y n Datenkanäle
enthält, die den jeweiligen der sekundären Geräte
(ESLIC1-4) zugeordnet sind, durch in
Taktübertragungsleitungen (GKC0-1), die mit in entsprechenden Gruppen jeweils der
n sekundären Geräte (ESLIC1-3; ESLIC2-4) verbunden sind,
und die in Taktsignale übermittelt, welche eine gleiche
Taktfrequenz haben und gegeneinander durch die 1/m-te eines
Zyklus der Taktfrequenz verschoben sind, und durch n
Schreib/Leseübertragungsleitungen (RD0-1) verbunden ist,
die mit n entsprechenden Gruppen jeweils von in sekundären
Geräten (ESLIC1-2; ESLIC3-4) verbunden sind und die
n Schreib/Lesesignale übermitteln, die gegeneinander um
einen Zyklus der Taktfrequenz verschoben sind, wobei jedes
der sekundären Geräte (ESLIC1-4) zu einem bestimmten Paar
aus einer Gruppe von den m Gruppen (ESLIC1-3; ESLIC2-4) und
aus einer Gruppe vom der n Gruppen (ESLIC1-2; ESLIC3-4)
gehört.
2. Datenübertragungsvorrichtung gemäß Anspruch 1, dadurch
gekennzeichnet, daß die Vorrichtung dahingehend angepaßt ist,
daß sie Daten zwischen dem primären Gerät (DSP) und einem
sekundären Gerät (ESLIC1/4) überträgt, wenn sich sowohl das
zugehörige Schreib/Lesesignal (RD0/1) wie das Taktsignal
(GKC0/1) in einem vorgegebenen Status befinden.
3. Datenübertragungsvorrichtung gemäß Anspruch 1, dadurch
gekennzeichnet, daß die Taktfrequenz n Mal höher als die
Frequenz
ist, bei der die sekundären Geräte (ESLIC1-4)
arbeiten.
4. Datenübertragungsvorrichtung gemäß Anspruch 3, dadurch
gekennzeichnet, daß die Taktfrequenz, bei der die m x n
geinultiplexten Datenkanäle auf der Datenübertragungsleitung
(IOB) übertragen werden, in Mal höher als die Taktfrequenz
ist.
5. Datenübertragungsvorrichtung geinäß den Ansprüchen 2 und 3,
dadurch gekennzeichnet, daß die Vorrichtung so angepaßt
ist, daß die Daten übertragen werden, wenn nur bei einem
von n Vorkommen sich die beiden zugehörigen
Schreib/Lesesignale (RD0/1) und Taktsignale (GKC0/1) im vorgegebenen
Status befinden.
6. Datenübertragungsvorrichtung gemäß Anspruch 1, dadurch
gekennzeichnet, daß die Daten zwischen dein primären Gerät
(DSP) und jedem der sekundären Geräte (ESLIC1/4) jeweils
alle n Zyklen der Taktfrequenz übertragen werden.
7. Datenübertragungsvorrichtung gemäß Anspruch 1, dadurch
gekennzeichnet, daß das primäre Gerät (DSP) die Übertragung
der Daten steuert.
8. Datenübertragungsvorrichtung gemäß einem beliebigen der
vorstehenden Ansprüche und wobei m gleich n ist.
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
EP90201197A EP0461309B1 (de) | 1990-05-11 | 1990-05-11 | Datenübertragungsanordnung bestehend aus einer Haupteinrichtung angeschlossen an einer Mehrzahl von sekundären Einrichtungen |
Publications (2)
Publication Number | Publication Date |
---|---|
DE69021873D1 DE69021873D1 (de) | 1995-09-28 |
DE69021873T2 true DE69021873T2 (de) | 1996-04-04 |
Family
ID=8205013
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
DE69021873T Expired - Fee Related DE69021873T2 (de) | 1990-05-11 | 1990-05-11 | Datenübertragungsanordnung bestehend aus einer Haupteinrichtung angeschlossen an einer Mehrzahl von sekundären Einrichtungen. |
Country Status (6)
Country | Link |
---|---|
US (1) | US5263023A (de) |
EP (1) | EP0461309B1 (de) |
JP (1) | JPH04230140A (de) |
AU (1) | AU644161B2 (de) |
CA (1) | CA2042298C (de) |
DE (1) | DE69021873T2 (de) |
Families Citing this family (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1088299C (zh) * | 1993-09-20 | 2002-07-24 | 美商传威股份有限公司 | 异步数据传送和源业务量控制系统和方法 |
US6104724A (en) * | 1993-09-20 | 2000-08-15 | Transwitch Corp. | Asynchronous data transfer and source traffic control system |
US6205155B1 (en) | 1999-03-05 | 2001-03-20 | Transwitch Corp. | Apparatus and method for limiting data bursts in ATM switch utilizing shared bus |
US7313151B2 (en) * | 2002-02-06 | 2007-12-25 | Transwitch Corporation | Extendible asynchronous and synchronous interface bus for broadband access |
US7274657B2 (en) * | 2002-12-23 | 2007-09-25 | Transwitch Corporation | Methods and apparatus for providing redundancy in an asynchronous data transfer and source traffic control system |
US7342885B2 (en) * | 2003-01-15 | 2008-03-11 | Transwitch Corporation | Method and apparatus for implementing a backpressure mechanism in an asynchronous data transfer and source traffic control system |
US7430201B1 (en) | 2003-03-21 | 2008-09-30 | Transwitch Corporation | Methods and apparatus for accessing full bandwidth in an asynchronous data transfer and source traffic control system |
Family Cites Families (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4010326A (en) * | 1973-11-09 | 1977-03-01 | Multiplex Communications, Inc. | Line selective time division communication system |
US3993870A (en) * | 1973-11-09 | 1976-11-23 | Multiplex Communications, Inc. | Time multiplex system with separate data, sync and supervision busses |
US3916108A (en) * | 1973-11-09 | 1975-10-28 | Multiplex Communicat Inc | Tdm communication system with centralized time slot address distribution |
US3919483A (en) * | 1973-12-26 | 1975-11-11 | Ibm | Parallel multiplexed loop interface for data transfer and control between data processing systems and subsystems |
US4320502A (en) * | 1978-02-22 | 1982-03-16 | International Business Machines Corp. | Distributed priority resolution system |
JPS5843767B2 (ja) * | 1978-07-10 | 1983-09-29 | 富士通株式会社 | 共通信号母線方式 |
AU544150B2 (en) * | 1981-12-17 | 1985-05-16 | Xitel Pty Limited | A distributed control communications system |
JPS6022335A (ja) * | 1983-07-19 | 1985-02-04 | Toshiba Corp | 半導体装置の製造方法 |
-
1990
- 1990-05-11 EP EP90201197A patent/EP0461309B1/de not_active Expired - Lifetime
- 1990-05-11 DE DE69021873T patent/DE69021873T2/de not_active Expired - Fee Related
-
1991
- 1991-05-10 CA CA002042298A patent/CA2042298C/en not_active Expired - Fee Related
- 1991-05-10 AU AU76456/91A patent/AU644161B2/en not_active Ceased
- 1991-05-13 US US07/699,341 patent/US5263023A/en not_active Expired - Fee Related
- 1991-05-13 JP JP3107468A patent/JPH04230140A/ja active Pending
Also Published As
Publication number | Publication date |
---|---|
DE69021873D1 (de) | 1995-09-28 |
EP0461309A1 (de) | 1991-12-18 |
JPH04230140A (ja) | 1992-08-19 |
AU7645691A (en) | 1991-11-14 |
US5263023A (en) | 1993-11-16 |
AU644161B2 (en) | 1993-12-02 |
CA2042298A1 (en) | 1991-11-12 |
EP0461309B1 (de) | 1995-08-23 |
CA2042298C (en) | 1998-06-16 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
DE60221042T2 (de) | Hybride parallel-seriell-busschnittstelle | |
DE2731963C2 (de) | Verfahren und Anordnung zum Zugriff mehrerer Datenstationen zu einem gemeinsamen Übertragungskanal | |
DE3226298C2 (de) | ||
DE3232600C2 (de) | ||
DE2362010A1 (de) | Fehleralarm- und -ueberwachungsanlage und verfahren zur fehleralarmausloesung und fehlerueberwachung | |
DE2406740C2 (de) | Schaltungsanordnung zur Steuerung des Datentransfers zwischen einem Datenprozessor und einer Fernverarbeitungseinrichtung | |
DE2503111B2 (de) | Verfahren und schaltungsanordnung zur zeitmultiplexen uebertragung von nutzinformationen aus voneinander unabhaengigen quellen | |
DE69021873T2 (de) | Datenübertragungsanordnung bestehend aus einer Haupteinrichtung angeschlossen an einer Mehrzahl von sekundären Einrichtungen. | |
DE69219976T2 (de) | Datenübertragungs- und Datenaustauschsystem | |
EP0360917B1 (de) | Verfahren und Schaltungsanordnung zur Steuerung einer seriellen Schnittstellenschaltung | |
DE68903986T2 (de) | Vermittlungssystem fuer leitungs- und/oder paketvermittelte nachrichtenuebertragungen. | |
DE2730536C2 (de) | Fernsteuersystem | |
DE3431579A1 (de) | Verfahren und schaltungsanordnung zur herstellung und zum betreiben einer zeitvielfach-breitbandverbindung | |
DE2707800C3 (de) | Datenverarbeitungsanlage | |
DE3604966C1 (de) | Schaltungsanordnung zum Vermitteln von Binaersignalen,insbesondere PCM-Signalen | |
EP0185936A2 (de) | Schnittstellenbaustein zur Verbindung von Datenquellen mit Datensenken und Vermittlungssysteme mit solchen Schnittstellenbausteinen | |
DE2430362C2 (de) | Multiplex-/Demultiplexeinrichtung | |
DE2458388C2 (de) | Elektronische Koppelgruppe für datenverarbeitende Anlagen, insbesondere Fernmeldeanlagen | |
DE2539533C3 (de) | Schaltungsanordnung zur Datenübertragung, in Zeitmultiplex-Datenvermittlungsanlagen | |
DE2719282C3 (de) | Datenverarbeitungssystem | |
DE2820574C2 (de) | Übertragungsverfahren für ein Datenmodem mit mehreren Übertragungskanälen | |
DE69120054T2 (de) | Ausgabeverwaltungskreis für speicherprogrammierbare steuerung | |
DE60221270T2 (de) | Basisstation mit einer hybriden parallelen/seriellen busschnittstelle | |
EP0058758B1 (de) | Schaltungsanordnung zur Aufnahme und Weiterleitung von mit relativ hoher Geschwindigkeit auftretenden Datensignalen in einem Datenvermittlungsnetz | |
DE2657259C3 (de) | Serielles Datensammel- und Verteilsystem |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
8364 | No opposition during term of opposition | ||
8339 | Ceased/non-payment of the annual fee |