DE3543826A1 - Schaltungsanordnung fuer eine bei digitalen uebertragungsverfahren in fernmelde-, insbesondere fernsprechvermittlungsanlagen eingesetzte phasenregelschleife - Google Patents
Schaltungsanordnung fuer eine bei digitalen uebertragungsverfahren in fernmelde-, insbesondere fernsprechvermittlungsanlagen eingesetzte phasenregelschleifeInfo
- Publication number
- DE3543826A1 DE3543826A1 DE19853543826 DE3543826A DE3543826A1 DE 3543826 A1 DE3543826 A1 DE 3543826A1 DE 19853543826 DE19853543826 DE 19853543826 DE 3543826 A DE3543826 A DE 3543826A DE 3543826 A1 DE3543826 A1 DE 3543826A1
- Authority
- DE
- Germany
- Prior art keywords
- phase
- locked loop
- flop
- circuit arrangement
- clock
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 230000005540 biological transmission Effects 0.000 title claims abstract description 25
- 238000000034 method Methods 0.000 title claims description 6
- 238000001514 detection method Methods 0.000 claims abstract description 5
- 230000001419 dependent effect Effects 0.000 claims 1
- 238000010586 diagram Methods 0.000 description 2
- 230000001010 compromised effect Effects 0.000 description 1
- 238000011161 development Methods 0.000 description 1
- 230000018109 developmental process Effects 0.000 description 1
- 230000007257 malfunction Effects 0.000 description 1
- 238000004519 manufacturing process Methods 0.000 description 1
- 230000035945 sensitivity Effects 0.000 description 1
- 230000001629 suppression Effects 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L7/00—Arrangements for synchronising receiver with transmitter
- H04L7/0079—Receiver details
- H04L7/0083—Receiver details taking measures against momentary loss of synchronisation, e.g. inhibiting the synchronisation, using idle words or using redundant clocks
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L7/00—Arrangements for synchronising receiver with transmitter
- H04L7/02—Speed or phase control by the received code signals, the signals containing no special synchronisation information
- H04L7/033—Speed or phase control by the received code signals, the signals containing no special synchronisation information using the transitions of the received signal to control the phase of the synchronising-signal-generating means, e.g. using a phase-locked loop
Landscapes
- Engineering & Computer Science (AREA)
- Computer Networks & Wireless Communication (AREA)
- Signal Processing (AREA)
- Synchronisation In Digital Transmission Systems (AREA)
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| DE19853543826 DE3543826A1 (de) | 1985-12-12 | 1985-12-12 | Schaltungsanordnung fuer eine bei digitalen uebertragungsverfahren in fernmelde-, insbesondere fernsprechvermittlungsanlagen eingesetzte phasenregelschleife |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| DE19853543826 DE3543826A1 (de) | 1985-12-12 | 1985-12-12 | Schaltungsanordnung fuer eine bei digitalen uebertragungsverfahren in fernmelde-, insbesondere fernsprechvermittlungsanlagen eingesetzte phasenregelschleife |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| DE3543826A1 true DE3543826A1 (de) | 1987-06-19 |
| DE3543826C2 DE3543826C2 (enrdf_load_stackoverflow) | 1992-08-27 |
Family
ID=6288214
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| DE19853543826 Granted DE3543826A1 (de) | 1985-12-12 | 1985-12-12 | Schaltungsanordnung fuer eine bei digitalen uebertragungsverfahren in fernmelde-, insbesondere fernsprechvermittlungsanlagen eingesetzte phasenregelschleife |
Country Status (1)
| Country | Link |
|---|---|
| DE (1) | DE3543826A1 (enrdf_load_stackoverflow) |
Cited By (2)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| DE4016173A1 (de) * | 1990-05-19 | 1991-11-21 | Tkm Telekommunikation Und Elek | Bitfehlermessgeraet zur ermittlung der bitfehlerrate digitaler signaluebertragungsstrecken |
| US5418822A (en) * | 1992-09-17 | 1995-05-23 | Siemens Aktiengesellschaft | Configuration for clock recovery |
Citations (2)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| DE2160252B2 (de) * | 1970-12-07 | 1976-08-05 | Signetics Corp., Sunnyvale, Calif. (V.StA.) | Als integrierte schaltung auf einem halbleitersubstrat ausgebildeter spannungsgesteuerter rechteckspannungsoszillator |
| DE3200491A1 (de) * | 1981-01-12 | 1982-09-02 | Sangamo Weston, Inc., Norcross, Ga. | Phasentoleranter bitsynchronisierer fuer digitale signale |
-
1985
- 1985-12-12 DE DE19853543826 patent/DE3543826A1/de active Granted
Patent Citations (2)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| DE2160252B2 (de) * | 1970-12-07 | 1976-08-05 | Signetics Corp., Sunnyvale, Calif. (V.StA.) | Als integrierte schaltung auf einem halbleitersubstrat ausgebildeter spannungsgesteuerter rechteckspannungsoszillator |
| DE3200491A1 (de) * | 1981-01-12 | 1982-09-02 | Sangamo Weston, Inc., Norcross, Ga. | Phasentoleranter bitsynchronisierer fuer digitale signale |
Non-Patent Citations (1)
| Title |
|---|
| Funkschau 6/1983, S.61,62,67,68 * |
Cited By (2)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| DE4016173A1 (de) * | 1990-05-19 | 1991-11-21 | Tkm Telekommunikation Und Elek | Bitfehlermessgeraet zur ermittlung der bitfehlerrate digitaler signaluebertragungsstrecken |
| US5418822A (en) * | 1992-09-17 | 1995-05-23 | Siemens Aktiengesellschaft | Configuration for clock recovery |
Also Published As
| Publication number | Publication date |
|---|---|
| DE3543826C2 (enrdf_load_stackoverflow) | 1992-08-27 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| EP0102598B1 (de) | Vorrichtung zur Phasensynchronisierung | |
| DE2902680C2 (de) | Bandpaßfilterschaltung | |
| DE3690492C2 (de) | Phasenkomparator-Einrasterfassungsschaltung und unter Verwendung einer solchen Schaltung aufgebauter Frequenzsynthesegenerator | |
| DE2645638C2 (de) | Phasendetektor in einer phasenstarren Schleife | |
| EP0135121B1 (de) | Schaltungsanordnung zum Erzeugen von Rechtecksignalen | |
| EP0898217A2 (de) | Schaltung zur glitchfreien Umschaltung digitaler Signale | |
| DE3215783C2 (de) | Digitale Datenübertragungsanlage mit störungsfreiem Umschalten von regulären Kanälen auf einen Reservekanal | |
| DE69411511T2 (de) | Schaltung zur Taktrückgewinnung mit angepassten Oszillatoren | |
| DE69300291T2 (de) | Frequenzregelschleife. | |
| DE4336239A1 (de) | Schaltungsanordnung für einen Taktgenerator | |
| DE60213443T2 (de) | Speicherschaltung und schaltung zur erkennung eines gültigen überganges | |
| DE19910885C2 (de) | Schaltungsanordnung zum störungsfreien Initialisieren von Delay-Locked-Loop-Schaltungen mit Fast-Lock | |
| DE69030192T2 (de) | Synchronisationsschaltung | |
| DE2646147C3 (de) | Digitale Phasenvergleichsanordnung | |
| EP0862272B1 (de) | Vorrichtung zur Gewinnung eines Taktsignals aus einem Datensignal und Bitratenerkennungseinrichtung zur Ermittlung einer Bitrate. | |
| DE3543826C2 (enrdf_load_stackoverflow) | ||
| DE3327114C2 (de) | Pulsgenerator zur Erzeugung von Abtastimpulsen | |
| DE3443859C2 (enrdf_load_stackoverflow) | ||
| DE102004044815A1 (de) | Datenverarbeitungsvorrichtung mit Taktrückgewinnung aus unterschiedlichen Quellen | |
| DE2521403A1 (de) | Schaltungsanordnung zum synchronisieren eines ausgangssignals im takte eines periodischen impulsfoermigen eingangssignals | |
| DE3130156C2 (de) | Digitaler Frequenz-Phasenkomparator | |
| DE2427603A1 (de) | Schaltungsanordnung zum nachbilden der wellenform von telegrafieschrittimpulsen mit digitalen mitteln | |
| DE3835259C2 (de) | Schaltungsanordnung zum Empfang von seriell übertragenen digitalen Daten | |
| DE19729476C2 (de) | Numerisch gesteuerter Oszillator | |
| EP1059730A2 (de) | Anordnung zur Offsetstromkompensation eines Phasendetektors. |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| 8127 | New person/name/address of the applicant |
Owner name: TELENORMA TELEFONBAU UND NORMALZEIT GMBH, 6000 FRA |
|
| 8110 | Request for examination paragraph 44 | ||
| 8127 | New person/name/address of the applicant |
Owner name: TELENORMA GMBH, 6000 FRANKFURT, DE |
|
| D2 | Grant after examination | ||
| 8364 | No opposition during term of opposition | ||
| 8339 | Ceased/non-payment of the annual fee |