DE3502721A1 - Multiprozessorsystem - Google Patents

Multiprozessorsystem

Info

Publication number
DE3502721A1
DE3502721A1 DE19853502721 DE3502721A DE3502721A1 DE 3502721 A1 DE3502721 A1 DE 3502721A1 DE 19853502721 DE19853502721 DE 19853502721 DE 3502721 A DE3502721 A DE 3502721A DE 3502721 A1 DE3502721 A1 DE 3502721A1
Authority
DE
Germany
Prior art keywords
processor
memory
multiplexer
multiprocessor system
shared memory
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Withdrawn
Application number
DE19853502721
Other languages
English (en)
Inventor
Jan 7141 Schwieberdingen Faas van Woudenberg
Klaus Dipl.-Ing. 7530 Pforzheim Gotschlich
Gerhard Dipl.-Phys. 7145 Markgröningen Lotterbach
Egbert Dipl.-Phys. Dr. 7000 Stuttgart Perenthaler
Udo Dipl.-Phys. Dr. 7124 Bönningheim Zucker
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Robert Bosch GmbH
Original Assignee
Robert Bosch GmbH
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Robert Bosch GmbH filed Critical Robert Bosch GmbH
Priority to DE19853502721 priority Critical patent/DE3502721A1/de
Priority to EP19860900059 priority patent/EP0209530A1/de
Priority to BR8507171A priority patent/BR8507171A/pt
Priority to JP50006585A priority patent/JPS62501656A/ja
Priority to PCT/DE1985/000525 priority patent/WO1986004434A1/de
Priority to AU52360/86A priority patent/AU574884B2/en
Publication of DE3502721A1 publication Critical patent/DE3502721A1/de
Withdrawn legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/14Handling requests for interconnection or transfer
    • G06F13/16Handling requests for interconnection or transfer for access to memory bus
    • G06F13/18Handling requests for interconnection or transfer for access to memory bus based on priority control

Description

  • Multiprozessorsystem
  • Stand der Technik Die Erfindung geht aus von einem Multiprozessorsystem nach der Gattung des Hauptanspruchs.
  • Aus der US-PS 4 164 787 ist bereits ein Multiprozessorsystem bekannt, bei dem zwei Prozessoren mit einem Multiplexer derart verbunden sind, daß der Multiplexer jeweils den gesamten Adress- und Data-Bus eines Prozessors auf einen gemeinsamen Speicher schaltet. Der Multiplexer wird dabei synchron zu einem Taktgeber regelmäßig umgeschaltet, so daß sich für den Zugriff ein Zeitmultiplex konstanter Schaltfrequenz ergibt.
  • Nachteilig an diesem Multiprozessorsystem ist gerade der feste Synchronismus, der es einem Prozessor nicht erlaubt, für längere Zeiten als eine halbe Taktperiode des Taktgebers ununterbrochen auf den Speicher zuzugreifen. Aufwendige Prozeduren in den Programmen der Prozessoren sind daher notwendig, etwa über Interrupt-Steuerungen, um eine korrekte Durcharbeitung eines längeren Programmes zu gewährleisten. Weiterhin sind Hardware-Schaltungen notwendig, um dem jeweiligen Prozessor mitzuteilen, daß demnächst der Multiplexer umschalten wird. Durch die feste Umschaltfrequenz wird die Standzeit des Adress- und Data-Bus des Speichers effektiv verringert, da nach dem Umschalten während der Einschwingzeiten der Signale auf den Busleitungen kein Zugriff möglich ist.
  • Vorteile der Erfindung Das erfindungsgemäße Multiprozessorsystem mit den kennzeichnenden Merkmalen des Hauptanspruches hat demgegenüber den Vorteil, daß ein ungestörter Zugriff eines Prozessors auf den gemeinsamen Speicher möglich ist, der lediglich durch einen Zugriffswunsch eines Prozessors höherer Priorität unterbrochen wird. So können auch langwierige Prozeduren eines Prozessors ununterbrochen durchgeführt werden. Durch die asynchrone Kopplung der Prozessoren über den gemeinsamen Speicher ist ein schneller Datenaustausch zwischen den Prozessoren möglich, da der Multiplexer keine feste Taktfrequenz zugeführt bekommt.
  • Er kann direkt nach Beendigung der Übertragung eines Datums zum Speicher umschalten, so daß der nächste Prozessor das eingespeicherte Datum lesen kann. Durch diese den Anforderungen der Prozessoren angepaßte Kopplung erhöht sich der Gesamtdurchsatz und die Leistungsfähigkeit des erfindungsgemäßen Multiprozessorsystems beträchtlich.
  • Durch die Unteransprüche sind besonders vorteilhafte Ausgestaltungen des erfindungsgemäßen Multiprozessorssystems angegeben. In besonders einfacher Weise wird die Prioritätzuweisung auf die einzelenen Prozessoren durchgeführt, wenn wenigstens die Speicherzugriffssignale (Read, Write, Chip Select) oder die Multiplexerauswahlsignale der Prozessoren für den gemeinsamen Speicher dem Prioritäts-En-oder zugeführt sind. Mit diesen Signalen ist eine ausreichende und besonders einfache Basis für die Auswahllogik des Prioritäts-Encoders gegeben. Eine Schreibverriegelung für die Prozessoren niederer Priorität bietet eine besondere Sicherheit, wenn zwei Prozessoren gleichzeitig auf den Speicher und den Multiplexer zugreifen wollen und die Signale - insbesondere auf den Adressleitungen des gemeinsamen Speichers - noch nicht eingeschwungen sind. Hiermit werden undefinierte Schreibvorgänge im Speicher verhindert.
  • Für den schaltungstechnischen Aufwand des erfindungsgemässen Multiprozessorsystems ist es besonders vorteilhaft, wenn die Verbindung zwischen den Prozessoren und dem Adress-Bus des gemeinsamen Speichers über einen vom Multiplexer freigebbaren Adressspeicher geführt sind und darüber hinaus, wenn die Verbindung zwischen den Prozessoren und dem Data-Bus des gemeinsamen Speichers ber vom Multiplexer freigebbare Transceiver geführt sind. Dadurch wird die Anzahl der benötigten Leitungen erheblich reduziert und die Störanfälligkeit des Systems verringert. Der schaltungstechnische Aufwand für den Multiplexer wird ebenfalls reduziert, da zur Zuordnung eines Prozessors lediglich die Freigabeleitungen für Adressspeicher und Transceiver geschaltet werden müssen.
  • Zeichnung Ein Ausführungsbeispiel der Erfindung ist in der Zeichnung dargestellt und in der nachfolgenden Beschreibung näher erläutert. Es zeigt die einzige Figur ein Multiprozessorsystem mit zwei Prozessoren, das als Steuergerät in einem Kraftfahrzeug zur Steuerung der Einspritzung Verwendung findet.
  • Beschreibung des Ausführungsbeispieles In der Figur sind zwei Mikroprozessoren 1, 2 dargestellt, von denen der erste Mikroprozessor 1 den Masterprozessor darstellt, der zweite Mikroprozessor 2 den Slaveprozessor. Die Prozessoren 1, 2 sind jeweils mit einem Multiplexer 3 und einem gemeinsamen Speicher 4 verbunden. Dabei ist der Prozessor 1 über einen Adressspeicher 5 und der Prozessor 2 über einen Adressspeicher 6 mit dem Adress-Bus 41 des Speichers 4 verbunden. Mit dem Data-Bus 42 des Speichers 4 ist der Prozessor 1 über einen Transceiver 7 und der Prozessor 2 über einen Transceiver 8 verbunden. Ein Prioritäts-Encoder 9 verbindet den Prozessor 1 und den Prozessor 2 mit dem Multiplexer 3. Eine Schreibverriegelung 10 ist zwischen den Prozessor 2 und den Multiplexer 3 eingefügt.
  • Der Masterprozessor 1 ist mit einem Port Pl an einen Bus 51 angeschlossen, der zum Adressspeicher 4 und zum Transceiver 7 führt. Durch ein Signal an einem Ausgang ALTE1 (Adress Latch Enable) wird der Adressspeicher 5 über eine Leitung 53 aktiviert. Hierzu völlig symmetrisch ist der SlaveprQ-zessor 2 mit einem Port P2 an einen Bus 61 angeschlossen, der zum Adresspeicher 6 und zum Transceiver 8 führt. Durch ein Signal an einem Ausgang AtE2 wird der Adressspeicher 6 über eine Leitung 63 aktiviert. Die Ausgänge der Adressspeicher 5, 6 sind über einen Adressbus 41 mit dem Adresseneingang A des gemeinsamen Speichers 4 verbunden. Die zugehörigen Daten werden über einen Data-Bus 42 übertragen, der zwischen die Transceiver 7, 8 und den gemeinsamen Speicher 4 geschaltet ist. Das Schreibsignal WRI und das Lesesignal RD1 des Masterprozessors 1 sind auf den Multiplexer 3 geführt. Das Lesesignal RD2 des Slaveprozessors 2 ist ebenfalls auf den Multiplexer 3 geführt, während das Schreibsignal WR2 auf die Schreibverriegelung 10 geführt ist, die dafür ein Schreibsignal WR2' auf den Multiplexer 3 führt. Die Multiplexerauswahlsignale MS1 des Masterprozessors 1 und MS2 des Slaveprozessors 2 sind auf den Prioritäts-Encoder 9 geführt, der über eine Leitung 92 den Multiplexer 3 aktiviert und über eine Leitung 92 die Schreibverriegelung 10 und einen Eingang BUSY des Slaveprozessors 2 anspricht. Der Multiplexer 3 steuert über eine Leitung 71 bzw. 81 den Transceiver 7 bzw. 8 und über eine Leitung 52 bzw. 62 den Adressspeicher 5 bzw. 6. Weiterhin wird über eine Leitung 43 der Speicher 4 vom Multiplexer 3 angesteuert.
  • Dieses Zweiprozessorsystem ist in einem Steuergerät für ein Kraftfahrzeug eingesetzt, bei dem der Masterprozessor 1 Betriebsdaten 11 von der Brennkraftmaschine erhält. Aus Drehzahl n, Last L und Temperatur T steuert der Masterprozessor 1 die Zündung der Brennkraftmaschine und berechnet Vorgabedaten für die Einspritzung. Der Slaveprozessor 2 dient zur Ansteuerung einer Einspritzvorrichtung 12, wobei er für jeden Zylinder der Brennkraftmaschine getrennt sequentiell die benötigten Einspritzmengen zu den richtigen Einspritzzeiten zumißt. Von der Brennkraftmaschine erhält er hierfür Betriebsdaten 13, z.B. den Förderdruck der Benzinpumpe.
  • Die Kopplung zwischen Masterprozessor 1 und Slaveprozessor 2 über den gemeinsamen Speicher 4 dient dabei zur Übermittlung der Steuervorgaben und gegensetigen Übermittlung von Betriebsdaten. Die Kopplung ist so gestaltet, daß der Masterprozessor 1 auf den gemeinsamen Speicher 4 so zugreifen kann, als wenn der Slaveprozessor 2 gar nicht vorhanden wäre. Der Slaveprozessor 2 wird dagegen bei einem Zugriff auf den gemeinsamen Speicher 4 unterbrochen oder der Zugriff wird erst gar nicht ermöglicht, wenn der Masterprozessor 1 zugreift.
  • Bei einer Übertragung eines Datums vom Masterprozessor 1 zum gemeinsamen Speicher 4 wird zuerst durch ein Signal MSR der Multiplexer 3 über den Prioritäts-Encoder 9 aktiviert und die Adresse des Speicherplatzes an den Port Pl gelegt.
  • Nach Freigabe des Adressspeichers 5 über die Leitung 52 durch Setzen des Signales ALE1 wird die Adresse in den Adressspeicher 5 geladen und durch Zurücknehmen des Signales ALE1 dort festgehalten. Darauf wird an den Port P1 das Datum angelegt und über die Leitung 71 der Transceiver 7 vom Multiplexer 3 aktiviert. Das Datum wird vom Port P1 auf den Transceiver 7 geführt, dessen Übertragungsrichtung durch das Signal RD1 festgelegt wird. Durch ein Signal an der Leitung 43 wird nun der Speicher 4 zum Schreiben freigegeben. Nach Beendigung des Adressiervorgangs im Speicher 4 gibt der Multiplexer 3 den Transceiver 7 frei, so daß das am Port P1 anliegende Datum an die zugehörige Adresse in den Speicher 4 eingeschrieben werden kann. Der Lesevorgang durch den Masterprozessor 1 geschieht in zum Schreibvorgang äquivalenter Weise.
  • Wenn der Masterprozessor 1 durch das Signal MS1 Multiplexer 3 zum Zugriff auf den Speicher 4 aktiviert, wird zuerst der Prioritäts-Encoder 9 angesprochen. Dieser bildet ein Signal für die Schreibverriegelung 10, die einen Schreibzugriff des Slaveprozessors 2 auf den Multiplexer 3 sofort unterbricht oder einen zukünftigen Zugriffswunsch sperrt. Hierfür ist dieses Signal auf einen BUSY-Eingang des Slaveprozessors 2 geführt. Dieser Eingang wird vom Slaveprozessor 2 nach jedem Zugriff auf den gemeinsamen Speicher 4 abgefragt. Liegt dort ein Signal vom Prioritäts-Encoder 9 an, so wird der Zugriff wiederholt, sobald die. Schreibverriegelung 10 wieder freigegeben ist.
  • Ist der Masterprozessor 1 nicht aktiv, so kann der Slaveprozessor 2 ungehindert auf den Speicher 4 zugreifen, wobei der Funktionsablauf im Adressspeicher 6 und im Transceiver 8 völlig identisch mit dem Funktionsablauf im Adressspeicher 5 und im Transceiver 7 bei einem Zugriff durch den Masterprozessor g ist. Wird bei einem laufenden Zugriff auf den Speicher 4 jedoch der Masterprozessor 1 aktiv, so wird durch das Signal MS1 sofort der Prioritäts-Encoder 9 aktiviert und die Schreibverriegelung 10 eingeschaltet. Gleichzeitig nimmt der Multiplexer 3 die Freigaben für den Adressspeicher 6 und den Transceiver 8 zurück, so daß deren Ein- bzw. Ausgänge zu den Bussen bl, 42 des gemeinsamen Speichers 4 hochohmig werden. Durch das Signal am BUSY-Eingang erfährt dies der Slaveprozessor 2 so rechtzeitig, daß hierdurch keine Informationen verloren gehen. Während des Zugriffes durch den Masterprozessor 1 wiederholt der Slaveprozessor 2 seinen unterbrochenen Zugriff solange, bis das BUSY-Signal zurückgenommen wird.
  • Die Erfindung ist selbstverständlich nicht auf das hier gewählte Ausführungsbeispiel beschränkt. Auf die gleiche Weise können auch mehr als zwei Prozessoren über einen gemeinsamen Speicher gekoppelt werden. Dann ist jedem Prozessor ein Adressspeicher und ein Transceiver zugeordnet, die von einem gemeinsamen Multiplexer gesteuert werden. Ein Prioritäts-Encoder sperrt dann den Prozessoren niederer Priorität den Zugriff auf den gemeinsamen Speicher, wenn ein Prozessor höherer Priorität darauf zugreift. Weiterhin hängt es ganz von der Art der eingesetzten Bausteine ab, welche Steuersignale anliegen, ob etwa getrennte Schreib- und Lesesignale der Prozessoren vorliegen, ob ein gemeinsamer Takt der Prozessoren vorliegt, so daß synchron arbeiten aber einen asynchronen Zugriff auf den gemeinsamen Speicher durchführen.
  • Ebenso ist es möglich, Prozessoren verschiedener Bauart auf die erfindungsgemäße Weise über einen gemeinsamen Speicher zu verbinden. Multiplexer und Prioritäts-Encoder können in diskreter Logik aufgebaut sein, die hardwaremäßig jedem Prozessor zugeordnet, dort auch softwaremäßig realisierbar ist. Durch einen Austausch von Kontrollbytes ist eine wechselseitige Kontrolle der Prozessoren untereinander möglich.
  • Durch Einsatz hierfür geeigneter Bausteine läßt sich das erfindungsgemäße Multiprozessorsystem noch vereinfachen, insbesondere können die Adressspeicher entfallen, wenn der gemeinsame Speicher bereits einen Adressspeicher besitzt.
  • - Leerseite-

Claims (8)

  1. Ansprüche 1. Multiprozessorsystem, insbesondere Steuergerät für ein Kraftfahrzeug, mit wenigstens zwei Prozessoren (1, 2), mit einem gemeinsamen Speicher (4) und mit einem gemeinsamen Multiplexer (3) zur Ermöglichung des Zugriffes eines Prozessors auf den gemeinsamen Speicher (4), dadurch gekennzeichnet, daß ein Zugriff eines Prozessors (2) auf den gemeinsamen Speicher (4) unterbrochen oder verhindert wird, wenn ein Prozessor (1) höherer Priorität auf den gemeinsamen Speicher (4) zugreift.
  2. 2. Multiprozessorsystem nach Anspruch 1, dadurch gekennzeichnet, daß die Prioritätszuweisung an die Prozessoren (1, 2) durch einen gemeinsamen Prioritäts-Encoder (9) vorgenommen wird, dem wenigstens die Multiplexerauswahlsignale (MSi, MS2) zugeführt sind.
  3. 3. Multiprozessorsystem nach Anspruch 1, dadurch gekennzeichnet, daß dem Prioritäts-Encoder (9) wenigstens die Speicherzugriffsignale der Prozessoren (1, 2) zugeführt sind.
  4. 4. Multiprozessorsystem nach einem der vorhergehenden Ansprüche, dadurch gekennzeichnet, daß eine Schreibverriegelung (10) einen Zugriff eines Prozessors (2) auf den gemeinsamen Multiplexer (3) unterbricht oder verhindert, wenn ein Prozessor (i) höherer Priorität auf den gemeinsamen Multiplexer (3) zugreift.
  5. 5. Multiprozessorsystem nach einem der vorhergehenden Ansprüche, dadurch gekennzeichnet, daß ein Prozessor (1; 2) bei einem Zugriff auf den gemeinsamen Speicher (4) die Adressen in einen Adressspeicher (5, 6) schreibt und daß der Multiplexer (3) die Übergabe der Adressen vom Adressspeicher (5, 6) zum gemeinsamen Speicher (4) freigibt (2, 62).
  6. 6. Multiprozessorsystem nach einem der vorhergehenden Ansprüche, dadurch gekennzeichnet, daß ein Prozessor (1, 2) bei einem Zugriff auf den gemeinsamen Speicher (4) die Daten über einen Transceiver (7, 8) sendet oder empfängt und daß der Multiplexer (3) den Transceiver (7, 8) freigibt (71, 81).
  7. 7. Steuergerät für eine Brennkraftmaschine mit einem Multiprozessorsystem nach einem der vorhergehenden Ansprüche, dadurch gekennzeichnet, daß der Prozessor (1) höchster Priorität Betriebsdaten (11) der Brennkraftmaschine erhält, daß ein Prozessor (2) niederer Priorität die Brennkraftmaschine steuert, vorzugsweise Einspritzzeiten und Einspritzmengen berechnet und daraufhin Einspritzvorrichtungen (j2) der Brennkraftmaschine ansteuert, und daß der Prozessor (2) niederer Priorität Yorgabedaten für die Steuerung über den gemeinsamen Speicher (4) vom Prozessor (1) höchster Priorität erhält.
  8. 8. Steuergerät nach Anspruch 7, dadurch gekennzeichnet, daß der Prozessor (2) niederer Priorität Betriebsdaten (13) der Brennkraftmaschine erhält und dem Prozessor (1) höchster Priorität über den gemeinsamen Speicher (4) übermittelt.
DE19853502721 1985-01-28 1985-01-28 Multiprozessorsystem Withdrawn DE3502721A1 (de)

Priority Applications (6)

Application Number Priority Date Filing Date Title
DE19853502721 DE3502721A1 (de) 1985-01-28 1985-01-28 Multiprozessorsystem
EP19860900059 EP0209530A1 (de) 1985-01-28 1985-12-14 Multiprozessorspeicherzugriffsystem
BR8507171A BR8507171A (pt) 1985-01-28 1985-12-14 Sistema multiprocessador
JP50006585A JPS62501656A (ja) 1985-01-28 1985-12-14 マルチプロセツサシステム
PCT/DE1985/000525 WO1986004434A1 (en) 1985-01-28 1985-12-14 Multiprocessor memory access system
AU52360/86A AU574884B2 (en) 1985-01-28 1985-12-14 Multiprocessor memory access system

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
DE19853502721 DE3502721A1 (de) 1985-01-28 1985-01-28 Multiprozessorsystem

Publications (1)

Publication Number Publication Date
DE3502721A1 true DE3502721A1 (de) 1986-07-31

Family

ID=6260937

Family Applications (1)

Application Number Title Priority Date Filing Date
DE19853502721 Withdrawn DE3502721A1 (de) 1985-01-28 1985-01-28 Multiprozessorsystem

Country Status (6)

Country Link
EP (1) EP0209530A1 (de)
JP (1) JPS62501656A (de)
AU (1) AU574884B2 (de)
BR (1) BR8507171A (de)
DE (1) DE3502721A1 (de)
WO (1) WO1986004434A1 (de)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0409330A2 (de) * 1989-07-19 1991-01-23 Philips Patentverwaltung GmbH Schaltungsanordnung zum Steuern des Zugriffs auf einen Speicher
DE4139011A1 (de) * 1990-11-27 1992-06-04 Jatco Corp Speichereinrichtung fuer steuereinheit eines kraftfahrzeuges
DE4117393A1 (de) * 1991-05-28 1992-12-03 Kloeckner Humboldt Deutz Ag Einrichtung zur steuerung der kraftstoffeinspritzung einer brennkraftmaschine

Families Citing this family (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4987530A (en) * 1985-11-15 1991-01-22 Data General Corp. Input/output controller for a data processing system
FR2611396B1 (fr) * 1987-02-27 1991-10-11 Trt Telecom Radio Electr Dispositif pour permettre a deux systemes de traitement d'informations l'acces a un circuit commun
BE1001383A7 (fr) * 1987-12-07 1989-10-17 Electronique Et Telecomm Bell Dispositif a acces multiples.
GB2215874A (en) * 1988-03-23 1989-09-27 Benchmark Technologies Arbitration system
US5111530A (en) * 1988-11-04 1992-05-05 Sony Corporation Digital audio signal generating apparatus
CA2038404C (en) * 1990-05-16 1995-08-22 Neil C. Griffen Hysteresis-compensated weighing apparatus and method
FR2692698A1 (fr) * 1992-06-19 1993-12-24 Sgs Thomson Microelectronics Procédé pour partager une mémoire à accès direct entre deux processeurs asynchrones et circuit électronique pour la mise en Óoeuvre de ce procédé.

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4152764A (en) * 1977-03-16 1979-05-01 International Business Machines Corporation Floating-priority storage control for processors in a multi-processor system
IT1126475B (it) * 1979-12-03 1986-05-21 Honeywell Inf Systems Apparato di comunicazione tra piu' processori
US4415972A (en) * 1980-12-29 1983-11-15 Sperry Corporation Dual port memory interlock
US4484273A (en) * 1982-09-03 1984-11-20 Sequoia Systems, Inc. Modular computer system

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5920894A (en) * 1989-06-21 1999-07-06 U.S. Philips Corporation Control circuit for generating control signals for controlling read and write accesses to a memory
EP0409330A2 (de) * 1989-07-19 1991-01-23 Philips Patentverwaltung GmbH Schaltungsanordnung zum Steuern des Zugriffs auf einen Speicher
EP0409330A3 (en) * 1989-07-19 1991-04-24 Philips Patentverwaltung Gmbh Memory access control circuit
DE4139011A1 (de) * 1990-11-27 1992-06-04 Jatco Corp Speichereinrichtung fuer steuereinheit eines kraftfahrzeuges
DE4117393A1 (de) * 1991-05-28 1992-12-03 Kloeckner Humboldt Deutz Ag Einrichtung zur steuerung der kraftstoffeinspritzung einer brennkraftmaschine

Also Published As

Publication number Publication date
WO1986004434A1 (en) 1986-07-31
JPS62501656A (ja) 1987-07-02
EP0209530A1 (de) 1987-01-28
AU574884B2 (en) 1988-07-14
AU5236086A (en) 1986-08-13
BR8507171A (pt) 1987-07-14

Similar Documents

Publication Publication Date Title
EP0179936B1 (de) Verfahren und Einrichtung zur Steuerung einer Sammelleitung
CH651950A5 (de) Multiprozessoranordnung.
DE3502721A1 (de) Multiprozessorsystem
EP0050305B1 (de) Einrichtung zur Steuerung des Zugriffes von Prozessoren auf eine Datenleitung
EP0062141B1 (de) Schaltungsanordnung zur Eingabe von Steuerbefehlen in ein Mikrocomputersystem
DE19950255B4 (de) Mikroprozessor
DE102006009034B3 (de) Verfahren zum Betreiben eines Bussystems sowie Halbleiter-Bauelement, insbesondere Mikroprozessor- bzw. Mikrocontroller
DE1237812B (de) Datenverarbeitungsgeraet mit mehreren Speichern
DE60211874T2 (de) Anordnung von zwei Geräten, verbunden durch einen Kreuzvermittlungsschalter
EP0667015B1 (de) Anordnung mit mehreren aktiven und passiven busteilnehmern
DE4416879B4 (de) Steuergerät mit Mitteln zur Umschaltung zwischen zwei Datenleitungen
EP0280767B1 (de) Verfahren zur Übertragung von Daten
DE19819569B4 (de) Elektronischer Schaltkreis für die Umwandlung von Daten
DE3040429A1 (de) Ueberwachungseinrichtung fuer ein computersystem
DE102018123563A1 (de) Verfahren zur Zwischenkernkommunikation in einem Mehrkernprozessor
DE102022208383A1 (de) Verfahren zum Durchführen einer Datenübertragung
EP0562151A1 (de) Integrierter Mikroprozessor
DE10027845A1 (de) Controller für Warteschlangen-Datenports in mikroprozessorbasierten Motorsteuerungen
DE102022208412A1 (de) Verfahren zum Durchführen einer Datenübertragung
EP0448743B1 (de) Multiprozessorsystem mit einem Leitungssystem zur Kopplung mehrerer Verarbeitungseinheiten mit zugehörigen privaten Cachespeichern und eines gemeinsamen Arbeitsspeichers
DE3221908C2 (de) Schaltungsanordnung mit mehreren Verarbeitungseinheiten in einem Fernmeldesystem
DD288258A5 (de) Schaltungsanordnung zur interruptbearbeitung
DE4016782A1 (de) Verfahren zur kopplung multimasterfaehiger busse
DE69733542T2 (de) Verfahren und Einrichtung zum Datenaustausch zwischen zwei Prozessoreinheiten
DE3520809A1 (de) Schnittstellenverteiler (controler) fuer mehrrechnerkopplungen, insbesondere fuer strickmaschinensteuerungen

Legal Events

Date Code Title Description
8139 Disposal/non-payment of the annual fee