DE3304215A1 - Keramikgehaeuse fuer einen hybridschaltkreis - Google Patents

Keramikgehaeuse fuer einen hybridschaltkreis

Info

Publication number
DE3304215A1
DE3304215A1 DE19833304215 DE3304215A DE3304215A1 DE 3304215 A1 DE3304215 A1 DE 3304215A1 DE 19833304215 DE19833304215 DE 19833304215 DE 3304215 A DE3304215 A DE 3304215A DE 3304215 A1 DE3304215 A1 DE 3304215A1
Authority
DE
Germany
Prior art keywords
housing
substrate
hybrid circuit
side walls
glass layer
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Withdrawn
Application number
DE19833304215
Other languages
English (en)
Inventor
Jan berwil Hrejsa
Hans Unterägeri Muntwyler
Gernot El.Ing. Schneider (grad), Baar
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Siemens Building Technologies AG
Landis and Gyr AG
Original Assignee
Landis and Gyr AG
LGZ Landis and Gyr Zug AG
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Landis and Gyr AG, LGZ Landis and Gyr Zug AG filed Critical Landis and Gyr AG
Publication of DE3304215A1 publication Critical patent/DE3304215A1/de
Withdrawn legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/16Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof the devices being of types provided for in two or more different main groups of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. forming hybrid circuits
    • H01L25/165Containers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/02Containers; Seals
    • H01L23/04Containers; Seals characterised by the shape of the container or parts, e.g. caps, walls
    • H01L23/053Containers; Seals characterised by the shape of the container or parts, e.g. caps, walls the container being a hollow construction and having an insulating or insulated base as a mounting for the semiconductor body
    • H01L23/057Containers; Seals characterised by the shape of the container or parts, e.g. caps, walls the container being a hollow construction and having an insulating or insulated base as a mounting for the semiconductor body the leads being parallel to the base
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/02Containers; Seals
    • H01L23/10Containers; Seals characterised by the material or arrangement of seals between parts, e.g. between cap and base of the container or between leads and walls of the container
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/161Cap
    • H01L2924/1615Shape
    • H01L2924/16152Cap comprising a cavity for hosting the device, e.g. U-shaped cap

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Power Engineering (AREA)
  • Non-Metallic Protective Coatings For Printed Circuits (AREA)
  • Casings For Electric Apparatus (AREA)

Description

  • Keramikgehäuse für einen Hybridschaltkreis
  • Keramikgehäuse' für einen Hybridschaltkreis Die Erfindung bezieht sich auf ein Gehäuse für einen Hybridschaltkreis der im Oberbegriff des Patentanspruchs genannten Art.
  • Es ist ein Keramikgehäuse dieser Art bekannt (Analog Dialogue 15-2 1981, S.8), bei dem das Keramiksubstrat aus mehreren Keramikschichten besteht, die mit Dickfi Im-Metat Imustern versehen sind. Die elektrischen Anschlüsse sind auf nicht näher beschriebene Weise seitlich aus dem Substrat und damit aus dem Gehäuse herausgeführt. Auch die Art der Verbindung von Substrat und Gehäusedeckel ist nicht beschrieben.
  • Ferner ist ein Keramikgehäuse bekannt (EP-A 37 301), bei dem die miteinander zu verbindenden Gehäuseteile metallisiert und sodann verlötet sind.
  • Der Erfindung liegt die Aufgabe zugrunde, ein Gehäuse der eingangs genannten Art zu schaffen, das sich durch einen besonders einfachen Aufbau und hohe Dichtigkeit auszeichnet und bei dem die elektrischen Anschlüsse auf einfache, kostensparende und sichere Weise aus dem Gehäuse herausgeführt sind.
  • Die Lösung dieser Aufgabe gelingt durch die im Kennzeichen des Patentanspruchs aufgeführten Merkmale.
  • Nachfolgend wird ein Ausführungsbeispiel der Erfindung anhand der Zeichnung näher erläutert.
  • Es zeigen: Fig. 1 ein Substrat in der Draufsicht, Fig. 2 ein Gehäuse im Schnitt, Fig, 3 eine Teildarstellung des Gehäuses vor dem Verlöten und Fig. 4 eine Verbincuri###tr-tte zwischen Substrat und Gehäusedeckel in stark vergrösserter Schnittdarstellung.
  • In den Fig. 1 bis 3 bedeutet 1 ein Substrat, das aus einer einzigen ebenen Keramikplatte besteht und sowohl als Substrat für einen nicht dargestellten Hybridschaltkreis als auch als Gehäuseboden dient. Ein einteiliger Gehäusedeckel 2 besitzt eine Deckelwand 3 und vier Seitenwände 4. Auf mindestens einer Seite, im dargestellten Beispiel auf der rechten Seite der Fig. 2, ragt das Substrat 1 um einige Millimeter über den Gehäusedeckel 2 hinaus, auf den übrigen Seiten sind die Kanten des Substrates 1 und die Aussenflächen der Seitenwände 4 annähernd bündig. Unmittelbar auf dem Substrat 1, und zwar auf dessen dem Gehäusedeckel 2 zugewandten Oberfläche, sind metallische Leiterbahnen 5 aufgetragen, die im innern des Gehäuses zu dem auf dem Substrat 1 aufgebauten Hybridschaltkreis führen, zwischen dem Substrat 1 und dem Gehäusedeckel 2 aus dem Gehäuse herausführt sind und dort auf dem verlängerten Teil des Substrates 1 als frei zugängliche elektrische Anschlüsse 6 dienen.
  • Im Bereich der Stirnflächen der Seitenwände 4 sind die Leiterbahnen 5 sowie die nicht mit Leiterbahnen belegte Oberfläche des Substrates 1 mit einer Glasschicht 7 beschichtet, welche auch die Zwischenräume zwischen benachbarten Leiterbahnen 5 ausfüllt und eine mindestens annähernd ebene Oberfläche aufweist. Auf diese Glasschicht 7 ist eine in sich geschlossene, rechteckförmige Metallbahn 8 aufgetragen, die eine typische Breite von 1 mm aufweist. Eine gleiche Metallbahn 9 ist auf die Stirnflächen der Seitenwände 4 aufgetragen. Die beiden Metallbahnen 8,9 liegen deckungsgleich übereinander und sind mittels eines Metall-Lotes (Lötzinn) miteinander verlötet. Die Lötverbindung gewährleistet eine hohe Dichtigkeit des Gehäuses.
  • Das Zusammen töten der beiden Metallbahnen 8,9 erfolgt z.B.
  • mittels einer Lötpaste 10 (Fig. 3), die auf die eine der beiden Metallbahnen 8,9 aufgetragen wird. Der Lötvorgang erfordert keine zu hohen Temperaturen, die für wärmeempfindliche Bauelemente des Hybridschaltkreises schädlich sein könnten. Beispiels- weise können beim Lötvorgang das Substrat 1 auf etwa 1500 und der Gehäusedeckel 2 im Bereich der Seitenwände 4 mittels eines kurzen Wärmeimpulses lokal auf etwa 250° erhitzt werden, so dass die Temperatur des Hybridschaltkreises den Wert von etwa 150° nicht wesentlich übersteigt und z.B. auch wärmeempfindstiche passive Bauelemente wie gewickelte Spulen mit Kunststoff-Spulenkörpern nicht beschädigt werden.
  • Das Auftragen der Leiterbahnen 5, der Glasschicht 7, der Metallbahnen 8,9 und der Lötpaste 10 erfolgt im Dickfilm-Siebdruckverfahren. Als Material für die Leiterbahnen 5 und die Metallbahnen 8,9 eignet sich vorteilhaft Palladium-Silber oder Gold. Die typische Dicke dieser Leiter- bzw. Metallbahnen beträgt 10 Mikron.
  • Gemäss der Fig. 4 besteht die Glasschicht 7 vorteilhaft aus drei Einzelschichten 7a, 7b und 7c. Die Einzelschicht 7a ist etwa gleich dick wie die Leiterbahnen 5 und ist im Bereich der Seitenwände 4 auf die nicht mit Leiterbahnen belegte Oberfläche des Substrates 1 aufgetragen. Die beiden Einzelschichten 7b und 7c mit einer typischen Dicke von 10 Mikron sorgen für eine zuverlässige Strom-Barriere zwischen den Leiterbahnen 5 und der Metallbahn 8. Das Metall-Lot zwischen den Metallbahnen 8,9 ist in der Fig. 4 mit 11 bezeichnet und besitzt eine typische Dicke von einigen Mikron.
  • - Leerseite -

Claims (1)

  1. Patentanspruch Gehäuse für einen Hybridschaltkreis, mit einem als Gehäuseboden dienenden Substrat aus Keramik, auf dem der Hybridschaltkreis aufgebaut ist, mit einem Gehäusedeckel aus Keramik, der eine Deckelwand und Seitenwände aufweist, und mit elektrischen Anschtüssen, welche seitlich aus dem Gehäuse herausgeführt sind, dadurch gekennzeichnet, dass die elektrischen Anschlüsse (6) durch auf der Oberfläche des Substrates (1) angeordnete Leitbahnen (5) gebildet sind, dass diese Leitbahnen (5) im Bereich der Stirnflächen der Seitenwände (4) mit einer Glasschicht (7; 7a, 7b, 7c,) beschichtet sind, welche auch die Zwischenräume zwischen benachbarten Leitbahnen (5) ausfüllt und eine ebene Oberfläche aufweist, dass auf die Glasschicht (7) eine erste, in sich geschlossene Metallbahn (8) und auf die Stirnflächen der Seitenwände (4) eine zweite, in sich geschlossene Metallbahn (9) aufgetragen ist und dass die beiden Metaltbahnen (8;9) deckungsgleich übereinanderliegen und miteinander verlötet sind.
DE19833304215 1983-01-20 1983-02-08 Keramikgehaeuse fuer einen hybridschaltkreis Withdrawn DE3304215A1 (de)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CH31283A CH660258A5 (de) 1983-01-20 1983-01-20 Keramikgehaeuse fuer einen hybridschaltkreis.

Publications (1)

Publication Number Publication Date
DE3304215A1 true DE3304215A1 (de) 1984-07-26

Family

ID=4184130

Family Applications (1)

Application Number Title Priority Date Filing Date
DE19833304215 Withdrawn DE3304215A1 (de) 1983-01-20 1983-02-08 Keramikgehaeuse fuer einen hybridschaltkreis

Country Status (2)

Country Link
CH (1) CH660258A5 (de)
DE (1) DE3304215A1 (de)

Cited By (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE3432449A1 (de) * 1983-09-06 1985-04-04 General Electric Co., Schenectady, N.Y. Hermetisch verschlossenes leistungschipgehaeuse
DE3514020A1 (de) * 1985-04-18 1986-10-23 Telefunken electronic GmbH, 7100 Heilbronn Elektrisches bauelement
EP0266210A2 (de) * 1986-10-29 1988-05-04 Kabushiki Kaisha Toshiba Elektronischer Apparat mit einem keramischen Substrat
FR2629664A1 (fr) * 1988-04-02 1989-10-06 Messerschmitt Boelkow Blohm Boitier pour circuits hybrides
FR2648275A1 (fr) * 1989-06-09 1990-12-14 Thomson Csf Procede et dispositif d'encapsulation de modules hyperfrequence
EP0534133A1 (de) * 1991-09-21 1993-03-31 Alcatel SEL Aktiengesellschaft Vorrichtung zur isolierten Herausführung von Leiterbahnen aus einem Abschirmgehäuse

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE3703280A1 (de) * 1987-02-04 1988-08-18 Licentia Gmbh Schaltungsanordnung mit einem oder mehreren integrierten schaltkreisen

Cited By (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE3432449A1 (de) * 1983-09-06 1985-04-04 General Electric Co., Schenectady, N.Y. Hermetisch verschlossenes leistungschipgehaeuse
DE3514020A1 (de) * 1985-04-18 1986-10-23 Telefunken electronic GmbH, 7100 Heilbronn Elektrisches bauelement
EP0266210A2 (de) * 1986-10-29 1988-05-04 Kabushiki Kaisha Toshiba Elektronischer Apparat mit einem keramischen Substrat
EP0266210A3 (en) * 1986-10-29 1989-06-07 Kabushiki Kaisha Toshiba Electronic apparatus comprising a ceramic substrate electronic apparatus comprising a ceramic substrate
US5153709A (en) * 1986-10-29 1992-10-06 Kabushiki Kaisha Toshiba Electronic apparatus
FR2629664A1 (fr) * 1988-04-02 1989-10-06 Messerschmitt Boelkow Blohm Boitier pour circuits hybrides
FR2648275A1 (fr) * 1989-06-09 1990-12-14 Thomson Csf Procede et dispositif d'encapsulation de modules hyperfrequence
EP0534133A1 (de) * 1991-09-21 1993-03-31 Alcatel SEL Aktiengesellschaft Vorrichtung zur isolierten Herausführung von Leiterbahnen aus einem Abschirmgehäuse

Also Published As

Publication number Publication date
CH660258A5 (de) 1987-03-31

Similar Documents

Publication Publication Date Title
DE3134557C2 (de)
DE2411212A1 (de) Druckmesseinrichtung
DE19928788A1 (de) Elektronische Keramikkomponente
DE2810054A1 (de) Elektronische schaltungsvorrichtung und verfahren zu deren herstellung
DE102010039824B4 (de) Leistungsbaugruppe mit einer flexiblen Verbindungseinrichtung
DE2817480C2 (de) Hybridschaltung, die mit einer Halbleiterschaltung versehen ist
DE69429293T2 (de) Autoglasscheibe mit einer gedruckten Leiterstruktur
DE1956501C3 (de) Integrierte Schaltungsanordnung
DE69321216T2 (de) Halbleiteranordnung mit elektrischer verbindung
DE3304215A1 (de) Keramikgehaeuse fuer einen hybridschaltkreis
DE19500655A1 (de) Chipträger-Anordnung sowie Chipträger zur Herstellung einer Chip-Gehäusung
DE1952789C3 (de) Luftdichte Kapselung für elektronische Bauelemente
DE3148778C2 (de)
DE3316017A1 (de) Verfahren zur herstellung elektrischer verbindungen an multisubstratschaltungen, sowie hiernach hergestellte multisubstratschaltungen
DE3930858A1 (de) Modulaufbau
DE3018846A1 (de) Elektronisches bauelement in chipform und verfahren zur herstellung desselben
DE9015206U1 (de) Widerstandsanordnung in SMD-Bauweise
DE1915148B2 (de) Verfahren zur Herstellung metallischer Hocker bei Halbleiteranordnungen
DE19753148C2 (de) Verfahren zum Herstellen eines Metall-Keramik-Substrates und Metall-Keramik-Substrat
EP0224733A1 (de) Elektrischer Kondensator aus einem Stapel aus Kunststofflagen mit stirnseitig befestigten Anschlussdrähten
DE4206365C1 (de)
EP0216136B1 (de) Sensorelementeanordnung in einem Halterahmen für einen Pyrodetektor und Verfahren zu deren Herstellung
DE3638858A1 (de) Elektrolumineszenzvorrichtung
DE3900787A1 (de) Verfahren zur herstellung eines keramischen elektrischen bauelementes
EP0372228A1 (de) Halbleiterelement mit einer Trägerplatte

Legal Events

Date Code Title Description
OP8 Request for examination as to paragraph 44 patent law
8130 Withdrawal