DE2830076A1 - Elektronischer analogmultiplizierer - Google Patents

Elektronischer analogmultiplizierer

Info

Publication number
DE2830076A1
DE2830076A1 DE19782830076 DE2830076A DE2830076A1 DE 2830076 A1 DE2830076 A1 DE 2830076A1 DE 19782830076 DE19782830076 DE 19782830076 DE 2830076 A DE2830076 A DE 2830076A DE 2830076 A1 DE2830076 A1 DE 2830076A1
Authority
DE
Germany
Prior art keywords
reference voltage
integration
input
generated over
integrator
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Ceased
Application number
DE19782830076
Other languages
English (en)
Inventor
Eckhard Ing Grad Maschke
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Individual
Original Assignee
Individual
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Individual filed Critical Individual
Priority to DE19782830076 priority Critical patent/DE2830076A1/de
Publication of DE2830076A1 publication Critical patent/DE2830076A1/de
Ceased legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06GANALOGUE COMPUTERS
    • G06G7/00Devices in which the computing operation is performed by varying electric or magnetic quantities
    • G06G7/12Arrangements for performing computing operations, e.g. operational amplifiers
    • G06G7/16Arrangements for performing computing operations, e.g. operational amplifiers for multiplication or division

Description

  • Beschreibung
  • Titel: Elektronischer Analogmultiplizierer Der nachstehend beschriebene elektronische Multiplizierer ist besonders für den Einsatz in der gesamten Messtechnik und der Analogrechentechnik geeignet. Die derzeit bekannten Verfahren erfüllen die Anforderungen an einen Multiplizierer nur zum Teil. Die Genauigkeit und der Nullpunktfehler sind unbefriedigend oder aber nur mit mehreren Abgleichpotentiometern zu verbessern.
  • Um die Genauigkeit des Multiplizierers, die Linearität und den Nullpunktfehler zu verbessern, muß nach einer neuen Lösung gesucht werden.
  • Wie aus dem Blockschaltbild von Abb. 1 hervorgeht, besteht die Schaltungsanordnung aus zwei Integratoren I1 und I2, einem analogen Speicher S, einem Komparator K und einer Steuerung St.
  • Auf den Eingang von Integrator I1 wird die Spannung U1 gegeben, die Spannung Uy dagegen auf den einen Eingang von Komparator K. An den Eingang von Integrator I2 wird die Referenzspannung UR angelegt.
  • Die Integratoren I1 und-I2 werden zur gleichen Zeit von der Steuerung St gestartet.
  • Die Ausgangs spannung Ua2 am Integrator I2 stellt sich wie folgt ein: Der Integrator I2 benötigt die Zeit t1, bis die Ausgangsspannung Ua2 = Uv beträgt (bei to=O). Da der Integrator I1 und 12 zur gleichen Zeit gestartet werden, stellt sich die Ausgangsspannung Uai von Integrator I1 nach der Zeit t1 wie Die Ausgangs spannung Ua1, die sich nach der Zeit t1 am Ausgang von I1 einstellt, ist das Produkt der beiden Eingangsgrößen Ux und Uy mal einer Konstanten k. Der Komparator K detektiert den Zeitpunkt, an dem Ua2 = Uy ist und meldet dieses der Steuerung St. Zur gleichen Zeit wird der Integrator I1 angehalten und die Ausgangsspannung Ua1 = k Ux Uy zum Zeitpunkt t1 in den Analogspeicher S übernommen. Nach Übernahme von Ua1 in den Speicher S stellt sich an dessen Ausgang Z die Spannung Z = k Ux Uy ein. Danach wird der Eingang des Speichers S gesperrt und die beiden Integratoren I1 und I2 werden wieder zurückgesetzt und erneut gestartet.
  • Leerseite

Claims (2)

  1. Patentansprüche 1) Analogmultiplizierer, dadurch gekennzeichnet, daß ein Integrator I1 gestartet wird und die Spannung Ux oder Uy aufintegriert und gleichzeitig ein anderer Integrator I2 startet und eine Referenzspannung aufintegriert, wobei die Ausgangs spannung von I2 mittels eines Komparators mit Uy oder Ux verglichen wird und im Augenblick der Gleichheit der Spannungen der Integrator Ii angehalten wird und die Ausgangsspannung von Integrator I1 in einen Analogspeicher übernommen wird.
  2. 2) Analogmultiplizierer nach Anspruch 1, dadurch gekennzeichnet, daß die Schaltungsanordnung für den Betrieb in einem Quadranten oder in mehreren Quadranten ausgelegt wird.
DE19782830076 1978-07-08 1978-07-08 Elektronischer analogmultiplizierer Ceased DE2830076A1 (de)

Priority Applications (1)

Application Number Priority Date Filing Date Title
DE19782830076 DE2830076A1 (de) 1978-07-08 1978-07-08 Elektronischer analogmultiplizierer

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
DE19782830076 DE2830076A1 (de) 1978-07-08 1978-07-08 Elektronischer analogmultiplizierer

Publications (1)

Publication Number Publication Date
DE2830076A1 true DE2830076A1 (de) 1980-01-17

Family

ID=6043882

Family Applications (1)

Application Number Title Priority Date Filing Date
DE19782830076 Ceased DE2830076A1 (de) 1978-07-08 1978-07-08 Elektronischer analogmultiplizierer

Country Status (1)

Country Link
DE (1) DE2830076A1 (de)

Similar Documents

Publication Publication Date Title
DE2923026A1 (de) Verfahren und anordnung zur analog/digital-umsetzung
EP0356438B1 (de) Verfahren und anordnung zur auswertung einer analogen elektrischen messgrösse
DE2645013C3 (de) Schaltungsanordnung zur Analog-Digital- und Digital-Analog-Umsetzung
DE2830076A1 (de) Elektronischer analogmultiplizierer
EP0378777B1 (de) Anordnung zur Umsetzung analoger Signale in digitale
DE2208665A1 (de) Automatische Verstärkungsgradeichung
DE2830077A1 (de) Elektronischer analogdividierer
DE2214114B2 (de)
DE2932371C2 (de) Analog-Digital-Konverter mit einem Komparator zur Verarbeitung bipolarer Eingangsspannungen
DE2363522C2 (de) Korrekturschaltung für eine Schaltungsanordnung zum Bearbeiten von Analogsignalen
DE102019009175B4 (de) Analog-Digital-Wandler und diesen enthaltende Sensoranordnung
DE2314870A1 (de) Anordnung zur digitalen oder analogen messung von effektivwerten oder leistungen
EP0530666B1 (de) Verfahren zur Wandlung eines Analogsignals in ein Digitalsignal
DE2009833C3 (de) Verfahren und Schaltungsanordnung zur Frequenzmessung
DE2842069A1 (de) Analog-digitalumsetzer
DE2930040A1 (de) Verfahren zur fehlerkorrektur bei integrierenden analog-digital-wandlern
DE1774626A1 (de) Funktionsgeber fuer Analogrechner
DE2505382A1 (de) Schaltungsanordnung
DE4020219A1 (de) Vorrichtung zur staendigen mittelwertbildung einer analogen messgroesse
DE2826072C3 (de) Verfahren und Schaltungsanordnung zur Analog-Digitalumsetzung
AT393742B (de) Digitaler wechselspannungs-effektivwertmesser
DE1255177B (de) Anordnung zur Gewinnung der Regelabweichung bei der Registerregelung
DE102019105823A1 (de) Analog-Digital-Wandler und diesen enthaltende Sensoranordnung
DD151510A2 (de) Schaltungsanordnung zur digitalen effektivwertmessung
DE2915612A1 (de) Schaltung zum elektronischen abgleich von strom- oder spannungspegeln, die von unsymmetrien durch brueckenschaltungen oder verstaerkergliedern hervorgerufen werden

Legal Events

Date Code Title Description
8110 Request for examination paragraph 44
8131 Rejection