DE2554502C3 - Verfahren und Anordnung zum Adressieren eines Speichers - Google Patents

Verfahren und Anordnung zum Adressieren eines Speichers

Info

Publication number
DE2554502C3
DE2554502C3 DE2554502A DE2554502A DE2554502C3 DE 2554502 C3 DE2554502 C3 DE 2554502C3 DE 2554502 A DE2554502 A DE 2554502A DE 2554502 A DE2554502 A DE 2554502A DE 2554502 C3 DE2554502 C3 DE 2554502C3
Authority
DE
Germany
Prior art keywords
memory
arrangement
address
partial address
modules
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired
Application number
DE2554502A
Other languages
German (de)
English (en)
Other versions
DE2554502B2 (US20050065096A1-20050324-C00069.png
DE2554502A1 (de
Inventor
Pieter Anton Beekbergen Jacobs (Niederlande)
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Koninklijke Philips NV
Original Assignee
Philips Gloeilampenfabrieken NV
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Philips Gloeilampenfabrieken NV filed Critical Philips Gloeilampenfabrieken NV
Publication of DE2554502A1 publication Critical patent/DE2554502A1/de
Publication of DE2554502B2 publication Critical patent/DE2554502B2/de
Application granted granted Critical
Publication of DE2554502C3 publication Critical patent/DE2554502C3/de
Expired legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C29/00Checking stores for correct operation ; Subsequent repair; Testing stores during standby or offline operation
    • G11C29/70Masking faults in memories by using spares or by reconfiguring
    • G11C29/76Masking faults in memories by using spares or by reconfiguring using address translation or modifications

Landscapes

  • Techniques For Improving Reliability Of Storages (AREA)
  • Hardware Redundancy (AREA)
DE2554502A 1974-12-09 1975-12-04 Verfahren und Anordnung zum Adressieren eines Speichers Expired DE2554502C3 (de)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
NL7415966A NL7415966A (nl) 1974-12-09 1974-12-09 Werkwijze en inrichting voor het opslaan van binaire informatie-elementen.

Publications (3)

Publication Number Publication Date
DE2554502A1 DE2554502A1 (de) 1976-06-10
DE2554502B2 DE2554502B2 (US20050065096A1-20050324-C00069.png) 1980-04-10
DE2554502C3 true DE2554502C3 (de) 1980-12-04

Family

ID=19822607

Family Applications (1)

Application Number Title Priority Date Filing Date
DE2554502A Expired DE2554502C3 (de) 1974-12-09 1975-12-04 Verfahren und Anordnung zum Adressieren eines Speichers

Country Status (6)

Country Link
US (1) US4028539A (US20050065096A1-20050324-C00069.png)
JP (1) JPS5183430A (US20050065096A1-20050324-C00069.png)
DE (1) DE2554502C3 (US20050065096A1-20050324-C00069.png)
FR (1) FR2294486A1 (US20050065096A1-20050324-C00069.png)
GB (1) GB1529367A (US20050065096A1-20050324-C00069.png)
NL (1) NL7415966A (US20050065096A1-20050324-C00069.png)

Families Citing this family (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS51139735A (en) * 1975-05-28 1976-12-02 Hitachi Ltd Data processors
US4088876A (en) * 1976-12-17 1978-05-09 Burroughs Corporation Error correcting circuits and methods for shift register type memories
US4103823A (en) * 1976-12-20 1978-08-01 International Business Machines Corporation Parity checking scheme for detecting word line failure in multiple byte arrays
US4435754A (en) 1981-06-30 1984-03-06 Ampex Corporation Method of selecting PROM data for selective mapping system
US4506364A (en) * 1982-09-30 1985-03-19 International Business Machines Corporation Memory address permutation apparatus
DE3773773D1 (de) * 1986-06-25 1991-11-21 Nec Corp Pruefschaltung fuer eine speichereinrichtung mit willkuerlichem zugriff.
US4922451A (en) * 1987-03-23 1990-05-01 International Business Machines Corporation Memory re-mapping in a microcomputer system
US5067105A (en) * 1987-11-16 1991-11-19 International Business Machines Corporation System and method for automatically configuring translation of logical addresses to a physical memory address in a computer memory system
DE19507312C1 (de) * 1995-03-02 1996-07-25 Siemens Ag Halbleiterspeicher, dessen Speicherzellen zu einzeln adressierbaren Einheiten zusammengefaßt sind und Verfahren zum Betrieb solcher Speicher
JP3059076B2 (ja) * 1995-06-19 2000-07-04 シャープ株式会社 不揮発性半導体記憶装置
US6678836B2 (en) 2001-01-19 2004-01-13 Honeywell International, Inc. Simple fault tolerance for memory
JP4001280B2 (ja) 2002-10-22 2007-10-31 インターナショナル・ビジネス・マシーンズ・コーポレーション 記憶装置、記憶装置を制御するプログラム、記憶装置の制御方法、及び記録媒体
US8961461B2 (en) * 2004-05-27 2015-02-24 Baxter International Inc. Multi-state alarm system for a medical pump
US7927313B2 (en) 2004-05-27 2011-04-19 Baxter International Inc. Medical device configuration based on recognition of identification information

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3781826A (en) * 1971-11-15 1973-12-25 Ibm Monolithic memory utilizing defective storage cells
US3796996A (en) * 1972-10-05 1974-03-12 Honeywell Inf Systems Main memory reconfiguration
US3803560A (en) * 1973-01-03 1974-04-09 Honeywell Inf Systems Technique for detecting memory failures and to provide for automatically for reconfiguration of the memory modules of a memory system
US3872291A (en) * 1974-03-26 1975-03-18 Honeywell Inf Systems Field repairable memory subsystem
US3917933A (en) * 1974-12-17 1975-11-04 Sperry Rand Corp Error logging in LSI memory storage units using FIFO memory of LSI shift registers

Also Published As

Publication number Publication date
NL7415966A (nl) 1976-06-11
DE2554502B2 (US20050065096A1-20050324-C00069.png) 1980-04-10
US4028539A (en) 1977-06-07
FR2294486A1 (fr) 1976-07-09
DE2554502A1 (de) 1976-06-10
JPS5612960B2 (US20050065096A1-20050324-C00069.png) 1981-03-25
FR2294486B1 (US20050065096A1-20050324-C00069.png) 1980-07-18
JPS5183430A (en) 1976-07-22
GB1529367A (en) 1978-10-18

Similar Documents

Publication Publication Date Title
DE2328869C2 (de) Verfahren und Schaltungsanordnung zum Betreiben eines digitalen Speichersystems
DE2554502C3 (de) Verfahren und Anordnung zum Adressieren eines Speichers
DE3111447C2 (US20050065096A1-20050324-C00069.png)
DE2556556A1 (de) Verfahren und anordnung zur speicherung von informationen ueber den ort eines oder mehrerer fehlerhafter bits in einem einzelne fehler korrigierenden halbleiter-hauptspeicher
DE3209679C2 (US20050065096A1-20050324-C00069.png)
DE2128790A1 (de) Einrichtung zum Verwenden mehrerer betriebsfähiger Schaltungen in einem in tegrierten Schaltungsplättchen
EP0038947A2 (de) Programmierbare logische Anordnung
DE3876459T2 (de) Speicher und deren pruefung.
DE2225841C3 (de) Verfahren und Anordnung zur systematischen Fehlerprüfung eines monolithischen Halbleiterspeichers
DE2357168C2 (de) Schaltungsanordnung für einen Speichermodul
DE2144870A1 (de) Verfahren und Schaltungsanordnung zur Kompensation schadhafter Speicherstellen in Halbleiterspeichern
DE2157829C2 (de) Anordnung zum Erkennen und Korrigieren von Fehlern in Binärdatenmustern
EP1113362A2 (de) Integrierter Halbleiterspeicher mit einer Speichereinheit zum Speichern von Adressen fehlerhafter Speicherzellen
DE2450468C2 (de) Fehlerkorrekturanordnung für einen Speicher
EP1008993A2 (de) Schreib/Lesespeicher mit Selbsttestvorrichtung und zugehöriges Testverfahren
EP0615211B1 (de) Verfahren zum Speichern sicherheitsrelevanter Daten
DE2752377A1 (de) Fehlerpruefeinrichtung
EP2063432B1 (de) Verfahren zum Prüfen eines Arbeitsspeichers
DE69100796T2 (de) Integrierte Speicherschaltung mit Redundanz und verbesserter Adressierung in Testbetriebsart.
DE19922786B4 (de) Halbleiterspeicher mit Testeinrichtung
DE69323076T2 (de) Verfahren zur Erkennung fehlerhafter Elemente eines redundanten Halbleiterspeichers
DE2549392B2 (de) Verfahren zur erhoehung der zuverlaessigkeit von integrierten speicherbausteinen und zur verbesserung der ausbeute von nach aussen hin fehlerfrei erscheinenden speicherbausteinen bei ihrer herstellung
DE69300165T2 (de) Verfahren zur Reparatur defekter Elemente in einem Redundanzspeicher.
DE69000302T2 (de) Redundanzschaltung mit speicherung der position des ausgangs.
DE69626625T2 (de) Verfahren, um redundante fehlerhafte Adressen in einer Speicheranordnung mit Redundanz zu erkennen

Legal Events

Date Code Title Description
C3 Grant after two publication steps (3rd publication)
8339 Ceased/non-payment of the annual fee