DE69626625T2 - Verfahren, um redundante fehlerhafte Adressen in einer Speicheranordnung mit Redundanz zu erkennen - Google Patents

Verfahren, um redundante fehlerhafte Adressen in einer Speicheranordnung mit Redundanz zu erkennen

Info

Publication number
DE69626625T2
DE69626625T2 DE69626625T DE69626625T DE69626625T2 DE 69626625 T2 DE69626625 T2 DE 69626625T2 DE 69626625 T DE69626625 T DE 69626625T DE 69626625 T DE69626625 T DE 69626625T DE 69626625 T2 DE69626625 T2 DE 69626625T2
Authority
DE
Germany
Prior art keywords
redundancy
memory arrangement
detecting redundant
faulty addresses
faulty
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
DE69626625T
Other languages
English (en)
Other versions
DE69626625D1 (de
Inventor
Luigi Pascucci
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
STMicroelectronics SRL
Original Assignee
STMicroelectronics SRL
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by STMicroelectronics SRL filed Critical STMicroelectronics SRL
Publication of DE69626625D1 publication Critical patent/DE69626625D1/de
Application granted granted Critical
Publication of DE69626625T2 publication Critical patent/DE69626625T2/de
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C29/00Checking stores for correct operation ; Subsequent repair; Testing stores during standby or offline operation
    • G11C29/70Masking faults in memories by using spares or by reconfiguring
    • G11C29/78Masking faults in memories by using spares or by reconfiguring using programmable devices
    • G11C29/835Masking faults in memories by using spares or by reconfiguring using programmable devices with roll call arrangements for redundant substitutions
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C29/00Checking stores for correct operation ; Subsequent repair; Testing stores during standby or offline operation
    • G11C29/04Detection or location of defective memory elements, e.g. cell constructio details, timing of test signals
    • G11C29/08Functional testing, e.g. testing during refresh, power-on self testing [POST] or distributed testing
    • G11C29/12Built-in arrangements for testing, e.g. built-in self testing [BIST] or interconnection details
    • G11C29/44Indication or identification of errors, e.g. for repair
DE69626625T 1996-04-18 1996-04-18 Verfahren, um redundante fehlerhafte Adressen in einer Speicheranordnung mit Redundanz zu erkennen Expired - Fee Related DE69626625T2 (de)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
EP96830216A EP0802541B1 (de) 1996-04-18 1996-04-18 Verfahren, um redundante fehlerhafte Adressen in einer Speicheranordnung mit Redundanz zu erkennen

Publications (2)

Publication Number Publication Date
DE69626625D1 DE69626625D1 (de) 2003-04-17
DE69626625T2 true DE69626625T2 (de) 2003-10-02

Family

ID=8225882

Family Applications (1)

Application Number Title Priority Date Filing Date
DE69626625T Expired - Fee Related DE69626625T2 (de) 1996-04-18 1996-04-18 Verfahren, um redundante fehlerhafte Adressen in einer Speicheranordnung mit Redundanz zu erkennen

Country Status (3)

Country Link
US (2) US5838623A (de)
EP (1) EP0802541B1 (de)
DE (1) DE69626625T2 (de)

Families Citing this family (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE69626625T2 (de) * 1996-04-18 2003-10-02 St Microelectronics Srl Verfahren, um redundante fehlerhafte Adressen in einer Speicheranordnung mit Redundanz zu erkennen
AU2002361765A1 (en) * 2002-12-16 2004-07-29 International Business Machines Corporation Enabling memory redundancy during testing
US7304901B2 (en) * 2002-12-16 2007-12-04 International Business Machines Corporation Enabling memory redundancy during testing
US7930592B2 (en) * 2002-12-16 2011-04-19 International Business Machines Corporation Enabling memory redundancy during testing
KR100763357B1 (ko) 2005-05-13 2007-10-04 인터내셔널 비지네스 머신즈 코포레이션 테스트하는 동안의 메모리 중복성 가능화
KR20190060527A (ko) 2017-11-24 2019-06-03 삼성전자주식회사 반도체 메모리 장치 및 그 동작 방법

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR950008676B1 (ko) * 1986-04-23 1995-08-04 가부시기가이샤 히다찌세이사꾸쇼 반도체 메모리 장치 및 그의 결함 구제 방법
US5381370A (en) * 1993-08-24 1995-01-10 Cypress Semiconductor Corporation Memory with minimized redundancy access delay
FR2716743B1 (fr) * 1994-02-28 1996-09-27 Sgs Thomson Microelectronics Circuit de redondance de mémoire.
DE69626625T2 (de) * 1996-04-18 2003-10-02 St Microelectronics Srl Verfahren, um redundante fehlerhafte Adressen in einer Speicheranordnung mit Redundanz zu erkennen

Also Published As

Publication number Publication date
US5936907A (en) 1999-08-10
DE69626625D1 (de) 2003-04-17
EP0802541B1 (de) 2003-03-12
EP0802541A1 (de) 1997-10-22
US5838623A (en) 1998-11-17

Similar Documents

Publication Publication Date Title
DE59704729D1 (de) Verfahren zum betrieb einer speicherzellenanordnung
IT1267996B1 (it) Analizzatore di ridondanza per tester di memorie automatico.
EP0614142A3 (en) System and method for detecting and correcting memory errors.
DE68915140T2 (de) Aufhängekorrektureinrichtung, insbesondere für ein Motorrad.
AU1273999A (en) Method and apparatus for automatically correcting errors detected in a memory subsystem
DK10495A (da) Belysningssystem, især til anvendelse i forbindelse med et CD-kassetterack eller en lignende kassettereol
DE69424927D1 (de) Datenleseverfahren in Halbleiterspeicheranordnung geeignet zum Speichern von drei- oder mehrwertigen Daten in einer Speicherzelle
EP0635795A3 (de) Verfahren und Rechnersystem zur Erkennung von Schreibfehlern in einem Text.
DE69718247T2 (de) Speicherverwaltung in fehlertoleranten Computersystemen
DE69726693T2 (de) Fehlerdiagnose für ein Rechnersystem
DE69821698D1 (de) Fehlerdetektion und Korrektur in einem Datenspeichersystem mit ununterbrochenen Übertragungsfunktionsspeicheranordnungen
DE69424715T2 (de) Leckprüfung in einem Heizkesselsystem
DE69734992D1 (de) Automatische fehlerortung in verkabelungen
DE69822368D1 (de) Halbleiterspeicherschaltung mit einem Selektor für mehrere Wortleitungen, und Prüfverfahren dafür
FI991275A0 (fi) Menetelmä kattilassa, erityisesti soodakattilassa
DE69626625D1 (de) Verfahren, um redundante fehlerhafte Adressen in einer Speicheranordnung mit Redundanz zu erkennen
DE60014997D1 (de) Fehlererkennungverfahren für ein Hochdruck-Kraftstoffeinspritzsystem
DE69811155T2 (de) Verfahren zum Redundanzersatz bei einer Speichervorrichtung
DE69736729D1 (de) Fehlererkennungsverfahren für eine Kraftstoffeinspritzsteuereinrichtung
NL194852B (nl) Storingstolerant elektrisch wis- en programmeerbaar geheugen en werkwijze voor het detecteren van een gegevensbit.
DE69518473T2 (de) Speichersteuerverfahren und -vorrichtung, geeignet für ein Informationsverarbeitungssystem mit einem Cachespeicher
DE69016849D1 (de) Halbleiterspeichergerät mit Adressenunterscheidungsschaltung zur Unterscheidung einer adressenzugewiesenen Defektspeicherzelle, ersetzt mit Redundanzspeicherzelle.
DE69525035T2 (de) Verfahren zum testen einer speicheradressen-dekodierschaltung
DE69804290D1 (de) Automatische vorrichtung zum reparieren von detektierten fehlern auf transportpaletten
DE69300165T2 (de) Verfahren zur Reparatur defekter Elemente in einem Redundanzspeicher.

Legal Events

Date Code Title Description
8364 No opposition during term of opposition
8339 Ceased/non-payment of the annual fee