DE2400244A1 - Urlader-einrichtung - Google Patents

Urlader-einrichtung

Info

Publication number
DE2400244A1
DE2400244A1 DE2400244A DE2400244A DE2400244A1 DE 2400244 A1 DE2400244 A1 DE 2400244A1 DE 2400244 A DE2400244 A DE 2400244A DE 2400244 A DE2400244 A DE 2400244A DE 2400244 A1 DE2400244 A1 DE 2400244A1
Authority
DE
Germany
Prior art keywords
read
control panel
panel interface
working store
basic programs
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
DE2400244A
Other languages
English (en)
Inventor
Hartmut Pagel
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Individual
Original Assignee
Individual
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Individual filed Critical Individual
Priority to DE2400244A priority Critical patent/DE2400244A1/de
Publication of DE2400244A1 publication Critical patent/DE2400244A1/de
Pending legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F9/00Arrangements for program control, e.g. control units
    • G06F9/06Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
    • G06F9/44Arrangements for executing specific programs
    • G06F9/4401Bootstrapping

Landscapes

  • Engineering & Computer Science (AREA)
  • Software Systems (AREA)
  • Theoretical Computer Science (AREA)
  • Computer Security & Cryptography (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Stored Programmes (AREA)

Description

  • Beschreibung der Erfindung 1.) Urlader-Einrichtung Vorliegende Erfindung bezieht sich auf eine Urlader-Einrichtung, um Grundprograrane von einem Festwertspeicher über die standardmäßig vorhandene Bedienungsfeldnahtstelle in den Arbeitsspeicher eines Digitalrechners einzulesen.
  • Bekannte Konstruktionen haben den Nachteil, daß für Urlader-Einrichtungen zusätzliche speziell geschaffene Nahtstellen verwendet oder aber Standard-Externgeräte-Nahtstellen benutzt werden.
  • Bei Verwendung einer Sondernahtstelle sind zusätzliche Aufwendungen erforderlich, hingegen bei Verwendung von Standard-Externgeräte-Nahtstellen wird die Ausbaufähigkeit des Systems eingeschränkt Oben genannte Nachteile werden durch die vorliegende Erfindung vermieden, da durch eine Umschalteinrichtung (Weiche) die Bedienungsfeld-Nahtstelle mitbenutzt wird. Somit ist der Einlesevorgang eine Simulation der Urladerprogrammeingabe von Hand. Die Eingabe von Hand ist nach wie vor möglich.
  • Durch Verwendung von PROM'S (programmierbare Festwertspeicher) ist es möglich, beliebig lange Wortinformationen in beliebiger Anzahl bereitzustellen, ohne daß an der Logik eine Veränderung vorgenommen werden muß.
  • Durch die Programmierbarkeit des Festwertspeichers kann die Urlader-Einrichtung auf die åjeweilige Anlagenausstattung und den jeweiligen Anlagentyp zugeschnitten werden.
  • 2.) Beschreibung der Funktionsweise des Hardware-Urladers anhand der Prinzipschaltung Durch Betätigung der Taste "TUE" wird das Einlesen des Urlader-Programmes (auch Grundprogramm genannt) inden Arbeitsspeicher des Rechners gestartet. Der Ablauf ist wie folgt: 2.1. Die Betätigung der Taste "tut" bewirkt das Rücksetzen des Flip-Plops ~FF". Ausgang Q wird "high" und Ausgang Q wird "low".
  • 2.2. Das high-Signal von Q schaltet alle UND-Glieder (1) durch. Dadurch werden der Takt (T) freigegeben und die vom Festwertspeicher anstehenden Informationsbits sowie die anstehende ASP-Adresse des ASP-Adresszählers durchgeschaltet.
  • Ferner wird der Wortzähler auf die Anfangsadresse - 1 des Festwertspeichers gesetzt und der ASP-Adresszähler auf die Anfangsadresse - 1 gesetzt, von der ab das Urlader-Programm im Arbeitsspeicher (ASP) stehen soll.
  • 2.2.1. Das low-Signal von Q## oF sperrt alle UND-Glieder (2).
  • Dadurch werden alle vom Bedienungsfeld anstehenden Signale (TW4 bis TWz , TWE und TA~ bis TAn ) von der Zentraleinheit des Rechners abgeschaltet.
  • 2.3. Da nun der Takt (T) freigegeben ist, werden mit dem ersten Takt der Wortzähler und der Arbeitsspeicher-Adresszähler um je 1 erhöht, dadurch sind die vorgegebenen Anfangsadressen eingestellt.
  • Nach Ablauf der Verzögerungszeit (verursacht durch VZ ) löst der verzögerte Takt (TV) das Einschreiben der vom Festwertspeicher über die ODER-Glieder (3) anstehenden Informationen entsprechend der vom ASP-Adresszähler über die ODER-Glieder (3) anstehende ASP-Adresse in den Arbeitsspeicher aus.
  • 2.4. Mit dem nächsten und jedem weiteren folgendem Takt (T) wird der Wortzähler und der ASP-Adresszähler um je 1 erhöht und anschließend nach Ablauf von VZ das Einschreiben durch das Signal WE in den ASP veranlaßt.
  • 2.5. Hat der Wortzähler die vorgegebene Endadresse (n) erreicht, so ist die UND-Bedingung von (4) erfüllt.
  • Das Ausgangssignal von (4) bewirkt das Setzen vom (FF), wodurch sich die Ausgangssignale von T und Q umkehren und folgendes bewirken: 2.5.1. Abschalten des Taktes (T) und Durchschalten der Taste (TWE) vom Bedienungsfeld.
  • 2.5.2. Abschalten der Festwertspeicher-Informationen und Durchschalten der vom Bedienungsfeld kommenden Tasteninformationen.
  • 2.5.3. Abschalten des ASP-Adresszählers und Durchschalten der von den Tasten des Bedienungsfeldes kommenden ASP-Adresseinstellung.
  • 2.6. Das Einschreiben des Urlader-Programmes in den Arbeitsspeicher ist beendet und damit der Ausgangszustand wieder hergestellt.
  • Anmerkung: Die Verzögerungszeit (VZ) liegt im Bereich von (50 - 100) ns.
  • Sie ist notwendig, um dem Wortzähler und dem ASP-Adresszähler sowie den PROM's genügend Zeit zum Einnehmen des neuen Zustandes einzuräumen.
  • Die Taktfrequenz hängt ab von der Zykluszeit des jeweiligen Rechnermodells.
  • 2.7. Erklärung der in der Prinzipschaltung verwendeten Abkürzungen TUE Taste Urlader-Eingabe (ist am Bedienungsfeld anzubringen) VZ Verzögerungsglied T Takt TA Taktausgang vom Taktgenerator TWE Taste Wort#Eingabe (vom Bedienungsfeld) FF Freigabe Flip-Flop S Setzeingänge R Rücksetzeingang WE Wort-Eingabesignalleitung zum Rechner ASP Arbeitsspeicher TA(1...n)Tasten ASP-Adresse (20bis 2n) vom Bedienungsfeld A (1...n)ASP-Adressleitungen (20bis 2n) - geht zum Rechner TW(1...n) Tasten Worteingabe vom Bedienungsfeld W (1...4 Worteingabeleitungen zum Rechner

Claims (1)

  1. 3.) Patentansprüche 3.1 Urlader-Einrichtung zum Laden von Grundprogrammen in den Arbeitsspeicher, dadurch gekennzeichnet, daß die standardmäßig vorhandene Bedienungsfeldnahtstelle benutzt wird.
    3.2. Urlader-Einrichtung nach Anspruch 3.1., dadurch gekennzeichnet; daß die Bedienungsfeldnahtstelle über eine Weiche angesprochen wird.
    3.3. Urlader-Einrichtung nach-Anspruch 3.1., dadurch gekennzeichnet, daß ein eigenständiges Taktsystem verwendet wird.
DE2400244A 1974-01-04 1974-01-04 Urlader-einrichtung Pending DE2400244A1 (de)

Priority Applications (1)

Application Number Priority Date Filing Date Title
DE2400244A DE2400244A1 (de) 1974-01-04 1974-01-04 Urlader-einrichtung

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
DE2400244A DE2400244A1 (de) 1974-01-04 1974-01-04 Urlader-einrichtung

Publications (1)

Publication Number Publication Date
DE2400244A1 true DE2400244A1 (de) 1975-07-17

Family

ID=5904113

Family Applications (1)

Application Number Title Priority Date Filing Date
DE2400244A Pending DE2400244A1 (de) 1974-01-04 1974-01-04 Urlader-einrichtung

Country Status (1)

Country Link
DE (1) DE2400244A1 (de)

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE2648229A1 (de) * 1975-11-05 1977-05-18 Digital Equipment Corp Einschaltkreis als urlader fuer digitalrechner
EP0009862A1 (de) * 1978-09-05 1980-04-16 Motorola, Inc. Programmierbare Betriebsartauswahl durch Rücksetzen und diese Auswahl verwendende Datenverarbeitungsanlage
EP0048816A2 (de) * 1980-09-29 1982-04-07 Texas Instruments Incorporated Mikrocomputer-Architektur mit virtuellem Speicher
WO1985003150A1 (en) * 1984-01-03 1985-07-18 Ncr Corporation Data processing system including memory hierarchy

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE2648229A1 (de) * 1975-11-05 1977-05-18 Digital Equipment Corp Einschaltkreis als urlader fuer digitalrechner
EP0009862A1 (de) * 1978-09-05 1980-04-16 Motorola, Inc. Programmierbare Betriebsartauswahl durch Rücksetzen und diese Auswahl verwendende Datenverarbeitungsanlage
EP0048816A2 (de) * 1980-09-29 1982-04-07 Texas Instruments Incorporated Mikrocomputer-Architektur mit virtuellem Speicher
EP0048816A3 (de) * 1980-09-29 1984-11-07 Texas Instruments Incorporated Mikrocomputer-Architektur mit virtuellem Speicher
WO1985003150A1 (en) * 1984-01-03 1985-07-18 Ncr Corporation Data processing system including memory hierarchy

Similar Documents

Publication Publication Date Title
DE19833208C1 (de) Integrierte Schaltung mit einer Selbsttesteinrichtung zur Durchführung eines Selbsttests der integrierten Schaltung
DE3781839T2 (de) Programmierbarer fifo-puffer.
DE2256135C3 (de) Verfahren zum Prüfen von monolithisch integrierten Halbleiterschaltungen
DE2254340A1 (de) Kapazitives tastenfeld
DE3320191A1 (de) Uebertragungssystem zwischen computern
DE2704978A1 (de) Elektronisches programmiergeraet
DE2400244A1 (de) Urlader-einrichtung
US3992635A (en) N scale counter
DE2624131A1 (de) Elektronische stoppuhr
US4195339A (en) Sequential control system
US3967095A (en) Multi-counter register
DE69523537T2 (de) Analog-Digital-Wandler mit schreibbarem Ergebnisregister
DE2749085A1 (de) Elektronische uhr
US3387118A (en) Static counter having main and aluxiliary stores and controlled by staggered counting and auxiliary counting signals
US3117219A (en) Electrical circuit operation monitoring apparatus
DE3044206A1 (de) Elektronische einrichtung mit zeitanzeigefunktion
SU1746361A1 (ru) Временное программное устройство
SU1488809A1 (ru) Устройство для имитации сбоев * и неисправностей цифровой вычислительной машины
SU748878A1 (ru) Распределитель импульсов
SU1413633A1 (ru) Устройство дл цифрового контрол электронных схем
RU2059288C1 (ru) Матричный коммутатор
SU1018107A1 (ru) Программное временное устройство
SU1160373A1 (ru) Устройство дл контрол цифровых объектов
DE3529778C2 (de)
SU890388A1 (ru) Настраиваемое устройство