DE2231216A1 - Digital-Analog-Umsetzer - Google Patents
Digital-Analog-UmsetzerInfo
- Publication number
- DE2231216A1 DE2231216A1 DE19722231216 DE2231216A DE2231216A1 DE 2231216 A1 DE2231216 A1 DE 2231216A1 DE 19722231216 DE19722231216 DE 19722231216 DE 2231216 A DE2231216 A DE 2231216A DE 2231216 A1 DE2231216 A1 DE 2231216A1
- Authority
- DE
- Germany
- Prior art keywords
- output
- frequency divider
- pulse
- frequency
- digital
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Ceased
Links
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M1/00—Analogue/digital conversion; Digital/analogue conversion
- H03M1/66—Digital/analogue converters
- H03M1/82—Digital/analogue converters with intermediate conversion to time interval
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Analogue/Digital Conversion (AREA)
- Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)
Description
6 Frankiuii a. M. 1
Parkstraße 13
Parkstraße 13
7118
TAIiEDA RIKEN INDUSTRY COJiPANY LIMITED, Tokyo, Japan
Digital-Analog-Umsetzer
Die Erfindung bezieht sich auf einen Digital-Analog-Umsetzer
und sie befaßt sich insbesondere mit einem Digital-Analog-Umsetzer (welcher auch als "D-A-Unsetzer" bezeichnet werden kann),
der eine Pulslängenmodulationsschaltung einfachen Aufbaus aufweist. -
Bisher wurden als Digital-Analog-Umsetzer, die ein Analogsignal proportional zu einem vorgegebenen Digitalwert bilden (was im
folgenden als "Digital-Analog-Umsetzen" bezeichnet ist), solche
Umsetzer verwendet, die eine Digital-Analog-Umsetzung vornehmen können , ohne daß sich der Wert der Ausgangsspannung einer Bezugsspannungsquelle
ändert, und ohne daß ein Widerstand zur Aufteilung des oben erwähnten Spannungswerts vorgesehen ist. Ein
derartiger Digital-Analog-Umsetzer kann so ausgeführt sein, daß er ein Signal abgibt, welches entsprechend dem Digitalwert pulslängenmoduliert
ist,und daß eine Bezugsspannung abgeschaltet und während der Zeit, die der Impulsbreite entspricht, eingeschaltet
wird, und daß dieses Signal geglättet wird und dadurch eine analoge Ausgangsspannung bildet.
Derartige Digital-Analog-Umsetzer weisen viele vorteilhafte
Merkmale auf. Beispielsweise sind keine kostspieligen Drahtwickelwiderstande oder viele Umschaltschaltungen hoher Quali-
2 0 9 8 5 3 / U 0 9
tat erforderlich. Ferner können der Digitalteil und der Analcgteil
dieses Umsetzers in einfacher V/eise voneinander elektrisch isoliert werden. Die bekannten derartigen Digital-Analog-Umsetzer
waren jedoch nachteilig, insofern als die Pulslängen-,
modulationseinrichtungen zur Bildung eines pulslllnge:i:r.oduliert&n
Signals proportional zu einem vorgegebenen Digitalwert nit wachsender Zahl der Ziffern des Digitalwerts immer komplizierter
und kostspieliger wurden. Es ist dementsprechend ein aligemeines Ziel der vorliegenden Erfindung einen neuen und zweckmäßigen
Digital-Analog-Umsetzer vorzusehen, bei dem die oben genannten Schwierigkeiten der bekannten Umsetzer vermieden sind.
Insbesondere ist es Ziel der Erfindung einen Digital-Analog-Umsetzer
zu schaffen, der eine Pulslängenmodulationsschaltung
einfachen und preiswerten Aufbaus auf v/eist.
Ein weiteres Ziel der Erfindung ist es, einen Digital-Analog-Umsetzer
zu schaffen, der zwei Frequenzteiler aufweist, die eine Pulslängenmodulationsschaltung enthalten. Durch""~geeignc—
te Auswahl der Frequenzteilerzahl der Frequenzteiler in diesem Digital-Analog-Umsetzer kann die maximale Bitzahl der Digitalsignale,
die umgesetzt werden soll, irgendeinen beliebiger. Wert annehmen. Ferner wird selbst bei einer Änderung der Folgefrequenz
der durch einen Impulsgenerator erzeugten Impulse, die den Frequenzteilern zugeführt werden, die Ausgangsspannung des
Digital-Analog-Umsetzers nicht beeinflußt.
Eine · Ausführungsform der Erfindung wird nachstehend an Hand
der Zeichnungen beispielshalber beschrieben. Dabei zeigen:
Fig. 1 ein schematisches Blockschaltbild des wesentlichen
Aufbaus einer Ausführungsform eines Digital-Analog-Umsetzers gemäß der Erfindung und ■ ν
Fig. 2A bis
Fig. 2F Kurvendiagramme, die die Zeitabhängigkeit der Signale
darstellen, die an verschiedenen Stelle, des durch das
Blockschaltbild nach Fig. 1 dargestellten Umsetzers fließen.
209853/ 1109
Gemäß Fig. 1 erzeugt ein Pulsgenerator 11 eine Taktimpulsfolge
a mit einer konstanten Folgefrequenz At, also einen Taktpuls,
wie es in Fig. 2A dargestellt ist. Der Taktpuls a dieses 'Pulsgenerators wird einem ersten Frequenzteiler 12 und der Frequenzteilarschaltung
14 eines zweiten Frequenzteilers 13 zugeführt.
Die Frequenzteilungszahl der Frequenzteiler 12 und 13 ist jeweils η .
Der Frequenzteiler 12 teilt den Taktpuls a mit der Frequenz- teilerzahl
n_ und er bildet, wie es in Fig. 2B dargestellt ist,
einen Ausgangspuls b einer Folgefrequenz η · Δ t bei einer bestimmten
Taktstellung, beispielsweise der Stellung "0" für die Stellungen von "0" bis "9". Der Ausgangspuls b des .Frequenzteilers
12 wird einerseits einer Speicherschaltung 15 züge- ·■ führt, um diese Speicherschaltung zurückzustellen, und er wird
andererseits jeweils einem der Eingangsanschlüsse jeder der UND-Schaltungen I6a, I6b, I6n des Frequenzteilers 13 zugeführt.
Der Frequenzteiler 13 wird dadurch auf die Frequenzteilerzahl η zurückgestellt.
Den anderen Eingangsanschlüssen der UND-Schaltungen 16a, 16b, I6n, werden Digitalsignale, die umgesetzt werden sollen, über
Eingangsanschlüsse 17a, 17b, 17n zugeführt. Die Frequenzteilerschaltung 14 des Frequenzteilers 13 wird durch die Ausgänge
dieser UND-Schaltungen 16a bis I6n gesteuert, so daß die
Frequenz des Taktpulses a. des Pulsgenerators 11 entsprechend dem Digitalsignal und der Frequenzteilerzahl η geteilt wird,
wodurch ein Puls c mit einer Folgefrequenz η ·Δ t entsteht, wie es in Fig. 2C dargestellt ist.
Die Frequenzteilerschaltung 14 beginnt jetzt von "7" ah» "8", "9",
"10" zu zählen und zwar für den Fall, daß der Digitalwert, der umgesetzt werden soll "7" ist und einen Puls c in der
Stellung oder zu der Zeit "0" erzeugt. Wenn entsprechend der Digitalwert, der umgesetzt werden soll, gleich n_ ist,,dann ist
dor PuIc c gegenüber dom Puls b um eine Zeit n„· <£ t, die ".pro- '"
portional zu η ist, phasenverschoben. Dar Ausgangspuls c diesee
Frequenzteilers 13 wird der oben erwähnten Speicherschal- "
209853/ 1109
tung 15 zugeführt, um diese Speicherschaltung zu setzen.
Die Speicherschaltung 15 wird, wie oben beschrieben, durch den Ausgangspuls b des Frequenzteilers 12 zurückgesetzt und sie
wird durch den Ausgangspuls c des.Frequenzteilers 13 gesetzt und erzeugt an ihrem Ausgang ein Ausgangssignal d, v/ie es in
Fig. 2D angedeutet ist. Dieses Ausgangssignal d weist einen Verlauf auf, bei dem ein Ansteigen der Amplitude bei der Vorderflanke
der Impulse des Pulses c und ein Abfallen der Amplitude
bei der Vorderflanke der Impulse des Pulses b auftritt. Das Ausgangssignal d hat in seinem Verlauf eine Breite, die
dem Wert η des Digitalsignals, welches umgesetzt werden soll,
-rw
proportional ist. D.h., das Ausgangssignal d ist entsprechend
dem Wert η des Digitalsignals pulslängenmoduliert.
Das Ausgangssignal d der Speicherschaltung 15 wird einer Umschalt
schal tung 18 zugeführt, die auf das Ausgangssignal d
derart anspricht, daß sie zwischen einer konstanten Ausgangsspannung e einer BezugsSpannungsquelle 19 und dem Erdpotential
(der Spannung Null) umschaltet. Dementsprechend ergibt sich am Ausgang dieser Umschaltschaltung 18 eine Ausgangsspannung e,
die einen Verlauf aufweist, so wie es in Fig. 2E dargestellt ist, wobei die Spannung während der Zeit die der Zeit η ·At
des Signals d entspricht, einen konstanten Wert e_ annimmt und wobei die Spannung zu allen anderen Zeiten Null (OV) beträgt
.
Die Ausgangsspannung e der Umschaltschaltung 18, deren Verlauf unterbrochen ist, wird durch eine Filterschaltung 20 geglättet
und es ergibt sich ein analoges Ausgangssignal f als Mittelwertsspannung, wie es in Fig. 2F dargestellt ist, zwischen den Ausgangsanschlüssen
21a und 21b. Die Spannung eQ dieses analogen Ausgangssignals f ist die Mittelwertsspannung der Spannung e
und sie kann durch folgende Gleichung ausgedrückt werden.
Ω —
ο "
η ·
ο " η -At S - η
209853/1109
Deshalb ergibt sich an den Ausgangsanschlüssen 21a und 21b ein analoges Ausgangssignal, welches eine Spannung ist, die einem
umgesetzten Di^italsignal entspricht, welches einen Digitalsignalwert
η aufweist.
Es sollte in diesem Zusammenhang beachtet werden, daß die Spannung
e des oben erwähnten Ausgangssignals f keine Funktion der
Folgefrequenz Λ t des Taktpulses a ist. Selbst wenn sich die
Folgefrequenz At des Ausgangspulses a des Pulsgenerators 11
ändert, wird aus diesem Grund die Spannung e durch diese Änderung nicht beeinflußt.
209 8 5 37 1 i 0 9
Claims (4)
- PatentansprücheΛ J Digital-Analog-Umsetzer,
dadurch gekennzeichnet, daß ein Pulsgenerator (11) vorgesehen ist, der eine Taktimpulsfolge konstanter Folgefrequenz At erzeugt, daß ein erster Frequenzteiler (12) vorgesehen ist, der die Frequenz der Ausgangsimpulsfolge des Pulsgenerators durch eine Frequenzteilerzahl ηteilt, so daß an seinem Ausgang ein Puls mit einer Folgefrequenz η · At entsteht, daß ein zweiter Frequenzteiler (13) durch den Ausgangspuls des ersten Frequenzteilers auf einen Unsetzv/ert η rückgestellt wird und ferner von einem Digitalsignal, weiches umgesetzt werden soll, gespeist wird, welches einen Digitalsignalwert η aufweist, durch den die Taktimpulsfolge des Pulsgenerators in der Frequenz geteilt wird, und als Ausgang einen Puls erzeugt, 'der gegenüber dem Ausgangspuls des ersten Frequenzteilers eine Phasenverschiebung von η · At und eine FoI-gefrequenz von η · At aufweist, daß eine Speicherschaltung (15) durch den Ausgangspuls des ersten Frequenzteilers rückgesetzt und durch den Ausgangspuls des zweiten Frequenzteilers gesetzt wird, daß eine Bezugsspannungsquelle (19) eine konstante Ausgangsspannung abgibt, daß eine Umsehaltschaltung (18) durch die Ausgangsspannung der Speicherschaltung gesteuert und betätigt wird, so daß sie zwischen der Ausgangsspannung der Bezugsspannungsquelle und dem Massepotential umgeschaltet wird und daß eine Glättungsschaltung (20) die Ausgangsspannung der Umschaltschaltung glättet und einen Spannungsmittelwert als analoges Ausgangssignal bildet. - 2. Digital-Analog-Umsetzer nach Anspruch 1, dadurch gekennzeichnet, daß der Spannungsmittelwert e des Analogausgangs durch die folgende Gleichung darstellbar ist: en = (n /no)*e_, wobeie_ die konstante Spannung der Bezugsspannungsquelle bezeichnet. s209853/1 109
- 3. Digital-Analog-Umsetzer nach* Anspruch 1, dadurch gekennzeichnet, daß der zweite Frequenzteiler (13) eine Frequenzteilerschaltung (14) aufweist, die die Ausgangsimpulsfolge des Pulsgenerators mit einer Frequenzteilerzahl n„ in der Frequenz teilt,und daß mehreren UND-Schaltungen (i6a bis I6n) jeweils an einem Eingangsanschluß der Ausgangspuls des ersten Frequenzteilers und jeweils am anderen Eingangsanschluß das Digitalsignal, v/elches umgesetzt werden und" ein Ausgangssignal erzeugen soll, zugeführt wird, wobei dann die Ausgänge dieser UND-Schaltungen dazu verwendet v/erden, die Takt stellen' zur Frequenzteilung in der Frequenzteilerschaltung zu steuern.
- 4. Digital-Analog-Umsetzer nach Anspruch 1, dadurch gekennzeichnet, daß die Speicherschaltung (15) ein Ausgangssignal eines Verlaufs erzeugt, bei dem die Amplitude bei der Vorderflanke des Ausgangspulses des zweiten Frequenzteilers anwächst und bei dem die Amplitude bei der Vorderflanke des Ausgangspulses des ersten Frequenzteilers abfällt und wobei die zeitliche Dauer zwischen den Verlaufsänderungen n_·δt beträgt.3£Rei/Gu209853/1109
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP46045735A JPS5116104B1 (de) | 1971-06-25 | 1971-06-25 |
Publications (2)
Publication Number | Publication Date |
---|---|
DE2231216A1 true DE2231216A1 (de) | 1972-12-28 |
DE2231216B2 DE2231216B2 (de) | 1978-09-14 |
Family
ID=12727562
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
DE2231216A Ceased DE2231216B2 (de) | 1971-06-25 | 1972-06-26 | Digital-Analog-Umsetzer |
Country Status (3)
Country | Link |
---|---|
JP (1) | JPS5116104B1 (de) |
DE (1) | DE2231216B2 (de) |
GB (1) | GB1385788A (de) |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
DE2628084A1 (de) * | 1975-06-23 | 1977-01-13 | Takeda Riken Ind Co Ltd | Analog-digital-wandler |
DE2531945A1 (de) * | 1975-07-17 | 1977-01-20 | Licentia Gmbh | Schaltung zur erzeugung einer gleichspannung aus impulsen, insbesondere fuer die abstimmung von funkempfangsgeraeten |
Families Citing this family (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS6025929B2 (ja) * | 1978-01-25 | 1985-06-21 | ソニー株式会社 | Pwm変調回路 |
JPS60145735A (ja) * | 1984-01-09 | 1985-08-01 | Nec Corp | バツテリ−セ−ビング方式 |
-
1971
- 1971-06-25 JP JP46045735A patent/JPS5116104B1/ja active Pending
-
1972
- 1972-06-23 GB GB2950072A patent/GB1385788A/en not_active Expired
- 1972-06-26 DE DE2231216A patent/DE2231216B2/de not_active Ceased
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
DE2628084A1 (de) * | 1975-06-23 | 1977-01-13 | Takeda Riken Ind Co Ltd | Analog-digital-wandler |
DE2531945A1 (de) * | 1975-07-17 | 1977-01-20 | Licentia Gmbh | Schaltung zur erzeugung einer gleichspannung aus impulsen, insbesondere fuer die abstimmung von funkempfangsgeraeten |
Also Published As
Publication number | Publication date |
---|---|
DE2231216B2 (de) | 1978-09-14 |
JPS5116104B1 (de) | 1976-05-21 |
GB1385788A (en) | 1975-02-26 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
DE977039C (de) | Schaltungsanordnung fuer Signalumsetzer bei Pulscodemodulation | |
DE1951863A1 (de) | Digital betriebener Impulsverhaeltnis-Modulator | |
DE2317851A1 (de) | Digital-analog-wandler | |
DE2125897C2 (de) | Digital/Analog-Umsetzer | |
DE3149494C2 (de) | ||
DE2946000C2 (de) | Integrierende Analog-Digitalwandlerschaltung | |
DE2231216A1 (de) | Digital-Analog-Umsetzer | |
DE2229398A1 (de) | Differentielles Puls-Code-Modulations-System mit periodischer Änderung des Modulator-Schrittes | |
DE2618633B2 (de) | PCM-Decodierer | |
DE69422531T2 (de) | Frequenzsteuerschaltung für FM-Modulator | |
DE2849001C2 (de) | Netzwerk für adaptive Deltamodulation | |
DE2615162B1 (de) | Schaltungsanordnung zur Linearisierung der Ausgangssignale von Messfuehlern | |
DE2242935B2 (de) | Digital-analog-signalkonverterschaltung | |
DE3043727A1 (de) | Verfahren zum periodischen wandeln eines digitalwertes in einen analogwert | |
DE2343092A1 (de) | Programmierbarer funktionsgenerator | |
DE3734874C2 (de) | ||
DE2621849A1 (de) | Logarithmisches funktionsgeneratorsystem | |
DE2844936C2 (de) | Fernsteuersender mit einem analog steuerbaren Oszillator | |
DE2504138A1 (de) | Nichtlinearer analog/digital- umsetzer | |
DE2515660B2 (de) | Verfahren zum Erzeugen von FM-Signalen in einem elektronischen Zielführungssystem und Schaltung zur Durchführung des Verfahrens | |
DE2424930A1 (de) | Anordnung zur analog/digitalumwandlung | |
DE2852095A1 (de) | Analog-digital-wandlung mit stufenweiser approximation eines digitalsignals an ein umzusetzendes analogsignal | |
EP0501598A2 (de) | Digital-Analog-Umsetzverfahren und Vorrichtung zur Durchführung des Verfahrens | |
DE2135490C3 (de) | Digitaler Frequenzmesser | |
DE2845006C2 (de) | Oszillatorabstimmschaltung |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
8235 | Patent refused |