DE19541808A1 - Taktrückgewinnungsschaltung - Google Patents
TaktrückgewinnungsschaltungInfo
- Publication number
- DE19541808A1 DE19541808A1 DE1995141808 DE19541808A DE19541808A1 DE 19541808 A1 DE19541808 A1 DE 19541808A1 DE 1995141808 DE1995141808 DE 1995141808 DE 19541808 A DE19541808 A DE 19541808A DE 19541808 A1 DE19541808 A1 DE 19541808A1
- Authority
- DE
- Germany
- Prior art keywords
- flop
- flip
- exclusive
- output
- gate
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Withdrawn
Links
- 230000008929 regeneration Effects 0.000 title abstract 3
- 238000011069 regeneration method Methods 0.000 title abstract 3
- 230000003111 delayed effect Effects 0.000 claims abstract description 5
- 238000007781 pre-processing Methods 0.000 claims abstract 2
- 238000011084 recovery Methods 0.000 claims description 10
- 239000004065 semiconductor Substances 0.000 abstract 1
- 230000001172 regenerating effect Effects 0.000 description 5
- 239000000758 substrate Substances 0.000 description 2
- 229910001218 Gallium arsenide Inorganic materials 0.000 description 1
- 230000000295 complement effect Effects 0.000 description 1
- 238000010586 diagram Methods 0.000 description 1
- 238000005516 engineering process Methods 0.000 description 1
- 230000036039 immunity Effects 0.000 description 1
- 230000010355 oscillation Effects 0.000 description 1
- 230000010363 phase shift Effects 0.000 description 1
- 238000011045 prefiltration Methods 0.000 description 1
- 238000005070 sampling Methods 0.000 description 1
- 230000002123 temporal effect Effects 0.000 description 1
- 238000011144 upstream manufacturing Methods 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L7/00—Arrangements for synchronising receiver with transmitter
- H04L7/02—Speed or phase control by the received code signals, the signals containing no special synchronisation information
- H04L7/033—Speed or phase control by the received code signals, the signals containing no special synchronisation information using the transitions of the received signal to control the phase of the synchronising-signal-generating means, e.g. using a phase-locked loop
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03L—AUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
- H03L7/00—Automatic control of frequency or phase; Synchronisation
- H03L7/06—Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
- H03L7/08—Details of the phase-locked loop
- H03L7/0807—Details of the phase-locked loop concerning mainly a recovery circuit for the reference signal
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04J—MULTIPLEX COMMUNICATION
- H04J3/00—Time-division multiplex systems
- H04J3/02—Details
- H04J3/04—Distributors combined with modulators or demodulators
- H04J3/047—Distributors with transistors or integrated circuits
Landscapes
- Engineering & Computer Science (AREA)
- Computer Networks & Wireless Communication (AREA)
- Signal Processing (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)
Description
Die Erfindung geht aus von einer Taktrückgewinnungsschaltung
nach der Gattung des Hauptanspruchs. Es ist schon eine
Taktrückgewinnungsschaltung bekannt (Hans Ransÿn und Paul
O′Connor, "A PLL-Based 2.5-Gb/s GaAs Clock and Data
Regenerator IC", IEEE Journal of Solid-State Circuits, Vol.
26, No. 10, October 1991, Seiten 1345 bis 1353, insbesondere
Fig. 2) bei der die Funktion eines
Entscheidungsschaltkreises durch ein D-Flip-Flop realisiert,
dem ein hochverstärkender und begrenzender Verstärker
vorgeschaltet und ein Ausgangsverstärker nachgeschaltet ist,
der komplementäre 50 Ohm-Ausgänge aufweist. Vor dem D-Flip-
Flop zweigt ein Nebenzweig ab, beginnend mit einem Halbbit-
Verzögerungsgenerator, dem ein Exklusiv-Oder-Gatter folgt,
dessen Ausgangssignale in einen Frequenz- und
Phasenregelkreis (frequency- and phase-lock loop, FPLL)
münden (E. Herter, W. Lercher, Nachrichtentechnik, 7.
Auflagen, Seiten 85 bis 88). Genauigkeit und Stabilität des
Halbbit-Verzögerungsgenerators sind wichtig für die korrekte
zeitliche Zuordnung von Takt- und Datensignal (D) an den D-
Flip-Flop-Eingängen. Obwohl eine feste Verzögerungsleitung
außerhalb des Chips, die gewünschte Stabilität gewährleisten
würde, müßte für jede Bitrate ein jeweils anderes
Trägersubstrat verwendet werden, da die Länge der
Verzögerungsleitung der Bitrate angepaßt sein muß. Um diese
Schwierigkeit zu umgehen, werden in der bekannten
Taktrückgewinnungsschaltung die Verzögerungseigenschaften
einer kurzgeschlossenen Stichleitung benutzt. Dabei wird
eine chipexterne, kurzgeschlossene Stichleitung verwendet,
deren Verzögerung für die jeweiligen Bitrate eingestellt
wird, indem man den Kurzschluß auf der Leitung in der
passenden Entfernung vom Chip plaziert.
Nachteilig bei der bekannten Schaltungsanordnung ist, daß
eine chipexterne Leitung zur Verzögerung um eine halbe
Bitdauer benötigt wird (Aufwand zur Realisierung der Leitung
auf dem Trägersubstrat, zusätzliche Bonddrähte zum Anschluß
der Leitung, Platzbedarf, erhöhte Verlustleistung aufgrund
von zusätzlich erforderlichen Pufferstufen, da zur
Gewährleistung der Störsicherheit bei Signalen, die vom Chip
nach außen gehen, in der Regel höhere Hübe als chipintern
verwendet werden). Bei differentieller Schaltungstechnik
werden sogar zwei solcher Leitungen benötigt. Außerdem ist
die genaue Abstimmung der Laufzeit durch genaues Plazieren
des Kurzschlusses unter Umständen recht mühsam.
Die erfindungsgemäße Taktrückgewinnungsschaltung mit den
kennzeichnenden Merkmalen des Hauptanspruches hat
demgegenüber den Vorteil, daß mindestens eine
Laufzeitleitung (insbesondere eine chipexterne) eingespart
werden kann. Dabei wird von der Erkenntnis ausgegangen, daß
am Ausgang des regenerierenden D-Flip-Flops (das mit dem
Takt gesteuert wird, welcher vom Frequenz- und
Phasenregelkreis erzeugt wird) im stationären Zustand ein
Datensignal vorliegt, das gerade um ein halbes Bit gegenüber
dem zu regenerierenden Taktsignal verzögert ist. Dabei ist
berücksichtigt, daß die Abtastung des ankommenden
Datensignals in der zeitlichen Mitte eines jeden Bits
erfolgt. Indem man nun dieses zeitlich regenerierte
Datensignal zur Steuerung eines Einganges des Exklusiv-Oder-
Gatters verwendet, läßt sich wenigstens ein Laufzeitglied,
insbesondere die im Stand der Technik benutzte
Laufzeitleitung einsparen.
Ein Ausführungsbeispiel der Erfindung ist in der Zeichnung
dargestellt und in der nachfolgenden Beschreibung näher
erläutert. Die einzige Figur zeigt ein Blockschaltbild einer
Taktrückgewinnungsschaltung nach der Erfindung.
Bei der dargestellten Taktrückgewinnungsschaltung sind
Eingangs- und Ausgangsverstärker fortgelassen. Am Eingang D
der Schaltungsanordnung befindet sich eine Verzweigung in
einen ersten und zweiten Pfad. Der erste Pfad enthält ein
regenerierendes D-Flip-Flop D-FF, das am Ausgang A die
zeitlich regenerierten Daten liefert. Der zweite Pfad führt
zunächst zu einem Exklusiv-Oder-Gatter, dessen zweiter
Eingang mit dem Ausgang A des D-Flip-Flops im ersten Pfad
verbunden ist. Dem Exklusiv-Oder-Gatter folgt als Vorfilter
ein Bandpaß, dem ein Oszillatorregelkreis R nachgeschaltet
ist. Dieser besteht aus der Reihenschaltung eines Mischers,
eines als Schleifenfilter dienenden Tiefpasses, eines
Schleifenverstärkers V und eines spannungsgesteuerten
Oszillators VCO, dessen Ausgang einerseits über eine
Rückführung mit dem Mischer und andererseits mit dem
Takteingang des D-Flip-Flops verbunden ist. Die Verbindung
zwischen dem Bandpaß und dem Regelkreis R ist über den
Mischer vorgesehen.
In dem Regelkreis R hat der Mischer die Funktion eines
Phasenvergleichers. Er kann aus einem Multiplizierer
bestehen. Der spannungsgesteuerte Oszillator VCO ist um
seine Freilauffrequenz herum abstimmbar. Der Mischer liefert
eine Spannung, deren hochfrequenter Anteil durch den Tiefpaß
unterdrückt wird. Solange die Phase der Schwingung am
Ausgang des Bandpasses mit der Phase der Schwingung am
Ausgang des spannungsgesteuerten Oszillators übereinstimmt,
schwingt der spannungsgesteuerte Oszillator VCO auf
derselben Frequenz weiter wie bisher. Er hat demnach
dieselbe Frequenz wie die Ausgangsschwingung des Bandpasses
und ist - abgesehen von einer konstanten Phasenverschiebung
- phasengetreu dazu.
Weicht die Phase der Schwingung am Ausgang des Bandpasses
von der Phase am Ausgang des spannungsgesteuerten
Oszillators ab, so liefert der Mischer über den Tiefpaß und
den Schleifenverstärker V ein Steuersignal an den
spannungsgesteuerten Oszillator mit der Folge, daß sich
dessen Frequenz ändert. Diese Frequenzänderung führt im
Laufe der Zeit zu einer Phasenänderung in dem Sinne, daß der
Phasenunterschied zur Ausgangsschwingung des Bandpasses
reduziert wird. Dadurch entsteht eine kleinere
Steuerspannung am Eingang des spannungsgesteuerten
Oszillators, bis es schließlich wieder zu einer
Übereinstimmung der Phasen an den Ausgängen des Bandpasses
und des spannungsgesteuerten Oszillators kommt.
Das Exklusiv-Oder-Gatter wird außer von den zu
regenerierenden Datenbits D von Impulsen 1 gesteuert, die
mit den Datenbits D am Eingang der
Taktrückgewinnungsschaltung identisch, jedoch gegenüber
diesen um eine halbe Bitdauer verzögert sind. Diese Impulse
I werden dem Ausgang A des D-Flip-Flops D-FF entnommen.
Dabei wird von der Erkenntnis ausgegangen, daß am Ausgang
des regenerierenden D-Flip-Flops, das ja von dem im
Regelkreis R erzeugten Takt gesteuert ist, im stationären
Zustand ein Datensignal vorliegt, das gerade um eine halbe
Bitdauer gegenüber dem zu regenerierenden Datensignal
verzögert ist. Indem man dieses zeitlich regenerierte
Datensingal zur Steuerung eines Eingangs des Exklusiv-Oder-
Gatters verwendet und den Ausgang A mit dem Eingang des
Exklusiv-Oder-Gatters unmittelbar auf dem Chip verbindet,
läßt sich gegenüber dem Stand der Technik wenigstens ein
Laufzeitglied einsparen.
Die Erfindung ist auch bei abweichend gestaltetem Regelkreis
R anwendbar.
Claims (3)
1. Taktrückgewinnungsschaltung mit einem D-Flip-Flop (D-FF),
das eingehende Datenbits (D) zeitlich regeneriert und vom
Ausgangssignal eines Oszillatorregelkreises (R) gesteuert
ist, sowie mit nichtlinearer Vorverarbeitung durch ein
Exklusiv-Oder-Gatter, das außer von den zu regenerierenden
Datenbits (D) von Impulsen (I) gesteuert ist, die mit den
Datenbits (D) identisch, jedoch gegenüber diesen um eine
halbe Bitdauer verzögert sind, dadurch gekennzeichnet, daß
diese Impulse (I) dem Ausgang (A) des D-Flip-Flops (D-FF)
entnommen sind.
2. Taktrückgewinnungsschaltung nach Anspruch 1, dadurch
gekennzeichnet, daß sie auf einem Chip integriert ist, auf
welchem auch eine Leitung zwischen dem Ausgang (A) des D-
Flip-Flops und einem Eingang des Exklusiv-Oder-Gatters für
die Impulse (I) vorgesehen ist.
3. Taktrückgewinnungsschaltung nach Anspruch 1 oder 2,
dadurch gekennzeichnet, daß das Exklusiv-Oder-Gatter eine
Führungsgröße für den Oszillatorregelkreis (R) liefert.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
DE1995141808 DE19541808A1 (de) | 1995-11-09 | 1995-11-09 | Taktrückgewinnungsschaltung |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
DE1995141808 DE19541808A1 (de) | 1995-11-09 | 1995-11-09 | Taktrückgewinnungsschaltung |
Publications (1)
Publication Number | Publication Date |
---|---|
DE19541808A1 true DE19541808A1 (de) | 1997-05-15 |
Family
ID=7777040
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
DE1995141808 Withdrawn DE19541808A1 (de) | 1995-11-09 | 1995-11-09 | Taktrückgewinnungsschaltung |
Country Status (1)
Country | Link |
---|---|
DE (1) | DE19541808A1 (de) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
DE10031943B4 (de) * | 1999-08-05 | 2007-03-08 | Samsung Electronics Co., Ltd., Suwon | Bitraten-unabhängiger optischer Empfänger und Verfahren dafür |
-
1995
- 1995-11-09 DE DE1995141808 patent/DE19541808A1/de not_active Withdrawn
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
DE10031943B4 (de) * | 1999-08-05 | 2007-03-08 | Samsung Electronics Co., Ltd., Suwon | Bitraten-unabhängiger optischer Empfänger und Verfahren dafür |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
DE69529960T2 (de) | Phasendetektor mit ternärem Ausgang | |
DE69027574T2 (de) | Methode und Vorrichtung zur Taktrückgewinnung und Datensynchronisierung von zufälligen NRZ-Daten | |
DE69535087T2 (de) | Schaltungsanordnung zur Taktrückgewinnung | |
DE19753473C2 (de) | Frequenzmultiplizierer | |
DE69432587T2 (de) | Verzögerungsleitungsseparator für datenbus | |
DE2645638C2 (de) | Phasendetektor in einer phasenstarren Schleife | |
DE2703395C3 (de) | Schaltungsanordnung zum Rückgewinnen kodierter Binärinformation | |
DE102018205304A1 (de) | Gate-Treiber | |
DE60033339T2 (de) | Verfahren zur Überwachung des Takts und Vorrichtung zur Datenübertragung, die das Verfahren verwendet | |
DE19818976A1 (de) | Phasenerfassungsvorrichtung und Phasenerfassungsverfahren | |
DE10149585C2 (de) | Integrierbare, steuerbare Verzögerungseinrichtung, Verwendung einer Verzögerungseinrichtung sowie Verfahren zum Betrieb einer Verzögerungseinrichtung | |
DE10130123A1 (de) | Verzögerungsregelkreis zur Erzeugung komplementärer Taktsignale | |
DE2619964A1 (de) | Anordnung zur impuls-zeitlagekorrektur | |
DE10134016B4 (de) | Phasenregelkreisschaltung zur Ausgabe eines Taktsignals mit einer festen Phasendifferenz bezüglich eines eingegebenen Taktsignals | |
DE69608082T2 (de) | Mikrowellen-Mehrphasendetektor | |
DE68927440T2 (de) | Abtast-phasendetektor zur verwendung in einer phasenregelschleife | |
DE19541808A1 (de) | Taktrückgewinnungsschaltung | |
DE10227839B4 (de) | Phasendifferenzerfassungsschaltung | |
DE102014118284B4 (de) | Quantisierer | |
EP0402711A1 (de) | Schaltungsanordnung zur phasenrichtigen Regenerierung eines Taktsignals | |
EP0141946A2 (de) | Schaltungsanordnung zum Synchronisieren der Flanken von Binärsignalen mit einem Takt | |
EP0460274A1 (de) | Verfahren und Schaltungsanordnung für einen Phasenkomparator | |
DE19617635A1 (de) | Phasenregelkreis | |
WO1997001901A1 (de) | Takt- und datenregenerator für gigabitsignale | |
DE3006632C2 (de) |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
8139 | Disposal/non-payment of the annual fee |