DE1524130B1 - Datenverarbeitende Mehrfachanlage - Google Patents

Datenverarbeitende Mehrfachanlage

Info

Publication number
DE1524130B1
DE1524130B1 DE1966H0058803 DEH0058803A DE1524130B1 DE 1524130 B1 DE1524130 B1 DE 1524130B1 DE 1966H0058803 DE1966H0058803 DE 1966H0058803 DE H0058803 A DEH0058803 A DE H0058803A DE 1524130 B1 DE1524130 B1 DE 1524130B1
Authority
DE
Germany
Prior art keywords
signal
control
flip
gate
data processing
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
DE1966H0058803
Other languages
English (en)
Inventor
Thomas A Connolly
Jack J Pariser
Richard C Richmond
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Raytheon Co
Original Assignee
Hughes Aircraft Co
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hughes Aircraft Co filed Critical Hughes Aircraft Co
Publication of DE1524130B1 publication Critical patent/DE1524130B1/de
Pending legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/07Responding to the occurrence of a fault, e.g. fault tolerance
    • G06F11/14Error detection or correction of the data by redundancy in operation
    • G06F11/1479Generic software techniques for error detection or fault masking
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/07Responding to the occurrence of a fault, e.g. fault tolerance
    • G06F11/16Error detection or correction of the data by redundancy in hardware
    • G06F11/20Error detection or correction of the data by redundancy in hardware using active fault-masking, e.g. by switching out faulty elements or by switching in spare elements
    • G06F11/202Error detection or correction of the data by redundancy in hardware using active fault-masking, e.g. by switching out faulty elements or by switching in spare elements where processing functionality is redundant
    • G06F11/2035Error detection or correction of the data by redundancy in hardware using active fault-masking, e.g. by switching out faulty elements or by switching in spare elements where processing functionality is redundant without idle spare hardware
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F15/00Digital computers in general; Data processing equipment in general
    • G06F15/16Combinations of two or more digital computers each having at least an arithmetic unit, a program unit and a register, e.g. for a simultaneous processing of several programs

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Quality & Reliability (AREA)
  • Software Systems (AREA)
  • Hardware Redundancy (AREA)
  • Multi Processors (AREA)

Description

1 2
Die Erfindung betrifft eine datenverarbeitende Demgegenüber liegt der Erfindung die Aufgabe
Mehrfachanlage mit einer Anzahl von datenverarbei- zugrunde, eine datenverarbeitende Mehrfachanlage tenden Geräten, von denen eines die Führungs-Steue- zu schaffen, die mit einem hohen Gesamtwirkungsrung ausübt, und einer gemeinsamen Speicheranord- grad zu arbeiten imstande ist. Weiterhin soll die ernung, in der ein gemeinsames Programm für die 5 findungsgemäße Mehrfachanlage auch dann noch datenverarbeitenden Geräte enthalten ist. betriebsfähig sein, wenn ein Teil der einzelnen daten-
Datenverarbeitende Mehrfachanlagen ermöglichen verarbeitenden Geräte ausfällt. Es sollen auch wahlin vorteilhafter Weise relativ hohe Rechengeschwin- weise eines der datenverarbeitenden Geräte der digkeiten, beispielsweise in solchen Systemen, in Gesamtanlage allein oder mehrere dieser Geräte zudenen die eintreffenden Daten unmittelbar verarbeitet io sammen betrieben werden können, werden (Realzeit-Datenverarbeitungsanlagen), oder Diese Aufgabe wird nach der Erfindung dadurch
in allen solchen Systemen, wo es darauf ankommt, gelöst, daß in jedem datenverarbeitenden Gerät eine daß in einer gegebenen Zeit ein Maximum an Daten bistabile Schaltungsanordnung vorgesehen ist, welche verarbeitet wird. Beispielsweise werden für den Real- in die Abläufe in den Baueinheiten der Geräte einzeitbetrieb vorzugsweise Mehrfachanlagen errichtet, 15 greift und die in einem Zustand das entsprechende die getremite Elementegruppen oder Einheiten auf- datenverarbeitende Gerät so steuert, daß es die Füh-
weisen, um einen Zusammenbruch des Systems im rungs-Steuerung übernimmt, Zugriff zu dem gemein-Falle des Versagens einer Einheit zu verhindern. Ein samen Programm nimmt und die Führungs-Funktio-
weiterer Vorteil von Mehrfachanlagen mit einem nen ausführt, daß jedes datenverarbeitende Gerät System von mehreren Einheiten besteht darin, daß 20 Steuergeräte enthält, die die bistabile Schaltung bei
zusätzliche datenverarbeitende und speichernde Ein- Bedarf in den gewünschten Zustand versetzen, und
heiten dem System hinzugefügt oder auch aus dem daß jedes datenverarbeitende Gerät eine Logik um- M
System entfernt werden können, je nachdem wie es faßt, die die bistabilen Schaltungsanordnungen der ^
die Arbeitsbedingungen erfordern. datenverarbeitenden Geräte so miteinander verbindet,
Bei bekannten datenverarbeitenden Mehrfachanla- 25 daß jedes beliebige, aber zu jeder gegebenen Zeit
gen führt eine bestimmte der datenverarbeitenden jeweils nur ein datenverarbeitendes Gerät die Füh-
Einheiten stets die Führungs-Steuerung aus, so daß rungs-Funktionen des gemeinsamen Programms aus-
das System nach Art einer Hauptstellen-Nebenstel- führen kann.
len-Steuerung arbeitet. Bei anderen bekannten Syste- Die datenverarbeitende Mehrfachanlage nach der men arbeiten die einzelnen datenverarbeitenden Ein- 30 Erfindung weist demnach eine fließende oder gleiheiten unabhängig voneinander. Jede Einheit umfaßt tende Führungs-Steuerung auf. Die Mehrfachanlage ein datenverarbeitendes Gerät und einen Speicher umfaßt eine Anzahl von einzelnen datenverarbeiten- und löst selbständig die ihr zugeordneten Aufgaben. den Geräten, von denen jedes Zugriff zu der gemein-Dabei findet periodisch ein Informationsaustausch samen Speichereinrichtung hat, die beispielsweise mit den anderen Einheiten statt. Mehrfachsysteme 35 mehrere Speicherbänke in einer für die Erfindung mit Hauptstellen-Nebenstellen-Anordnungen haben geeigneten Anordung umfassen kann. Jedes dateneine geringe Leistungsfähigkeit und können durch ein verarbeitende Gerät weist einen Führungs-Steuer-Versagen des Führungsgerätes vollständig arbeits- Indikator und einen Führungs-Funktions-Indikator unfähig werden. In Systemen, in denen das Führungs- auf, die beide durch einen Gerätebefehl gestellt wergerät nur dazu bestimmt ist, Führungs-Funktionen 40 den können. So kann der letzte Befehl eines Arbeitsauszuführen, kann das Führungsgerät so ausgebildet programme sowohl die Führungs-Steuerung als auch sein, daß es mit einem Programm für ein oder meh- eine Führungs-Funktion anfordern, die dem anforrere spezielle Nebengeräte vollständig ausgelastet ist. dernden Gerät freigegeben wird, sofern ein anderes λ Ein solches System ist jedoch nicht wirkungsvoll bei Gerät nicht gerade eine Führungs-Funktion ausübt. " solchen Geräte- und Programmanordnungen, die ein 45 Das Stellen des Führungs-Steuer-Flipflops eines dageringeres Maß an Führungs-Steuerung erfordern. tenverarbeitenden Gerätes stellt die Steuer-Flipflops Unabhängig von der Wirksamkeit des Führungsgerä- der anderen Geräte zurück, um eine Führungs-Steuetes kann die Gesamtwirksamkeit eines solchen Haupt- rung nach Art eines »exclusiven Oder« zu schaffen. stellen-Nebenstellen-Systems infolge von Änderungen Der Führungs-Steuer-Flipflop kann von einem Stelldes Programm oder Systemaufbaues vermindert wer- 50 befehl des ihm zugeordneten datenverarbsitenden den, denn es kann erforderlich sein, daß die Neben- Gerätes oder von dem Zurückstellbefehl eines andestellengeräte auf das Führungsgerät warten müssen, ren Gerätes gestellt werden. Den Stellbefehlen wird das ihnen die nächste Aufgabe zuweist. Ähnlich ist von dem Führungs-Steuer-Flipflop nur dann gehorcht, auch ein System, bei dem jedes Gerät unabhängig wenn keines der anderen datenverarbeitenden Geräte von dem anderen arbeitet und periodisch ein Daten- 55 mit der Ausführung eines Programms beschäftigt ist, austausch stattfindet, von geringer Wirksamkeit, weil was von deren Führungs-Funktions-Indikatoren anzu dem Datenaustausch Zeit beansprucht wird und gezeigt wird, und dem Stellbefehl wird von dem Fühweil Wartezeiten erforderlich werden, bevor die Da- rungs-Funktions-Flipflop nur dann gehorcht, wenn ten zur Ausführung eines abhängigen Programms der Führungs-Steuer-Flipflop des betreffenden Geräverfügbar werden. Ein weiterer Nachteil von mehre- 60 tes gestellt ist. Bei einem Ausfall eines bsliebigen ren unabhängig voneinander arbeitenden Geräten Gerätes zwingt dieses Gerät ein anderes, die Fühbesteht darin, daß selbst dann, wenn das Programm rungs-Steuerung zu übernehmen. Sowohl die Abim Hinblick auf eine Reduzierung von Warte- oder schaltoperationen als auch ein Teil der Eingabe-Aus-Totzeiten ausgewählt worden ist, Unterbrechungen, gabe-Operationen werden von dem datenverarbeitenwie sie beispielsweise durch die Ausführung eines 65 den Gerät gesteuert, das die Führungs-Steuerung hat. Programms auf die Anfrage eines Eingabe-Ausgabe- Das erfindungsgemäße System erlaubt die Verwen-Werkes bedingt sind, Wartezeiten erheblicher Länge für dung eines neuen Programms, wenn ein Teil der Einmanche datenverarbeitende Geräte zur Folge haben. zelgeräte ausfällt.
3 4
Aus dem Vorstehenden geht hervor, daß durch die von Daten auf die Sammelleitung des Eingabe-Aus-Erfindung eine datenverarbeitende Mehrfachanlage gäbe-Werkes dienen,
geschaffen wird, bei der die Führungsaufgabe durch F i g. 14 ein Blockdiagramm eines Teiles des Adreseinen Steuervorgang nach Art eines »exclusiven senregisters der Speicherbänke des Systems nach Oder« jedem der verschiedenen Einzelgeräte über- 5 F i g. 2, das zur Abnahme von Adressen dient, die tragen werden kann. Bei dem erfindungsgemäßen von dem Rechenwerk und dem Eingabe-Ausgabe-System hat demnach eine Mehrzahl von datenverar- Werk zugeführt werden,
beitenden Geräten die gleiche Möglichkeit, die Füh- Fig. 15 ein schematisches Blockdiagramm eines
rungs-Steuerung der Gesamtoperationen zu überneh- der den Speicherbänken des Systems nach Fig. 2 zu-
men, jedoch übt zu einer bestimmten Zeit jeweils nur io geordneten Datenregister,
eines der Geräte eine solche Steuerung aus. Die Füh- Fig. 16 ein Logikdiagramm von Gattern zur BiI-
rungs-Steuerung kann ständig zwischen den daten- dung von Steuersignalen, die in den Datenregistern
verarbeitenden Geräten ausgetauscht werden, wobei der Speicherbänke nach Fig. 1 Verwendung finden,
das die Führungs-Steuerung ausübende Gerät auf Fig. 17 ein Logikdiagramm der jedem der Spei-
Abschalt- und ausgewählte Eingabe-Ausgabe-Opera- 15 cherbänke nach Fig. 2 zugeordneten Wahlschaltun-
tionen anspricht. Bei diesem System wird die Über- gen,
tragung der Führungs-Steuerung von Indikatoren Fig. 18 ein Logikdiagramm der Gatter, die zur
gesteuert, und es werden bei den Operationen zur Bildung von Speicherabfragesignalen des Rechenwer-
Programmabschaltung und der Führungs-Funktionen kes in den datenverarbeitenden Geräten nach Fig. 1
die gleichen Steuerelemente verwendet. Endlich kann 20 dienen,
bei dem erfindungsgemäßen System eine Vielzahl von Fig. 19 ein schematisches Blockdiagramm des
Speicherbänken Verwendung finden. Flipflops des Führungs-Funktions-Indikators, der in
Im folgenden wird ein Ausführungsbeispiel der jedem der einzelnen datenverarbeitenden Geräte der
Erfindung an Hand der Zeichnungen beschrieben. Es Anlage nach F i g. 1 zur fließenden Zuordnung der
zeigt 25 Führungsaufgabe nach der Erfindung vorhanden ist,
Fig. 1 ein schematisches Blockdiagramm einer Fig. 20 ein schematisches Blockdiagramm des
datenverarbeitenden Mehrfachanlage nach der Er- Flipflops des Führungs-Steuer-Indikators, der in je-
findung, dem der datenverarbeitenden Geräte nach F i g. 1 zur
Fi g. 2 ein schematisches Blockdiagramm mit wei- fließenden Zuordnung der Führungsaufgabe nach der
teren Einzelheiten des in der Anlage nach Fig. 1 30 Erfindung vorhanden ist,
vorhandenen, Speicherbänke aufweisenden Speicher- Fig. 21 und 22 schematische Blockschaltbilder
systems, der Flipflops der Folgesteuerungseinheit des Pro-
F i g. 3 ein schematisches Schaltbild eines typischen grammsteuerwerkes, die in jedem der datenverarbei-NAND-Gatters als Beispiel für eine Art eines logi- tenden Geräte nach F i g. 1 zur Steuerung der Operaschen Schaltkreises, wie sie in der erfindungsgemäßen 35 tionsfolgen während der Ausführung von Programm-Anlage Verwendung finden kann, befehlen Verwendung finden,
Fig. 4 ein schematisches Blockdiagramm eines Fig. 23 ein schematisches Schaltbild der Steuer-Steuer-Flipflops als Beispiel einer Art von Flipflops, logik zur Übertragung von plus »eins« in das Addierwie sie in der erfindungsgemäßen Anlage Verwendung werk eines jeden Gerätes nach F i g. 1,
finden kann, 40 Fig. 24 ein schematisches Schaltbild der Indika-
Fig. 5 ein schematisches Blockdiagramm des tor-Sprungschalter, die in jedem der datenverarbei-
Adressenregisters, wie es den Speicherbänken des tenden Geräte nach F i g. 1 Verwendung finden, um
Systems nach F i g. 2 zugeordnet ist, in ein Führungsprogramm einzutreten, wenn die
F i g. 6 ein schematisches Blockdiagramm der Spei- Führungsaufgabe zugewiesen wird,
cherphasenzähler-Flipflops, wie sie den Speicherbän- 45 Fig. 25 ein schematisches Schaltbild der Gatterken des Systems nach F i g. 2 zugeordnet sind, anordnung eines jeden datenverarbeitenden Gerätes,
Fig. 7 ein schematisches Logikdiagramm von Tei- die zur Steuerung der Übertragung des Inhaltes des
len der Steuerschaltung nach F i g. 2, Programmzählers nach F i g. 1 in das Addierwerk
F i g. 8 ein schematisches Blockdiagramm des Flip- während eines Indikator-Sprungbefehles dient,
flops für den Speicher-Einschreibzyklus, wie er in 5° Fig. 26 ein schematisches Schaltbild eines typi-
den Steuerschaltungen der Speicherbänke des Systems sehen Abschalt-Flipflops, wie er in jedem der daten-
nach Fig. 2 Verwendung findet, verarbeitenden Geräte nach Fig. 1 Anwendung fin-
F i g. 9 ein schematisches Blockdiagramm der Flip- den kann,
flops für den Eingabe-Ausgabe-Zyklus, wie sie in der F i g. 27 ein schematisches Schaltbild einer typi-
Steuerschaltung der Speicherbänke des Systems nach 55 sehen Gatteranordnung, die in jedem der datenver-
Fig. 2 Verwendung finden, arbeitenden Geräte nach Fig. 1 zur Bildung eines
Fig. 10 ein schematisches Blockdiagramm der Abschaltsignals mit bestimmtem Vorrang benutzt
Flipflops für den Rechenzyklus, wie sie in der Steuer- wird,
schaltung der Speicherbänke nach Fig. 2 Verwen- Fig. 28 ein schematisches Schaltbild einer typi-
dung finden, 60 sehen Gatteranordnung zur Bildung eines Abschalt-
F i g. 11 ein Blockdiagramm eines Teiles der Rück- signals mit bestimmtem Vorrang, das in der Schaltung
kopplungseinheiten nach F i g. 2, nach F i g. 27 desjenigen Gerätes Verwendung finden
Fig. 12 ein Blockdiagramm eines Teiles der Da- kann, das die Führungs-Steuerung ausübt,
tenwahlschaltungen nach F i g. 2, die zur Übergabe F i g. 29 ein schematisches Schaltbild des Abschalt-
von Daten auf die Sammelleitungen des Rechenwer- 65 Steuer-Flipflops ZIl, der in jedem der Geräte nach
kes dienen, F i g. 1 Verwendung findet,
Fig. 13 ein Blockdiagramm eines Teiles der Da- Fig. 30 ein schematisches Schaltbild einer Steuer-
tenwahlschaltungen nach Fig.2, die zur Übergabe schaltung zur Taktkorrektur, wie sie in jedem der
5 6
datenverarbeitenden Geräte nach Fig. !Verwendung bringen und um während des Einschreibens des entfindet, gegengesetzten oder EINS-Zustandes in Kerne eines
Fig. 31 ein Schema zur Veranschaulichung der ausgewählten Wortes alle Kernein den EINS-Zustand
Größe der Worte, die in dem System nach F i g. 1 zu bringen, ausgenommen diejenigen Kerne, die einen
verwendbar sind, 5 Sperrimpuls empfangen. Auf die abgefragten Kerne
F i g. 32 ein schematisches Diagramm zur Veran- können Leseverstärker ansprechen, um Ausgangsschaulichung der Übertragung von Daten bei Vorlie- signale zu bilden. Diese Art von Speicheranordnung gen von Stell- und Rückstellbefehlen für die Indika- ist bekannt und wird daher nicht weiter im einzelnen
toren in jedem Gerät der Anlage nach F i g. 1, beschrieben.
"Fig. 33 ein schematisches Impulsdiagramm zur io Ein Adressenregister 26 speichert zeitweilig binäre Veranschaulichung der Wirkung der Stell- und Rück- Wortadressen und führt sie der Speichereinheit 18 zu. stellbefehle für die Indikatoren sowie der Indikator- Ein Datenregister 24 speichert zeitweilig binäre InSprungbefehle in jedem der datenverarbeitenden Ge- formationen, die entweder aus den Kernen eines ausräte nach F i g. 1, gewählten Wortplatzes ausgelesen wurden oder an
Fig. 34 ein schematisches Impulsdiagramm zur 15 einem ausgewählten oder adressierten Wortplatz ge-
Veranschaulichung der Vorgänge bei dem Abschalt- speichert werden sollen. Ein Adressenregister 16 und
programm, das in den datenverarbeitenden Geräten ein Datenregister 21 sind auch in der Speicherbank
der Anlage nach F i g. 1 gemäß der Erfindung Ver- 12 vorgesehen und wirken mit der Speichereinheit 19
wendung findet, zusammen. Das System kann mit mehreren datenver-
F i g. 35 ein schematisches Flußdiagramm zur Ver- 20 arbeitenden Geräten wie 42, 44 und 46 zusammen-
anschaulichung der Arbeitsweise der Geräte nach wirken, die auch mit Pl, P 2 und P 3 bezeichnet sind.
F i g. 1 zur Erzielung der Führungs-Steuerung nach Jedes der datenverarbeitenden Geräte kann dem Ge-
der Erfindung, rät 42 gleich sein, das ein Pufferregister SO, einen
F i g. 36 ein schematisches Flußdiagramm zur Ver- Addierer 52, der beispielsweise ein Paralleladdierer anschaulichung eines typischen Führungs-Programms, 35 sein kann, ein Akkumulatorregister 54 und ein ß-Redas von demjenigen Gerät ausgeführt wird, dem die gister 56 enthält. Der Addierer 52 kann Steuer-Flip-Führungs-Steuerung obliegt, flops Kl und K6 enthalten, von denen der eine die
F i g. 37 eine Tabelle der logischen Zustände zur Übertragung von plus »eins« in den Addierer und der Erläuterung der Beziehungen zwischen denFührungs- andere die Übertragung des Inhaltes des Programm-Steuer-Indikatoren und Führungs-Funktions-Indika- 30 Zählers 60 durch den Addierer steuert. Dem Rechentoren des Systems nach Fig. 1 bei Benutzung von werk, das die Register 50, 54 und 56 sowie den Adzwei datenverarbeitenden Geräten, dierer 52 umfaßt, kann eine Folgesteuerungseinheit
Fig. 38 ein schematisches Schaltbild zur Erläute- 58 zugeordnet sein. Die Folgesteuerungseinheit 58
rung fließenden Zuordnung der Führungsaufgabe bei bildet Takt- oder logische Steuersignale zur Ausfüh-
drei gemäß der, Erfindung verknüpften datenverarbei- 35 rung von Folgen arithmetischer Operationen, wie es
tenden Geräten und in der Technik bekannt ist.
Fig. 39 ein schematisches Zeitdiagramm der Pro- Das Programmsteuerwerk, das zum Zwecke der
grammverarbeitung zur weiteren Erläuterung der Erläuterung als Teil der arithmetischen Steuereinheit
Arbeitsweise der Mehrfachanlage nach Fig. 1. betrachtet werden mag, enthält einen Programm-
Wie aus Fig. 1 ersichtlich, umfaßt die datenver- 40 zähler 60 mit Flipflops POl bis P17, ein Steuerarbeitende Mehrfachanlage nach der Erfindung eine register 62 und eine Folgesteuerungseinheit 64. Die Speicheranordnung 9, die Speicherbänke 10 und 12 Folgesteuerungseinheit 64 des Programmsteuerwerkes umfaßt und bei manchen Anlagen nach der Erfindung kann einen Phasenzähler enthalten, der von Flipflops auch noch weitere Speicherbänke umfassen kann, ZOl und X 02 gebildet wird, sowie eine Niveauwie es bei 13 gestrichelt angedeutet ist. Die Speicher- 45 Steuereinheit, die von Zustands-Flipflops X 03 bis bänke 10 und 12 können je Magnetspeichereinheiten X 06 gebildet wird, und Steuer-Flipflops X11 und 18 und 19 enthalten, von denen jede Informationen X14. Das Steuerregister 62 speichert die Bits eines in Magnetkernen, dünnen magnetischen Filmen, ma- Befehlswortes zur Bildung von Signalen, die zur gnetischen Drähten oder anderen geeigneten Spei- Steuerung der Ausführung des Befehles dienen, wie cheranordnungen zu speichern vermag. Es sei betont, 50 es in der einschlägigen Technik bekannt ist. Ein Zähdaß die Erfindung auch auf datenverarbeitende Ge- ler in Form eines Schieberegisters 65 ist zur Speicheräte anwendbar ist, die andersartige Speicheranord- rung von digitalen Werten vorgesehen, die von einem nungen und Banksysteme aufweisen, und daß das Befehl abgeleitet werden können, um die Anzahl der dargestellte Banksystem nur ein Beispiel eines Typs auszuführenden Schritte oder arithmetischen Operavon Speichersystemen ist, der bei der Ausführung der 55 tionen zu bestimmen. In jedem der datenverarbeiten-Erfindung verwendet werden kann. Wie es in der den Geräte, wie dem Gerät 42, ist ein Abschaltregieinschlägigen Technik bekannt ist, weisen die Spei- ster 68 enthalten, das eine Anzahl von Abschalt-Flipchereinheiten 18 und 19 eine Vielzahl von Zellen flops umfaßt, die auf Abschaltsignale ansprechen, die oder Wortplätzen auf, in denen beispielsweise Be- über eine Sammelleitung 72 von einem Eingabe-Ausfehlswörter, äußere Befehle und/oder Informationen 60 gabe-Werk 70 zugeführt werden, sowie auf Abschaltals binäre Zustände gespeichert sind. Ein bestimmter signale, die von dem gerade ablaufenden Programm Abschnitt der Speichereinheit kann zur Speicherung geliefert werden. In jedem der Geräte 42 und 44 sind vorbestimmter Wörter, beispielsweise für Sprung- mehrere Indikatoren 76 und 81 vorgesehen, von befehle zum Eingeben eines Programms zum Ab- denen jeder Indikator-Flipflops FOl und F 07 entschalten des Gerätes reserviert sein. Die Speicher- 65 hält, die während der Ausführung normaler Befehle einheiten 18 und 19 können bespielsweise koinzidente benutzt werden können und dazu dienen, die gleitende Halbstrom-Auswahlschaltungen aufweisen, um wäh- Führungs-Steuerung zu schaffen, wie es später im rend des Lesens alle Kerne in den Zustand Null zu einzelnen beschrieben werden wird. Die Indikator-
7 8
Flipflops F 07 der Geräte Pl und P 2 sind durch Si- bildet werden, von der Adresse ab, die in dem Prognale KXF, OSSF 07 und ORSF 07 miteinander ver- grammzähler 60 enthalten ist. Das Befehlswort wird bunden, die jeweils das andere Gerät zwingen, die dann von dem Datenregister 24 oder 21 durch die Führungs-Steuerung zu übernehmen oder aufzugeben, Leitungen der Sammelleitung 96 in das Pufferregister wenn der Flipflop F 07 des ersten Gerätes zurück- 5 50 und das Steuerregister 62 des ausgewählten Gegestellt oder gestellt wird. Jedes der Geräte Pl, P 2 rätes übertragen, wobei die Adresse eines Operanden usw. ist mit einer Energiequelle 77 bzw. 79 versehen, dem Pufferregister 50 zugeführt wird. Gewisse Bits die mit dem entsprechenden Flipflop F 07 verbunden des Befehlswortes können den Operationscode sowie ist, um ihm ein Störsignal als Beispiel für den Betrieb einen Codeumformer und gewisse Bits die Operandeneines gestörten Gerätes zuzuführen und ein anderes 10 adresse bilden, wie es in der Technik bekannt ist. Gerät zu veranlassen, die Führungs-Steuerung zu Die Operandenadresse, die erst umgeformt werden übernehmen. Mit den Indikator-Flipflops F 07 der kann, wird dann von dem Pufferregister 50 über die Geräte Pl und P 2 sind Umschalter 33 und 34 ver- gemeinsame Leitung 88 dem Adressenregister 26 oder bunden, die auf Einzelbetrieb und Mehrfachbetrieb 16 zugeführt. Dann wird dem Pufferregister 50 ein umschaltbar sind und es ermöglichen, die Geräte 15 Operand oder ein Datenwort auf den Leitungen der wahlweise als einzelne, unabhängige datenverarbei- Sammelleitung 96 in Abhängigkeit von der Folgetende Geräte oder gemeinsam mit gleitender Führ- Steuerungseinheit 64 des Programmsteuerwerkes zugeungs-Steuerung zu betreiben. führt, das auf den Inhalt des Steuerregisters 62 an-
Das Eingabe-Ausgabe-Werk 70 kann dem Daten- spricht. Für den Aufruf einer äußeren Funktion durch register 24 neue Daten zuführen oder von ihm Daten 2o das Programmsteuerwerk wird ein Befehlswort dem empfangen. Es versteht sich, daß das Eingabe-Aus- Eingabe-Ausgabe-Werk auf der Leitung 94 von der gäbe-Werk 70 geeignete innere Einrichtungen und Adresse zugeführt, die von dem Programmsteuerwerk äußere Vorrichtungen wie Magnetbandeinheiten, in dem Pufferregister 50 zur Verfügung gestellt wurde. Lochbandeinheiten oder Magnetscheibeneinheiten Die Funktion des Programmzählers 60 besteht darin, aufweisen kann. Die Gesamtanlage enthält weiterhin 25 die Adresse des als nächstes aufzurufenden Befehles einen Taktgeber 80, an den eine mit Abgriffen ver- zu behalten, indem sein Inhalt jeweils um eins erhöht sehene Verzögerungsleitung 82 angeschlossen ist, um wird, indem jeweils nach dem Aufruf des Befehlswährend der Intervalle zwischen zwei Taktimpulsen wortes sein Inhalt durch den Addierer 52 unter der Zeitsteuerimpulse zu schaffen, die beispielsweise dazu Steuerung der Flipflops Kl und K6 hindurchgeleitet benutzt werden können, in üblicherweise im Speicher 3o wird. Von dem Rechenwerk jedes der Geräte Pl und einen vierphasigen Lese-Schreib-Zyklus zu steuern. P2 können Daten einem ausgewählten Datenregister Der Taktgeber 80 kann einen Quarzoszillator und des Speichersystems 9 auf den Leitungen der Sammelgeeignete, impulsformende Netzwerke enthalten, wie leitung 98 zugeführt werden. Die Folgesteuerungses in der Technik bekannt ist. Leistung kann dem einheiten 64 der Programmsteuerwerke beider Geräte Speichersystem von einem üblichen, nicht dargestell- 35 Pl und P2 bilden Steuersignale in richtiger Folge, ten Netzgerät zugeführt werden. deren Takt durch den Taktgeber 80 bestimmt ist, um
Die datenverarbeitende Mehrfachanlage nach den Zugriff zu einem Befehl und den Zugriff zu F i g. 1 erhält den Zugriff zu dem Speichersystem 9 einem Operanden im Speicher zu bewirken sowie um durch eine Adresse, die entweder von dem Programm- weitere Operationen des Rechners zu steuern. Wie in Steuerwerk oder von dem Eingabe-Ausgabe-Werk 70, 40 der Technik bekannt, enthalten alle diese Speicherdas eine beliebige Anzahl äußerer Vorrichtungen, wie und Steuerregister Flipflops mit geeigneter Durchein Magnetband- oder Lochbandgerät oder Signal- schaltung, um auf binäre Informationssignale, Taktquellen wie Radar- oder Nachrichtengeräte, umfassen signale und Steuersignale anzusprechen. Jedes datenkann, geliefert wird. Das Programmsteuerwerk des verarbeitende Gerät kann so programmiert sein, daß datenverarbeitenden Gerätes P1 kann entweder die 45 es normalerweise verschiedene Speicherbänke 10 und Speicherbank 10 oder die Speicherbank 12 aufrufen, 12 bei Normalbetrieb anspricht, wobei das Führungsindem es eine Adresse aus dem Programmzähler 60 programm in einem Teil einer ausgewählten Speicherauf die gemeinsame Leitung 86 oder aus dem Puffer- bank gespeichert ist, die allen Geräten in dem darregister 50 auf die gemeinsame Leitung 88 gibt, wäh- gestellten System gemeinsam ist. Es versteht sich rend das Eingabe-Ausgabe-Werk 70 das Speicher- 50 jedoch, daß eine Mehrfachanlage mit anderen Arten system aufruft, indem es eine Adresse auf die gemein- von Speichersystemen, beispielsweise einer einzigen same Leitung 90 gibt. Den beiden Speicherbänken 10 großen Speicheranordnung, im Rahmen der Erfindung und 12 können über die gemeinsamen Leitungen 86 benutzt werden kann.
und 88 auch Adressen von dem datenverarbeitenden Die nächste Operation bei der Ausführung des
Gerät P2 zugeführt werden. Den Datenregistern 24 55 Befehles, beispielsweise eines Rechenbefehles, ist die
und 21 werden von dem Eingabe-Ausgabe-Werk Ausführung einer Rechenoperation auf den Operand
Daten auf der gemeinsamen Leitung 92 zugeführt und im Pufferregister 50, was prinzipiell unter der Steue-
vom Eingabe-Ausgabe-Werk von den Datenregistern rung der Folgesteuerungseinheit 58 des Rechenwerkes
auf der gemeinsamen Leitung 94 empfangen. Es ist geschieht. Das Ergebnis der Rechenoperation kann in
zu beachten, daß die gemeinsamen Leitungen wie 86 60 dem Akkumulatorregister 54 und dem O-Register 56
und 88 sowie 96 und 98 jeweils getrennte Gruppen gespeichert werden, während der nächste Befehl als
einzelner Leitungen umfassen, die von jedem der Folge der erhöhten Adresse im Programmzähler 60
Geräte Pl und P 2 herkommen, wie es an Hand vom Speicher abgeleitet wird. Die Arbeitsweise eines
F i g. 2 erläutert wird. Digitalrechners bei der Ausführung aufeinander-
Jedes Gerät arbeitet in üblicher Weise und leitet 65 folgender Schritte, Rechen- und anderer Operationen
Befehle aus der ausgewählten Bank 10 oder 12 in ist in der Technik wohlbekannt.
Abhängigkeit von Steuersignalen, die von der Folge- F i g. 2 zeigt weitere Einzelheiten der Speicherbänke
Steuerungseinheit 64 des Programmsteuerwerkes ge- 10 und 12. Die Adressenregister 26 und 16 der Bänke
9 10
10 und 12 können beide, nach richter Durchschaltung, Datenregister 24 und 21 enthalten Flipflops DlOO bis beispielsweise 13 Bits einer Adresse auf der Adressen- D117 bzw. D 200 bis D 217, wenn der Rechner bei-Ieitung27 vom Gerät Pl, auf der Adressenleitung 31 spielsweise ein Wort mit 18 Bits benutzt, vom GerätP2 und auf der Adressenleitung90 vom In Fig. 3 ist ein typisches NAND-Gatter darge-Eingabe-Ausgabe-Werk empfangen. Die Adressen- 5 stellt, das in dem erfindungsgemäßen System Verwenleitungen 27 und 31 sind beide in der Sammelleitung dung finden kann und das erläutert werden soll, bevor 86 enthalten. Jede der Leitungen enthält eine Viel- die weitere Beschreibung der erfindungsgemäßen zahl einzelner Leiter, wie es im folgenden noch er- Mehrfachanlage fortgesetzt wird. Mehrere Eingangsläutert wird. Die Umschalter oder Wählschaltungen klemmen 110 und 112 sind über die Kathoden-
33 und 34 der Bänke 10 und 12 sind jeweils mit den io Anoden-Strecken entsprechender Dioden 114 und 116 Adressenleitungen 27, 31 und 90, einer Aufrufleitung an eine Leitung 128 angeschlossen, die ihrerseits über 37 des Eingabe-Ausgabe-Werkes, einer Aufrufleitung einen Widerstand 122 an eine +15-V-Klemme 124 39 des Gerätes Pl und einer Auf ruf leitung 41 des angeschlossen ist. Die Leitung 120 ist weiterhin über Gerätes P 2 verbunden. Die Wählschaltungen 33 und einen Widerstand 126 mit der Leitung 128 verbunden,
34 können auf 1 Bit einer 14 Bit umfassenden Adresse 15 die ihrerseits über einen Widerstand 130 an einer für ein System mit zwei Bänken oder auf 2 Bits einer — 15-V-Klemme 132 anliegt. Die Leitung 128 ist vollständigen, 15 Bits umfasesnden Adresse für ein außerdem mit der Basis eines npn-Transistors 132 System mit drei oder vier Bänken ansprechen, um verbunden, dessen Emitter an Masse liegt, während das entsprechende Adressenregister einzuschalten und sein Kollektor über einen Widerstand 136 an einer dem Speicheraufruf einen Vorrang zu geben. Es ver- 20 +5-V-Klemme 138 angeschlossen ist. Zwischen die steht sich, daß entsprechend der Anzahl zusätzlich Basis des Transistors 134 und die Leitung 120 kann benutzter Speicherbänke, wie der Bank 13, jede be- weiterhin ein Kondensator 140 geschaltet sein, um M liebige Anzahl von Bits für die Wählschaltungen die Anstiegszeit des Transistors zu vermindern, wenn ^ benutzt werden kann. Steuerschaltungen 11 und 15 der Transistor aufgesteuert, also in den leitenden
der Bänke 10 und 12 enthalten Flipflops £ 101 bis 25 Zustand gebracht wird. Eine Ausgangsklemme 142 £107 und £201 bis £207. In der Bank 10 beispiels- des Gatters ist mit dem Kollektor des Transistors 134 weise bilden die Flipflops £101 und £102 einen verbunden. Ein im Betrieb an eine oder beide der Modulo-4-Speicherphasenzähler. Der Flipflop E103 Eingangsklemmen 110 und 112 angelegtes false-Signal bildet einen Lese-Schreib-Steuerflipflop, der Flipflop von 0 V bewirkt, daß ein Strom von der Klemme 124 £104 zeigt an, daß der gerade ablaufende Speicher- 30 durch den Widerstand 122 und durch eine oder mehzyklus ein Eingabe-Ausgabe-Zyklus ist, die Flipflops rere entsprechende Dioden fließt, so daß der Tran-E105 und £ 106 zeigen an, daß der gerade ablaufende sistor 134 in einem nichtleitenden Zustand gehalten Speicherzyklus das Ergebnis eines Aufrufes des wird und an der Klemme 142 ein Signal von + 5 V, Rechenwerkes ist, und der Flipflop £107 dient dazu, also ein true-Signal erzeugt wird. Wenn diese den Ausgangssignale vom Datenregister 24 auf die Daten- 35 Eingangsklemmen 110 und 112 zugeführten Eingangsleitung 94 des Eingabe-Ausgabe-Werkes durchzu- signale beide true sind, also + 5 V haben, werden schalten. die Dioden 114 und 116 gesperrt, und an der Basis
Die Datenwähler 45 und 47 der entsprechenden des Transistors 134 wird eine positive Spannung aufBänke 10 und 12 enthalten Gatteranordnungen, die rechterhalten, so daß der Transistor aufgesteuert wird, diejenige Information bestimmen, empfangen und 40 In diesem Zustand gelangt an die Ausgangsklemme weiterleiten, die der entsprechenden Speicherbank 142 annähernd das Massepotential, was dem Niveau unmittelbar zugeordnet ist. Jeder Datenwähler bildet eines false-Signals entspricht.
aus jedem Bit des entsprechenden Datenregisters mit Das NAND-Gatter nach F i g. 3 wirkt als UND- g
ausgewählten Signalen der Flipflops £104, £105, Gatter, indem es false-Ausgangssignale nur dann " £106 und £107 der entsprechenden Steuerschaltung 45 liefert, wenn alle Eingangssignale vom false-Niveau ein UND. Alle der einem Bit entsprechenden Pro- auf das true-Niveau wechseln. Wenn die Signale an dukte aller Bänke werden mit £104 zu einem ODER allen Eingangsklemmen normalerweise auf dem trueverknüpft, um Ausgangssignale auf die gemeinsamen Niveau gehalten werden, um ein false-Signal an der Ausgangsleitungen der Sammelleitung 94 zu leiten. Ausgangsklemme 142 zu liefern, wirkt das Gatter als Die Produkte von £105 und die Datenbits werden 50 ODER-Gatter, weil es genügt, daß nur eines der zu einem ODER verknüpft, um Signale auf die Aus- Eingangssignale das false-Niveau annimmt, damit das gangsleitungen der Datensammelleitung 49 des Ge- Gatter ein true-Ausgangssignal bildet. Wenn das rates Pl zu geben, während die Produkte von £106 Gatter als Negator für ein ins Positive stoßendes Ein- und die Datenbits zu einem ODER verknüpft werden, gangssignal dienen soll, bei dem also die Ausgangsum Signale auf die Ausgangsleitungen der Daten- 55 klemme sich normalerweise auf true-Niveau befinden Sammelleitung 53 des Gerätes P 2 zu geben. Die Ein- muß, können alle unbenutzten Eingangsklemmen des gangsleitungen der vom Gerät Pl kommenden Daten- Gatters nach Fig. 3 an eine Spannung von +5V Sammelleitung 51 und der vom Gerät P 2 kommenden angeschlossen sein. Dann bewirkt ein das true-Niveau Datensammelleitung 55, die beide in der Sammel- annehmendes Eingangssignal an der einzigen aktiven leitung 98 nach F i g. 1 enthalten sind, werden in Co Eingangsklemme, daß das Ausgangssignal false wird, ähnlicher Weise gesteuert, wie es im folgenden noch was in der gleichen Weise erfolgt, als wenn das beschrieben wird. Rückkopplungsschaltungen 57 und NAND-Gatter ein UND bildet. Wenn das NAND-liefern Steuersignale, wie z.B. EAU, an das Pro- Gatter nach Fig. 3 als Negator für ins Negative grammsteuerwerk des Rechenwerkes, um eine Rechen- stoßende Eingangssignale dient, wobei sein Ausgangsoperation zu verhindern, wenn die ausgewählte 65 signal normalerweise false sein muß, werden alle un-Speicherbank von einer vorrangigen Abfrage aufge- benutzten Eingangsklemmen an eine Spannung von rufen worden ist oder wenn die gewählte Speicher- + 5 V angeschlossen. Wenn die einzige aktive Einbank gerade einen Speicherzyklus ausführt. Die gangsklemme dann false wird, hat dies zu Folge, daß
11 12
das Ausgangssignal true wird. Dies geschieht in der auf der Leitung 159 zugeführt wird. Wenn eines der gleichen Weise wie bei dem Betrieb des NAND- Informations-Eingangssignale auf den Leitungen wie Gatters als ODER-Gatter. Je nachdem, ob das Gatter 166 und 168 zur Taktzeit false ist, bleibt das Signal nach F i g. 3 normalerweise ein true-Ausgangssignal auf der Leitung 159 true. Infolgedessen wird von dem oder ein false-Ausgangssignal hat, ist das in dem 5 Gatter 154 ein false-Signal gebildet, welches das Gatdargestellten System benutzte Symbol dasjenige einer ter 158 veranlaßt, weiterhin ein true-Signal abzugeben. UND-Funktion, also ein Gattersymbol mit einer Das Signal auf der Leitung 159 bleibt nach der Taktgeradlinigen Eingangskante, oder das einer ODER- zeit true, so daß ein false-Ausgangssignal von dem Funktion, also ein Gattersymbol mit einer konkaven Gatter 146 und ein true-Ausgangssignal von dem Eingangskante. Es versteht sich, daß das erfindungs- io Gatter 148 beibehalten wird und für den Flipflop ein gemäße System an Hand einer NAND-Logik nur zum stabiler EINS-Zustand geschaffen wird. In diesem Zwecke der Erläuterung behandelt wird und daß die Zustand ist der Flipflop »gestellt«. Der Flipflop ar-Erfindung auch auf andere Arten von logischen Ope- beitet in gleicher Weise, wenn vorher ein true-Zustand rationen anwendbar ist, beispielsweise durch die Ver- gespeichert und die Informations-Eingangssignale und wendung einer UND- und ODER-Diodenlogik oder 15 das Steuersignal zur Taktzeit alle true sind, um das einer NOR-Inversionslogik. Gatter 146 in den Zustand zu bringen, bei dem es In F i g. 4 ist ein Flipflop dargestellt, wie er in dem ein positives oder true-Ausgangssignal aufweist, was erfindungsgemäßen System Verwendung finden kann. einer gespeicherten NULL oder dem »zurückgestell-Bei diesem Flipflop sind NAND-Gatter 146 und 148 ten« Zustand entspricht. Die Verzögerungsleitungen vorgesehen, die als ODER-Gatter wirken. Der Aus- 20 156 und 158 bewirken eine Verzögerung der Eingang des Gatters 146 ist mit der false-Ausgangs- gangssignale, so daß Informationen zuverlässig von »klemme 149 sowie mit einer Eingangsklemme des den Klemmen 149 und 150 am Beginn einer Taktzeit Gatters 148 verbunden. Ähnlich ist die Ausgangs- abgefragt und neue Informationen während der gleiklemme des Gatters 148 mit der true-Ausgangs- chen Taktzeit eingeschrieben werden können. Es sei klemme 150 sowie mit einer Eingangsklemme des 25 bemerkt, daß das Steuersignal an der Eingangs-Gatters 146 verbunden. Das Umkippen der Gatter 146 klemmen 164 zur Taktzeit true sein muß, wenn der und 148 wird durch NAND-Gatter 152 und 154 ge- Zustand des Flipflops geändert werden soll. Wenn steuert, die als ODER-Gatter wirken und jeweils über das Steuersignal an der Eingangsklemme 164 zur Verzögerungsleitungen 156 und 158 mit den Ein- Taktzeit false ist, bleibt der Flipflop in seinem bisgangsklemmen der entsprechenden NAND-Gatter 146 30 herigen Zustand verriegelt, weil das Signal auf der und 148 verbunden sind. Der Ausgang des Gatters Leitung 159 und auch das von dem Gatter 154 ge-152 ist weiterhin über die Leitungen 159 und 160 mit bildete Signal true bleibt. Weiterhin, wenn das Steuerder Eingangsklemme des Gatters 154 verbunden. Den signal an der Klemme 164 auf einem true-Niveau Gattern 152 und 154 werden weiterhin über die gehalten oder zugeführt wird, wird der Flipflop zur Klemme 162 Taktimpulse und über die Klemme 164 35 Taktzeit in den false-Zustand zurückgestellt, um als Steuerimpulse C zugeführt. Informations-Eingangs- Verzögerungs-Flipflop zu wirken, wenn alle Inforsignale/ werden über Leitungen, wie den Leitungen mations-Eingangssignale sich auf dem true-Niveau 166 und 168, dem Gatter 152 zugeführt. Um eine befinden.
Verzögerung zwischen den auf die Leitung 170 gege- Wie aus F i g. 5 ersichtlich, enthalten die Adressenbenen Informationssignalen und dem Taktsignal zu 40 register 26 und 16 nach F i g. 2 jeweils dreizehn Fliperzeugen, ist ein Kondensator 170 zwischen eine Ein- flops Y105 bis Y117 und Υ2Θ5 bis Y 217, welche gangsklemme des Gatters 154 und Masse geschaltet. die dreizehn hinteren Bits einer beispielseweise 14 Bits
»Unbenutzte Eingangsklemmen des Gatters 152 sind umfassenden Speicheradresse speichern, die bei der
an ein konstantes Niveau von + 5 V, also an das erfindungsgemäßen Anlage Verwendung finden kann. true-Niveau gelegt. 45 Die 13 Bits umfassende Adresse stellt eine Platz-
Im Betrieb wird der Flipflop nach F i g. 4 so be- bezeichnung für ein bestimmtes Wort in jeder der
nutzt, daß die Informations-Eingangssignale / auf Vielzahl von Speicherbänken dar. Die Bänke werden
den Leitungen wie 166 und 168 normalerweise true mit Hilfe der Wählschaltungen 33 und 34 ausgewählt,
sind, so daß bei Auftreten eines Taktsignals und eines die beispielsweise auf das vierzehnte und fünfzehnte
Steuersignals das Signal auf der Leitung 160 false 50 Bit der Adresse, bei einem Rechenwort von 18 Bits
ist. Die Informations-Eingangsleitungen wie 166 und also auf das dritte und vierte Bit von hinten, an-
168 sind normalerweise true, sofern nicht bei den sprechen oder auf das vierzehnte Bit, also das viert-
damit verbundenen, nicht dargestellten NAND-Gat- letzte Bit bei einem Wort von 18 Bits, wenn wie in
tern eine Koinzidenzbedingung vorliegt. Das Signal der dargestellten Anlage nur zwei Speicherbänke
auf der Leitung 159 ist ebenfalls immer true, ausge- 55 Verwendung finden. Wenn in F i g. 5 auch nur das
nommen zur Taktzeit, zu der es false wird, um den Adressenregister 26 veranschaulicht ist, so versteht es
Flipflop in den false-Zustand zu bringen, wenn die sich, daß das Adressenregister 16 gleichartig ist, ab-
Informations-Eingangssignale alle true sind und auch gesehen davon, daß die verwendeten Steuersignale
das Steuersignal true ist. Wenn jedoch eines der In- von der Wählschaltung 34 anstatt von der Wähl-
formationssignale zur Taktzeit false ist, ist das Signal 60 schaltung 33 stammen. Die Ausgänge der als UND-
auf der Leitung 159 true, und der Flipflop wird in Gatter arbeitenden NAND-Gatter 61, 63 und 64 sind
den true-Zustand gestellt oder bleibt in diesem true- miteinander verbunden, um eine ODER-Funktion zu
Zustand. Wenn beispielsweise sich der Flipflop im bilden, bevor ein Signal in die Informations-Ein-
false-Zustand befindet, so daß an der Klemme 149 gangsklemme des Flipflops Y105 geleitet wird. Es
ein true-Signal auf einem Niveau von + 5 V vorliegt, 65 sei bemerkt, daß bei Verwendung von drei NAND-
sind die Eingangssignale am Gatter 148 beide true, Gattern nach Fig. 3, die als UND-Gatter wirken und
so daß ein false-Signal an der Klemme 150 dem ein false-Signal bilden, wenn die Eingangssignale alle
Gatter 146 zusammen mit dem normalen true-Signal true sind, ein false-Signal, das von dem leitenden
13 14
Transistor eines oder aller der drei Gatter gebildet Flipflops £102 erhält das Signal OPHFlOl, während
wird, auf der gemeinsamen Ausgangsleitung ein false- der Steuereingang des Flipflops £102 auf das Signal Signal aufrechterhält. Infolgedessen haben drei £101 anspricht, das von der true-Ausgangsklemme NAND-Gatter, die als UND-Gatter wirken und mit- des Flipflops £ 101 abgeleitet wird. Die Anordnung
einander wie dargestellt verbunden sind, am Flipflop 5 der Flipflops £201 und £202 der Steuerschaltung 15
Y105 eine ODER-Funktion. für die Speicherbank 12 ist der Schaltung 11 gleich, Das Gatter 61 spricht auf ein Freigabesignal abgesehen davon, daß die Informationssignale für den
RAQlA für eine Anfrage des Rechenwerkes des Flipflop £201 die Bezeichnung OSMCIA, OSMC 2 B,
Gerätes Pl an, das von der Wählschaltung 33 abge- OREQl, OXTFl und OPHF202 haben. Ebenso sind
leitet ist, und auf eine Rechenadresse ADR05A. Der io die Signale für den Flipflop £202 mit PHF200 und
letzte Buchstabe ,4 bezeichnet das Gerät Pl. Das Gat- £201 bezeichnet.
ter 63 spricht auf ein Freigabesignal REQ1 für eine Wie aus F i g. 7 ersichtlich, werden die Speicher-Anfrage des Eingabe-Ausgabe-Werkes an, das eben- phasensignale für die Steuerschaltung 11 der Bank 10 falls von der Wählschaltung 23 gebildet wird, und auf von einer Gatteranordnung gebildet, die ein NAND-eine Adresse LRMAB 05, die von dem Eingabe-Aus- 15 Gatter 83 enthält, das als UND-Gatter arbeitet und gäbe-Werk geliefert wird. Das Gatter 64 spricht auf auf die Signale OE101 und O£102 anspricht, um ein ein Freigabesignal RAQlB für eine Anfrage des Signal OPHY100 einem NAND-Gatter 85 zuzu-Rechenwerkes des Gerätes P 2 und auf eine Rechen- führen, das als Negator wirkt und ein Signal PHYlOO adresse ADR 05 B an, wobei der letzte Bucstabeß das bildet. Ein NAND-Gatter 87, das als UND-Gatter Gerät P 2 bezeichnet. Jeder der Flipflops Y106 bis 20 wirkt, bildet ein Signal OPH YlOl in Abhängigkeit Γ117 sprechen auf gleichartige Gatteranordnungen von den Signalen £101 und O£102. Das Signal an wie der Flipflop Γ105, welche Gatteranordnungen OPHY101 wird einem NAND-Gatter 89 zugeführt, die gemeinsamen Signale RAQIA, RAQlB und das als Negator dient und das SignalΡΗΓ101 bildet. REQl empfangen. Die Gatter eines jeden Flipflops Ähnlich spricht ein als UND-Gatter arbeitendes empfangen jedoch verschiedene Adressen, beispiels- 25 NAND-Gatter 91 auf Signale OE101 und £102 an weise der Flipflop FIlO die Adressen ADR10 A, und bildet ein Signal OPHY102, das mit Hilfe des als ADR10B und LRMABlO und der Flipflop F117 Negator dienenden NAND-Gatters 93 in das Signal die Adressen ADRUA, ADRIlB und LRMABYI. PHYlOl umgewandelt wird. Ein NAND-Gatter 95, In dem Adressenregister 16 der Bank 12 werden das als UND-Gatter arbeitet, spricht auf Signale £101 die gleichen Adressen, z.B. ,4ZXR 05.4, ,4ZXR 05 5 und 30 und £102 an und bildet ein Signal OPHY103, das LRMAB05 sowie ADRYIA, ADRYIB und dem NAND-Gatter 97 zugeführt wird, das als Nega- LRMAB Yl den Flipflops F205bzw. F217 zugeführt, tor dient und das SignalPHF103 bildet. Die zur BiI-wie es in F i g. 2 angedeutet ist. Jedoch sind die dung der Phasensignale der Steuerschaltung 15 die-Steuersignale, die von den Geräten den Gattern der nenden Gatter sind den Gattern nach Fig.7 gleich-Flipflops F205 bis F217, die den Gattern 61, 63 35 artig, abgesehen davon, daß die Eingangssignale von und 64 gleichartig sind, zugeführt werden, Freigabe- den Flipflops £201 und £202 abgeleitet werden und signale iL4£> 2,4 und RAQlB für eine Anfrage des die Phasensignale mit PHF200, PHF201, PHYUl Rechenwerkes an die Bank 12. Entsprechend ist das und PHY 203 bezeichnet sind.
Freigabesignal für eine Anfrage des Eingabe-Aus- Wie aus den F i g. 8, 9 und 10 ersichtlich, enthält gäbe-Werkes an die Bank 12 das Signal REQ1. Die 40 die Steuerschaltung 11 weiterhin einen Flipflop £103 Steuersignale, die den Steuerklemmen der Flipflops für den Speicher-Einschreibzyklus, einen Flipflop F105 bis F107 und F 205 bis F 207 zugeführt wer- £104 für den Eingabe-Ausgabe-Zyklus, Flipflops den, sind die SignalePHFlOO bzw. PHF200, die in £105 und £106 zur Bestimmung des Gerätes Pl Abhängigkeit von den Speicherphasenzählern gebildet bzw. P 2 sowie einen Schalt-Flipflop£107 für Einwerden, wenn diese auf die letzte Phase eines Spei- 45 gäbe-Ausgabe-Daten. Der Flipflop £103 spricht an cherzyklus umschalten. seinen Informationseingängen auf SignaleO&4E1035, Die in Fig. 6 gesondert dargestellte Steuerschal- OSAE103A und OSZE 103 an, die von entspretung 11 enthält die zur Zählung der Phasen des Spei- chenden NAND-Gattern 99, 101 und 103 gebildet cherkyklus dienenden Flipflops £101 und £102, von werden, die als UND-Gatter wirken. Das Gatter 99 denen der Flipflop £101 die letzte Stelle des Mo- 50 empfängt Signale MYC10 B, die eine Anfrage nach dulo-4-Phasenzählers darstellt. Die Informationsein- einer Speicherbedingung darstellen und in Abhängiggänge des Flipflops £101 sprechen auf Startsignale keit von der Folgesteuerungseinheit des Programm- OSMCIA und OSMClB für einen Speicherzyklus, Steuerwerkes des Gerätes P 2 gebildet werden, und ein Freigabesignal OREQ1 für einen Eingabe-Aus- ein Speicherzyklus-Startsignal SMCIB in Abhängiggabe-Auftrag und ein äußeres Funktionssignal 55 keit von dem Signal OSMCIB des Gerätes P 2. Das OXTFl an, von denen eines false werden muß, um Gatter 101 empfängt Eingangssignale MYC 1OA, die während des Zählens einen Speicherzyklus auszulösen. eine Anfrage nach einer Speicherbedingung durch das Die Informationseingänge sprechen weiterhin auf ein Programmsteuerwerk des Gerätes Pl anzeigen, und Phasenzählsignal OPHF102 an, das das false-Neveau auch ein Speicherzyklus-Startsignal SMCl^l, das von annehmen muß. Es sei bemerkt, daß die Startsignale 60 einem Negatorgatter auf das Signal OSMClA des SMCIA und SMClB für den Speicherzyklus in Ab- Gerätes Pl gebildet wird. Das Gatter 103 spricht auf hängigkeit von einer von einer Speicherbank frei- ein Freigabesignal REQ1 für eine Anfrage des Eingegebenen Auftrag des Rechenwerkes das true-Niveau gabe-Ausgabe-Werkes an sowie auf ein Einschreibannehmen, während die Signale i?£Ql und XTFl signal MWR des Eingabe-Ausgabe-Werkes, von true werden, wenn Aufträge des Eingabe-Ausgabe- 65 denen das letzte von dem Eingabe-Ausgabe-Werk 70 Werkes oder äußerer Geräte freigegeben worden sind. gebildet wird. Das Signal PHFlOO wird dem Steuer-Der Steuereingang des Flipflops £101 reagiert auf ein eingang des Flipflops £103 zugeführt, so daß dieser true-Signal von + 5 V. Der Informationseingang des Flipflop in dieser Phase entweder gestellt oder zu-
15 16
rückgestellt wird. Der Flipflop £103 wird in den Fig. 12 ersichtlich, zur Zuführung von Daten auf EINS-Zustand gestellt, um das Signal in den nicht die Sammelleitungen des Rechenwerkes des Gerätes
dargestellten Leseverstärkern daran zu hindern, auf Pl jeweils NAND-Gatter 116 und 117, die als UND-das Datenregister übertragen zu werden, wenn es ge- Gatter wirken und auf die Signale £104 und Z)IOO wünscht ist, neue Informationen von dem Daten- 5 bzw. £204 und £>200 ansprechen, um Datensignale
register in den Speicher einzuschreiben. Die Informa- OBASWA dem NAND-Gatter 119 zuzuführen, das tionseingänge des Flipflops £104 sprechen auf ein als Negator wirkt und das Datensignal BAS 00 A bil-
Signal OXTFl, das eine äußere Anfrage darstellt, det. Die Signale D100 und D 200 werden von Flip-
und das Signal OREO1 an, das einen freigegebenen flops der letzten Stelle der entsprechenden Daten-Eingabe-Ausgabe-Befehl darstellt. Der Steuereingang io register 24 und 21 gebildet. Das Signal BASOOA des Flipflops £104 für den Eingabe-Ausgabe-Zyklus stellt das Datensignal dar, das einer der Leitungen
spricht auf das Speicherphasen-Taktsignal PiZFlOO der Datensammelleitung 49 des Rechenwerkes des
an. Damit Daten dem Eingabe-Ausgabe-Werk 70 erst Gerätes P1 zugeführt wird (F i g. 2). Gleichartige
in der Taktzeit nach dem Setzen des Flipflops £104 Gatteranordnungen für die anderen 17 Bits des
und nicht schon vorher zugeleitet werden, ist der 15 18 Bits umfassenden Rechenwortes bilden Signale
Schalt-Flipflop£107 vorgesehen. An seinem Infor- BASOlA bis BASIlA. Die NAND-Gatter 121 und
mationseingang liegt das Signal OE104 an, während 123 sprechen auf die Signale £104 und D117 bzw.
sein Steuereingang auf dem true-Niveau von +5V £204 und DlYl an, um das SignalBASYlA am
gehalten wird. Der Flipflop £105 für den Rechen- Ausgang des Gatters 125 zu bilden,
zyklus, der zur Steuerung des Gerätes Pl dient, 20 Wie aus Fig. 13 ersichtlich, werden die Daten
spricht an seinen Informationseingängen auf ein dem Gerät P 2 von den Datenwählern 45 und 47 mit
Freigabesignal OSMCIA für einen Auftrag des Hilfe einer Anordnung zugeführt, die der Anordnung
Programmsteuerwerkes an, während an seinem nach F i g. 2 gleich ist. Die als UND-Gatter arbeiten-
Steuereingang das Signal PZiFlOO anliegt. Ähnlich den NAND-Gatter 127 und 129 sprechen auf Signale
spricht der dem Gerät P 2 zugeordnete Flipflop £106 25 £106 und JDlOO bzw. Signale £206 und D 200 an,
an seinem Informationseingang auf das Signal um das Signal OBA SOO B zu bilden, das in dem Gat-
OSMCIB und an seinem Steuereingang auf das ter 113 einer Negation unterworfen wird, um das
Signal PHY100 an. In der Steuerschaltung 15 sind Signa! BAS 00B zu bilden, das seinerseits auf einen
die den Flipflops £203 bis £207 zugeführten Signale Leiter der Sammelleitung 53 gegeben wird. Die ande-
und zugeordneten Gatter in gleicher Weise vornan- 30 ren Signale BAS 01B bis BAS Yl B werden in gleicher
den, wie in der Steuerschaltung 11, abgesehen davon, Weise gebildet und den Leitungen der Sammelleitung
daß die Flipflops die Ausgangssignale £203 bis £207 53 zugeführt. Eine nicht dargestellte, der Anordnung
bilden und auf Steuersignale der Speicherbank 12, nach Fig. 13 gleichartige Gatteranordnung, die je-
nämlich auf die SignaleREQ2, OREQl, OSMClA, doch auf den Flipflop£107 (Fig. 9) anspricht, kann
OSMClB und PHY 200 reagieren. 35 dazu benutzt werden, um dem Eingabe-Ausgabe-Werk
Wie aus Fig. 11 ersichtlich, enthalten die Rück- über die Sammelleitung94 Daten zuzuführen,
kopplungsschaltungen 57 und 59 Kreise, die dem Das Adressensignal, das den Eingangsgattern der Eingabe-Ausgabe-Werk mitteilen, daß ein externer Speicherbank 10 oder der Speicherbank 12 von dem Funktionsablauf freigegeben ist, und die dem Pro- Rechenwerk zugeführt wird und das beispielsweise grammsteuerwerk beider Geräte anzeigen, daß ein 40 die Bit-Stellung 05 hat, ist von der Adresse abhängig, Rechenzyldus freigegeben worden ist. Ein NAND- die entweder in dem Programmzähler oder in dem Gatter JOS der Rückkopplungsschaltung 57 wirkt als Pufferspeicher eines der Geräte gespeichert ist.
UND-Gatter und reagiert auf die Signale XTCM, Wie aus F i g. 14 ersichtlich, sprechen die als PiZFlOl und £104 der Bank 10, um ein Signal UND-Gatter arbeitenden NAND-Gatter 133 und 135 OECC100 dem NAND-Gatter 107 zuzuführen, das 45 auf Signale vom Gerät Pl an, nämlich auf die Sials ODER-Gatter wirkt. Ein als ODER-Gatter arbei- gnale MYC 02 A und P 05 des Programmzählers bzw. tendes NAND-Gatter 109 spricht auf Signale OXTCA MYC 03 A und Zi 05 des Pufferregisters, um ein Signal und OXTCB an, durch die von den GerätenPl und OADROSA dem NAND-Gatter 137 zuzuführen, das P 2 äußere Funktionen aufgerufen werden, und bilden als Negator wirkt und das Signal ADR 05 A bildet, das Signal XTCM. Ein gleichartiges Signal von der 50 Ein Leiter der Rechenwerk-Adressensammelleitung Rückkopplungsschaltung 59, nämlich das Signal 27 des GerätesPl (Fig. 2) empfängt die letzte Stelle OECC200, wird dem Gatter 107 zugeführt, das ein der Adresse oder das Signal ADR 05 A der 13stelligen Signal ECC bildet, welches anzeigt, daß ein äußerer Adresse, die dem Adressenregister zugeführt werden Befehl zu dem Eingabe-Ausgabe-Werk kommt. Ein kann. Um auf eine Adresse aus dem Gerät P 2 an-NAND-Gatter 115 der Rückkopplungsschaliung 59 55 sprechen zu können, empfangen die NAND-Gatter reagiert auf Signale XTCM, PHY201 und £204 und 139 und 140 die Signale MFC 02 S und P05 bzw. bildet ein Signal OECC 200. Ein als ODER-Gatter MYC 03 B und B 05, die alle aus dem Gerät P 2 stamwirkendes NAND-Gatter 111 spricht auf Signale men, um das Signal OADR05B zu bilden, das in O£105 und O£205 der entsprechenden Speicher- dem Negator 143 zum Adressensignal ADR 05B umbänkelO und 12 an und bildet ein Rückkopplungs- 60 geformt wird. Die Signale MYC 03A und MYC03B signal EA UA, das dem Phasenzähler des Programm- sind Steuersignale, die von den Geräten gebildet wersteuerwerkes des Gerätes Pl anzeigt, daß ein Spei- den, um Daten von dem Pufferspeicher auf die Adrescherzyklus freigegeben worden ist. Ein als ODER- sensammelleitung zu übertragen. Eine der Gatter-Gatter eingesetztes NAND-Gatter 113 spricht auf anordnung nach F i g. 14 gleichartige Anordnung ist Signale OE106 und O£206 an, um ein Signal EA UB 65 in jedem der Geräte Pl und P 2 für jedes der anderen zu bilden, das dem Gerät P 2 anzeigt, daß ein Spei- Bits der Stellen 6 bis 17 der gesamten, 13 Bits umfascherzyklus freigegeben worden ist. senden gemeinsamen Speicheradresse vorgesehen.
Die Datenwähler 45 und 47 enthalten, wie aus Die zur Bankwahl dienenden Teile der Adressen,
17 18
beispielsweise ADR 04 A und ADR 04 B, werden in 161 das Signal MYC107 bildet. Die Signale jedem Gerät durch gleichartige Gatteranordnungen MYC106A, MYC106B und MYC107 werden in gebildet. Es sei erneut bemerkt, daß bei dem darge- der Steuerschaltung 11 und die Signale MYC206 A, stellten Ausführungsbeispiel nur 14 Bits benötigt MYC206B und MFC207 für die Bank 12 in der werden, um den Speicher zu adressieren, weil nur 5 Steuerschaltung 15 mit Hilfe einer gleichartigen, nicht zwei Bänke vorhanden sind, daß jedoch im Rahmen dargestellten Gatteranordnung gebildet, der Erfindung auch 15 oder mehr Bits Verwendung Wie aus F i g. 17 ersichtlich, enthält die Wählfinden können. Eine Adresse von dem Eingabe-Aus- schaltung 33 Gatter 189 und 191, die als UND-Gatter gabe-Werk wird beispielsweise von äußeren Geräten arbeiten. Das Gatter 189 spricht auf einen Aufruf auf die 14Leiter der Adressensammelleitung90 des io XTCA (Fig. 22) einer äußeren Funktion durch das Eingabe-Ausgabe-Werkes gegeben, wobei 13 Bits den Rechenwerk und ein Speicherphasensignal PHY100 Gattern des Adressenregisters (Fig. 5) als Signale wie an, das am Ende eines Speicherzyklus auftritt. Das z.B. LRMAB05 (Fig. 17) zugeführt werden, wäh- Gatter 191 empfängt ebenfalls das SignalPHY100, rend 1 Bit zu den Wählschaltungen 33 und 34 ge- einen Rechenwerk-Speicheraufruf MYCOl und ein langt. 15 Signal OREQ1, das true ist, wenn ein vorrangiger
Das Datenregister 24 der Speicherbank 10 enthält Eingabe-Ausgabe-Auftrag nicht freigegeben ist. Weidie Flipflops DlOO bis D117, wie in Fig. 15 ange- terhin reagieren beide Gatter 189 und 191 auf das Bit deutet. Der Flipflop D100 spricht an seinen Informa- der höchsten Stelle der Adresse, das sich im NULL-tionseingängen auf ein Signal OSAML100 an, das Zustand befindet, d. h. auf das Signal OADR 04 A, von einem nicht dargestellten Leseverstärker gebildet 20 das einen Speicheraufruf für die Bank 10 darstellt, wird, wenn Informationen aus dem Speicher ausge- Ein ODER-Gatter 163 empfängt das Ausgangssignal lesen werden, und auf ein Signal OSDM100, wenn OXTFlA des Gatters 189 und das Ausgangssignal neue Daten dem Register entweder von dem Rechen- OSMClA des Gatters 191 als Eingangssignale, um werk oder dem Eingabe-Ausgabe-Werk zugeführt daraus das FreigabesignalRAQlA für den Aufruf werden. Ein als UND-Gatter arbeitendes NAND- 25 der Bank 10 durch das Rechenwerk des Gerätes Pl Gatter 143 spricht auf ein Signal JS 00,4 des Puffer- zu bilden. Um ein Freigabesignal für einen Aufruf registers des Gerätes Pl und ein Signal MYC106 A durch das Rechenwerk des Gerätes P 2 zu bilden, an, das einen Auftrag des Gerätes Pl für einen sprechen die als UND-Gatter arbeitenden NAND-Rechenwerk-Schreibzyklus (Fig. 16) anzeigt. Ein Gatter 165 und 167 auf Signale ORAQIA, um den NAND-Gatter 145, das ebenfalls als UND-Gatter 30 geringsten Vorrang zu schaffen, sowie auf die Signale arbeitet, spricht auf das DatensignalLRMDB00 des XTCB, OADR04B und PHY100 bzw. ORAQlA, Eingabe-Ausgabe-Werkes und das SignalMYC107 PHFlOO, MYCOlB, OADR04B und OREQl an. an, das einen Auftrag für einen Eingabe-Ausgabe- Ein NAND-Gatter 169, das als ODER-Gatter arbei-Werk-Schreibzyklus (Fig. 16) darstellt. Ein als UND- tet, spricht auf Signale OXTFlB und OSMClB an, Gatter wirkendes NAND-Gatter 151 spricht auf die 35 um das Freigabesignal RAQIB für das Gerät P2 zu Signale B 00 B und MYC106 B aus dem Gerät P 2 an. bilden. Die Wählschaltung 33 enthält weiterhin ein Die Steuereingänge der Flipflops D100 bis D117 Gatter 171, das als UND-Gatter arbeitet und auf ein sind an eine das true-Niveau darstellende Spannungs- Speicheraufruf MAR des Eingabe-Ausgabe-Werkes, quelle von +5 V angeschlossen. Eine gleichartige ein Signal OCDE 17 M, das den Zustand meldet, daß Gatteranordnung ist in jedem der Flipflops DlOl bis 40 ein Aufruf einer äußeren Funktion nicht vorliegt, das D117 angeordnet, abgesehen davon, daß sich die Phasenzeitsignal PHFlOO und das Adressenbit Datensignale des Rechenwerkes und des Eingabe-Aus- OLRMAB 04 von dem Eingabe-Ausgabe-Werk für die gabe-Werkes an der entsprechenden Bit-Stelle befin- Bank 10 bestimmten Signals anspricht, um das Signal den. Die Flipflops D200 bis D217 des Datenregisters OREQl zu bilden. Ein als ODER-Gatter arbeitendes 21 der Bank 12 sind den in Fig. 15 gezeigten Flipflops 45 NAND-Gatter 173 spricht auf Auf ruf signale CD£17^4 gleich, jedoch werden ihnen Steuersignale MYC 206A, und CDEIlB für äußere Funktionen an und bildet MYC206B und MFC207 statt der Signale daraus das Signal OCDE17M. Ein als Negator arbei- MYC106A, MYC106B und MYC107 zugeführt. tendes NAND-Gatter 175 spricht auf das Signal Das Schreibtaktsignal MYC106 A für das Rechen- OREQl an und bildet daraus das Freigabesignal werk des Gerätes Pl, das von der Steuerschaltung 11 50 REOl für einen Eingabe-Ausgabe-Auftrag an die geliefert ist, wird, wie aus Fig. 16 ersichtlich, von Bank 10, welches Freigabesignal dem Eingabe-Auseinem NAND-Gatter 153 in Abhängigkeit von dem gabe-Werk 70 (Fig. l)"zugeführt wird. Signal OMYC106 A gebildet. Ein NAND-Gatter 155 Die Bankwählschaltung 34 für die Bank 12 enthält
arbeitet als UND-Gatter in Abhängigkeit von einem eine nicht dargestellte Gatteranordnung, die auf die Speicher-Lesezeit-Phasensignal PHY102, einem Re- 55 gleichen Signale anspricht, abgesehen von den Sichenzyklussignal£105 für das GerätPl und einem gnalen PHY200 und OREQ2 an Stelle der Signale Schreibzyklussignal £103, um das Signal OMYC106 A PHFlOO und OREQl, um Freigabesignale RAQ2A zu bilden. Ein als UND-Gatter arbeitendes NAND- und RAQ2B für einen Aufruf des Rechenwerkes an Gatter 157 spricht auf Signale PH102, £106 und die Bank 12 zu geben. Das Freigabesignal REQ 2 für £103 an, von denen das Signal £106 das Gerät P 2 60 einen Aufruf des Eingabe-Ausgabe-Werkes für die anzeigt, um die Signale OMYC106B und MYC106B Bank 12 wird von einer Gatteranordnung gebildet, zu bilden. Zur Bildung des Schreibtaktsignals des das der Anordnung in der Bank 10 gleich ist. MYC107 des Eingabe-Ausgabe-Werkes arbeitet ein Wie aus Fig. 18 ersichtlich, wird ein Steuersignal
NAND-Gatter 159 als UND-Gatter in Abhängigkeit MYCOlA, das ein Speicheraufruf durch das Provon dem Speicherphasensignal PHFlOl, einem Ein- 65 grammsteuerwerk des Gerätes Pl ist, von einem gabe-Ausgabe-Zvklussignal£104 und einem Schreib- NAND-Gatter 177 gebildet, das als Negator arbeitet Zyklussignal £103, um das Signal OMYC107 zu und auf ein Signal OMFCOl^ anspricht. Ein als bilden, das nach einer Negation im NAND-Gatter UND-Gatter arbeitendes NAND-Gatter 179 bildet
19 20
das Signal OMTCOl^l in Abhängigkeit von Signalen nung nach der Erfindung alle Flipflops, einschließlich OLE V 04 und PHAO, 'wenn sich das Gerät Pl in F 07, durch ein Hauptlöschsignal zurückgestellt werdem richtigen Zustand befindet, um einen Speicher den, außer dem Flipflop FOl. Ein als UND-Gatter aufzurufen. Ein SignalMYCOlB für das GerätP2 arbeitendes NAND-Gatter 179 bildet das Signal wird durch eine gleiche, nicht dargestellte Gatter- 5 ORFX, das zur Bildung von RFX einer Negation anordnung in Abhängigkeit von Signalen OLEV 04 unterworfen wird, in Abhängigkeit von einem Be- und PHA 0 des Gerätes Pl gebildet. fehlscodesignal CDE14, einem Taktsignal PHA 3 des An Hand der Fig. 19 und 20 soll nun der Füh- Programmsteuerwerkes, dem Stufensignal LEVOO rungs-Funktions-Flipflop FOl und der Führungs- des Programmsteuerwerkes und einem Codeumfor-Steuer-Flipflop F07 des Indikators 76 nach Fig.l io mersignal CDM 23. Ein als ODER-Gatter arbeitendes näher erläutert werden. Es sei bemerkt, daß gleich- NAND-Gatter 181 spricht auf die Codeumformerartige Indikator-Flipflops in jedem der Geräte Pl signale OCDM-2 und OCDM-3 an, die Codeumfor- und Pl vorhanden sind, also auch in dem Indikator mer für einen Stellbefehl bzw. einen Rückstellbefehl 81 des Gerätes P1, und auch in weiteren Geräten, darstellen und das Signal CDM 23 bilden. Ein Codewie dem Gerät P3, wenn solche weiteren Geräte in i5 umformer wird bei dem fünfstelligen Befehlscode der Gesamtanlage vorhanden sind. Der Flipflop FOl verwendet, um die verfügbare Anzahl von Geräteerfüllt in jedem Gerät die Funktion, das andere Gerät befehlen zu erhöhen.
an einer Übernahme der Führungs-Steuerung zu Wenn sich der Flipflop FOl im true-Zustand behindern, bis das Gerät, das die Führungs-Steuerung findet, wird er in Abhängigkeit von einem Stell- oder innehat, das Führungs-Programm, also gerade lau- ao Rückstellbefehl in diesem Gerät zurückgestellt. Ein fende Programm oder ein Abschaltprogramm be- decodiertes Stell- oder Rückstellsignal RFX und ein endet hat. Der Flipflop FOl wird in den true-Zustand Signal C 05 des Steuerregisters, das den Indikatorin Abhängigkeit von einem Stellbefehl gestellt, das Flipflop FOl bezeichnet, werden dem NAND-Gatter von dem Speicher während eines Programmablaufs 188 zugeführt, das als UND-Gatter arbeitet und abgeleitet wird, um die Führungs-Steuerung zu erhal- 25 seinerseits ein Signal ORSF 01 einem NAND-Gatter ten. Ein Signal RFX, das das Stell- oder Rückstell- 190 zuführt, das als ODER-Gatter arbeitet und den glied eines Befehls darstellt, ein Signal CDM-I, das Flipflop FOl zurückstellt. Das Signal FOl wird dem einen Codeumformer für einen Stellbefehl darstellt, Gatter 190 zugeführt, um das Steuersignal während und das Signal C 05, das im true-Zustand in seiner des Stellens des Flipflops FOl zu liefern. Stellung im Befehlswort den Zustand EINS zur Be- 30 Der Führungs-Steuer-Flipflop F 07 erfüllt in jedem zeichnung des Indikator-Flipflops FOl darstellt, und Gerät die Funktion, die Führungs-Steuerung für dieein Führungs-SteuerangsgliedF07, das anzeigt, daß ses Gerät in Abhängigkeit von einem Stellbefehl andas Gerät die Führungs-Steuerung innehat, werden zunehmen, während die Führungs-Steuerung dem einem NAND-Gatter 180 zugeführt, das als UND- anderen Gerät entzogen wird, und erfüllt weiterhin Gatter arbeitet und ein false-Signal bildet, wenn alle 35 die Aufgabe, auf einen Rückstellbefehl oder bsi Eingangssignale sich auf dem true-Niveau befinden, einem Ausfall ein anderes Gerät zu veranlassen, die um den Führungs-Funktions-Indikator in den true- Führungs-Steuerung zu übernehmen. Wie aus F i g. 20 Zustand zu stellen. Der Flipflop FOl wird auch in ersichtlich, spricht ein als UND-Gatter arbeitendes Abhängigkeit von einem Abschaltauftrag in den true- NAND-Gatter 192 auf ein Signal B14 an, das von Zustand gestellt, wenn der Flipflop FOl sich im 40 einer EINS in der Stellung des Stellbefehlswortes abfalse-Zustand befindet und ein· Signal NPT, das geleitet ist, die dem Indikator-FlipflopF07 entspricht, einen Abschaltauftrag anzeigt, ein Signal FEN, das sowie auf ein Codeumformersignal CDM-I für den von dem Rechenwerk erzeugt wird, wenn eine Stellbefehl, auf das Signal RFX, das von einem Steil-Rechenoperationabgeschlossen ist, um die Steuerung -oder Rückstellbefehl abgeleitet ist (Fig. 19), und auf das Programmsteuerwerk zurückzuübertragen, 45 auf ein Signal KXFB von einem anderen Gerät, wel- und ein Signal OFOl einem NAND-Gatter 182 züge- dies Signal true ist, wenn das andere Gerät sich nicht führt werden, das als UND-Gatter arbeitet und seiner- im Zustand der Führungs-Steuerung oder der Fühseits über ein Negator-Gatter 184 mit einem NAND- rungs-Funktion befindet. Das Signal OSSF 07 wird Gatter 186 verbunden ist, das als UND-Gatter arbei- von dem Gatter 192 einem Informationseingang des tet und zur richtigen Zeit reagiert, die von den Signa- 50 Flipflops F 07 des gleichen Gerätes zugeführt sowie lenLEVOO und PHAO bestimmt ist, um den Füh- über ein Gatter 202 den FlipflopsF07 aller anderen rungs-Funktions-Indikator zu stellen. Die Flipflops Geräte, um diese Flipflops zurückzustellen. Dem X 06 bis X 03 werden decodiert, um die Stufe 00 zu Flipflop F 07 wird weiterhin ein Signal ORSF 07 B bilden, und die Phasenzähler-Flipflops X 02 und ZOl zugeführt, um dieses Gerät zu zwingen, die Führungsdes Programmsteuerwerkes steuern die Phase des 55 Steuerung als Ergebnis der befohlenen Rückstellung vierphasigen Zyklus. Das Signal NPT ist true, solange des Flipflops F 07 eines anderen Gerätes zu übernehein Abschaltauftrag vorliegt, das Gerät die Füh- men. Es sei erneut bemerkt, daß der Buchstabe B am rungs-Steuerung ausübt und keine Führungs-Funktion Ende der Ausdrücke wie OSSF 07 B und ORSF 07 B ausführt. Das Signal FEN ist true bei der Beendigung anzeigt, daß das Signal von einem gleichartigen Gateines Befehls durch das Rechenwerk. Das Signal 60 ter in einem anderen Gerät abgeleitet worden ist. Um LEFOO ist true bei der Vollendung eines vorher- weiterhin einen Einzelbetrieb oder einen Simultangehenden Befehls, und das Signal PHA 0 ist true, betrieb zu ermöglichen, wird ein Signal SWMSM, das wenn der Phasenzähler (Flipflops ZOl und Z 02) des von den Schaltern 33 und 34 nach F i g. 1 abgeleitet Programmsteuerwerkes sich in dem Ausgangszustand ist und bei einem gewählten Einzelbetrieb ständig auf seiner Modulo-4rZählung befindet. Der Flipflop FOl 65 false-Niveau gehalten wird, dem Flipflop F 07 zugekann außerdem in Abhängigkeit von einem Haupt- führt, um den Flipflop zu stellen und in jedem der löschsignal OMCR gestellt werden, wenn dieses Si- Geräte Pl und P 2 im true-Zustand und daher in gnal true wird. Es sei bemerkt, daß bei einer Anord- fortdauernder Führungs-Steuerung zu halten.
Der Flipflop F 07 wird in Abhängigkeit von einem Rückstellbefehl durch das Signal RFX und ein Signal B14 zurückgestellt, das den Flipflop F 07 bezeichnet. Diese Signale werden einem NAND-Gatter 194 zugeführt, das als UND-Gatter wirkt und ein Signal 5 ORSF 07 bildet. Ein als ODER-Gatter arbeitendes NAND-Gatter 202 spricht auf das Befehls-Rückstellsignai ORSF 07, ein Signal OSSF 07 B eines anderen Gerätes, das die Führungs-Steuerung übernimmt und ein anderes Gerät zurückstellt, von dem die Führungs-Steuerung übernommen worden ist, ein Hauptlöschsignal OMCR und das Signal F 07 von dem true-Ausgang des Flipflops F 07 an. Dieses Ausgangssignal F 07 wird dem Gatter 202 zugeführt, um einen Steuereingang zum Rückstellen des Flipflops und zum Stellen des Flipflops zu haben, wenn das Gatter 192 beaufschlagt wird. Ein als ODER-Gatter wirkendes NAND-Gatter 203 spricht auf Signale OfOl, OSSFOl und OSSF 07 an, um zusammen mit einem Signal F 07 dem NAND-Gatter 206 ein Signal zuzuführen. Das NAND-Gatter 206 arbeitet als UND-Gatter und bildet das Signal KXF, das einem dem Gatter 192 entsprechenden Gatter in anderen Geräten zugeführt wird, um die anderen Geräte daran zu hindern, die Führungs-Steuerung zu übernehmen.
Die Signale OFOl, OSSF 01 und OSSF 07 werden dem Gatter 203 normalerweise auf true-Niveau zugeführt. Sobald eines oder alle dieser Signale false werden, wird dem Gatter 206 ein true-Signal zugeführt, das dann in Verbindung mit dem Signal F07, das ebenfalls true ist, das Signal KXF den anderen Geräten auf false-Niveau zuführt, um die anderen Geräte an der Übernahme der Führungssteuerung zu hindern. Wenn das Signal OFOl false ist, hat das erste Gerät eineFührungs-Funktion,unddas andere Gerät ist daran gehindert, die Führungs-Steuerung zu übernehmen. Wenn von beiden Geräten Pl und P 2 Anfragen für eine Führungs-Steuerung und Führungs-Funktion zugleich vorliegen und das Signal OSSF 01 in beiden Geräten false wird, verhindert das Gatter 203 ein Stellen des Flipflops F 07 im anderen Gerät. Wenn Anfragen für eine Führungs-Steuerung gleichzeitig vorliegen und eines der Geräte bereits die Führungs-Steuerung innehat, F 07 ist dann true, so bildet dieses Gerät das Anfragesignal OSSF07, um den Führungs-Steuer-Flipflop während der gleichen Taktperiode zu stellen, damit das Gerät, das die Führungs-Steuerung nicht innehat, einen Zustand annimmt, in dem es das Signal OSSF 07 bildet. Infolgedessen behält das Gerät, das die Führungs-Steuerung innehatte, diese Führungs-Steuerung, weil das Signal OSSF 07 in dem Gerät, das nicht die Führungs-Steuerung hatte, von dem Signal KXFB daran gehindert ist, true zu werden. Daher bleibt der Flipflop F 07 in dem Gerät, das die Führungs-Steuerung innehat, gestellt.
Das Gatter 202 reagiert auch auf ein Versagen dar Leistungsversorgung oder ein Störsignal der Form 208, das von einem Fehler in der Energiequelle 77 oder 79, von einer Schutzschaltung des Speichers oder Teiles des Speichers herrühren kann, mit dem das Gerät arbeitet, um den Flipflop F 07 zurückzustellen und ein anderes Gerät zu zwingen, die Führungs-Steuerung zu übernehmen. Dem Informationseingang des Flipflops F 07 wird ein Signal OFAILB von dem anderen Gerät zugeführt, so daß ein Fehler in einem Gerät das andere Gerät zwingt, die Führungs-Steuerung zu übernehmen. Der durch das Signal der Form 208 angezeigte Fehler ist nicht auf Fehler der Energieversorgung beschränkt, da jede Art eines Fehlerzustandes in einem Gerät oder Speicher oder das Ergebnis eines Programms, beispielsweise eines Prüfprogramms, dazu benutzt werden kann, nach dem erfindungsgemäßen Prinzip die Übergabe der Führungs-Steuerung zu erzwingen. Es sei bemerkt, daß ein Rückstellbefehl das Gatter 194 steuern kann, um ein anderes Gerät zur Übernahme der Führungs-Steuerung zu veranlassen, wenn ein langes Abschaltprogramm von dem ersten Gerät eingegeben wird.
Wie aus den Fig. 21 und 22 ersichtlich, enthält die Folgesteuerungseinheit 64 des Programmsteuerwerkes Flipflops ZOl bis X 06, die der Taktgebung und der Steuerung innerhalb des Programmsteuerwerkes dienen. Wie bereits vorher behandelt, erfüllt das Programmsteuerwerk die Aufgabe, Befehle aus dem Speicher abzuleiten, gemäß dem Befehl aus dem Speicher einen Operanden abzuleiten und dann die Steuerung an das Rechenwerk abzugeben. Die Phasenzähler-FlipflopsZOl und Af 02 des Programmsteuerwerkes, die die Phasensignale PHA 0, PHAOl, PHA 02 und PH A 03 bilden, sind mit dem Phasenzähler (£101, £102 nach F i g. 6) der Speichereinheit synchronisiert, die einen vierphasigen Lese-Schreib-Zyklus mit den Phasen PHYOl, PHY02, PHY 02 und PHY04 haben. Der Flipflop ZOl, der die letzte Bit-Stelle des vierphasigen Zählzyklus darstellt, spricht an seinen Informationseingängen auf Signale OSMCIA und OPHA 2 und an seinem Steuereingang auf ein true-Signal an. Das Signal OSMCIA ist ein Startsignal für den Speicherzyklus, das von den Zuständen der Flipflops Z 03 bis Z 06 im Gerät Pl gebildet wird. Der Flipflop Z 02 spricht an seinem Informationseingang auf ein Signal OPHAl und an seinen Steuereingang auf ein Signal ZOl an, das von dem true-Ausgang des Flipflops ZOl gebildet wird. Der Zählerstand der Flipflops Z 02 und ZOl wird in üblicher Weise decodiert, ähnlich wie es an Hand F i g. 7 veranschaulicht ist, und bildet die Signale PHA 00, PHAOl, PHA 02 und PHA 03.
Der Stufenzähler des Programmsteuerwerkes enthält die Flipflops Z 03 bis Z 06, die auf den decodierten Befehl ansprechen, der in dem Steuerregister 62 enthalten ist, außerdem auf die Phasenzahl der FUpflcpsZOl und Z 02 sowie auf andere Steuersignale, um die bestimmte Art des Speicherzyklus zu steuern, die von dem Programmsteuerwerk gewünscht wird. Beispielsv/eise wird ein Befehlszyklus eingeleitet, wenn die FlipflcpsZG6, Z ©5, Z 04 und Z 03 in den Zuständen 0000 sind, um das Signal LEVOO zu bilden. In der folgenden Tabelle ist der Stufenzählcode der Folgesteuerungseinheit des Programmsteuerwerkes aufgeführt:
Stufe AO6-XC3 Opsration Befehl
00 0000 Indexregister
01 0001 Rechenwerk-Operand
02 0010 Addieren
03 0011 Leerlauf
04 0100 Index ersetzen
05 0101 Ableiten des Realzeittaktes
12 1010 Ersetzen des Realzeittaktes
13 1011 Ableiten des Betriebszeittaktes
14 1100 Ersetzen des Betriebszeittaktes
15 1101 Abschalten des Rücksprung
16 1110 registers
Abschalten des Eingaberegisters
17 1111
23 24
Die Flipfiops X 03 bis Z 06 eines jeden Gerätes tendes NAND-Gatter 251 spricht auf die Signale
werden durch übliche, nicht dargestellte Decodierer OXOl, X02, X 03, X04, X05 und X06 an und bildet
gestellt und decodiert, wie es in der Technik bekannt das Zustandssignal OSTAYIl. Das Signal O55X052
ist. Nicht alle der Steuervorgänge werden im ein- wird von einem NAND-Gatter 243 gebildet, das als zelnen beschrieben, denn sie sind von bekannter Art. 5 UND-Gatter arbeitet und auf ein Signal OECC sowie
Der Flipflop X 03 spricht an seinem Informationsein- ein Signal XTC reagiert. Das Signal OECC wird von
gang auf ein Signal OSSX 032 an. Ein NAND-Gatter einem Negator-Gatter 245 aus dem Signal ECC ge-
212, das als ODER-Gatter wirkt, spricht auf Signale bildet, bei dem es sich um die Anforderung einer
OLEV12, OLEV14 oder OLEV16 an, die Takt- und äußeren Funktion handelt (F i g. 11). Das Signal XTC Abschaltoperationen darstellen, und führt ein Signal 10 wird von einem Negator-Gatter 249 geliefert, welches
55X032 an ein Negator-Gatter 214, welches das Si- das Signal OXTC von einem Gatter 247 empfängt,
gnal 055X032 bildet. Der Steuereingang des Flipflops das auf die Signale CDE17, LEVOA und F07 an-
X 03 empfängt das Signal CCX 03, das von einem als spricht. Das Signal LEV 04 zeigt eine Operation einer
ODER-Gatter arbeitenden NAND-Gatter 216 gebil- äußeren Funktion an. Das Signal F 07 zeigt an, daß det wird, das auf die Signale OPHA 3 und OSTAYIl 15 das Gerät die Führungs-Steuerung innehat, wie es für
anspricht. Ein NAND-Gatter 218, das als UND- ein Gerät nötig ist, daß die Operation einer äußeren
Gatter arbeitet, spricht auf Signale LEVYI und Funktion steuert.
PHA 2 an, die einen Zyklus zum Abschalten des Ein- Der Stufen-Flipflop X06 repräsentiert die erste gaberegisters bzw. die dritte Phase der Zählung von Stelle des Stufenzählers und empfängt an seinen In-XOl und X 02 darstellen. Das Gatter 218 bildet das 20 formationseingängen die Signale 055X061 und den Zustand 172 repräsentierende Signal OSTA172 055X062 sowie das Signal CCX 06 an seinem Steuerfür dieses Gerät. eingang. Ein als ODER-Gatter arbeitendes NAND-Die Informationseingänge des Flipflops X 04 nach Gatter 246 spricht auf Signale OLjBF 12, OLEV13, Fig. 22 sprechen auf Signale055X042 und OXTR OLEVU oder OLEV16 an, um ein Signal55X061 an. Ein als ODER-Gatter arbeitendes NAND-Gatter 25 durch ein Negator-Gatter 248 dem Informationsein-222 spricht auf ein Signal OLEV12 und ein Signal gang des Flipflops X 06 zuzuführen. Ein als UND-OLE V16 an, welche eine Decodierung der Flipflops Gatter arbeitendes NAND-Gatter 250 spricht auf Si-X 06 und X 03 für eine Taktoperation sind, und bildet gnale LEVOO, GTX 061, PHAO und PCG an und ein Signal 55X042, das in dem Gatter 244 einer Nega- bildet das Signal 055X062. Das Signal GTX 061 wird tion unterworfen wird. Ein als UND-Gatter arbeiten- 30 von einem Negator-Gatter 252 aus dem Signal des NAND-Gatter 226 spricht auf ein Abschaltsignal OGTX 044 gebildet, das von dem Gatter 226 geliefert NPT, auf ein Signal FEN, das anzeigt, daß das wird. Das dem Steuereingang des Flipflops X 06 zuRechenwerk eine Operation vollendet hat, und auf geführte Signal wird von einem NAND-Gatter 256 ein Signal OFOl an, das anzeigt, daß eine Führungs- gebildet, das als ODER-Gatter arbeitet und auf die Funktion in diesem Gerät nicht ausgeführt wird. Das 35 Signale 055X062, OPHA 3, OMCR und Ο5Γ.4Γ72 Gatter 226 führt ein Signal OGTX 044 einem Negator- anspricht.
Gatter 228 und dann als Signal GTX 044 einem Die Schaltung zum Stellen des Flipflops Kl, der NAND-Gatter 230 zu, das als UND-Gatter arbeitet. dazu dient, den Inhalt des Addierers 52 (Fig. 1) um Dieses Gatter empfängt außerdem Signale LEV00, eins zu erhöhen, enthält gemäß Fig. 23 ein als PHA 0 und PCG und bildet das Signal OXTR. Das 40 ODER-Gatter arbeitendes NAND-Gatter 271, das SignalPCG wird von dem Rechenwerk bei der VoI- auf die Signale OMYC161 (Fig. 25) und OSTAUl lendung eines Befehles gebildet und ermöglicht dem anspricht. Das Signal OSTA122 wird von einem als Programmsteuerwerk, mit dem nächsten Befehl fort- UND-Gatter arbeitenden NAND-Gatter in Abhängigzufahren. Die Decodierung einer Rechenoperation zur keit von Signalen LEV 12 und PHA1 gebildet. Ein Bildung des Signals PCG ist in der Technik bekannt 45 Negator-Gatter 275 ist zwischen das Gatter 271 und und wird hier nicht weiter behandelt. Der Steuerein- den Informationseingang des Flipflops Kl eingeschalgang des Flipflops X 04 reagiert auf das Signal tet. Die Operation eines Paralleladdierers zum Ein-CCX04, das von dem als ODER-Gatter arbeitenden geben von plus »eins« in die letzte Stelle zur Er-NAND-Gatter 234 gebildet wird. Das Gatter 234 höhung der Adresse ist in der Technik bekannt, empfängt die Signale OXTR, OPHA3, OMCR und 50 In Fig. 24 ist die Gatteranordnung dargestellt, die OSTAYIl. Der Flipflop X 04, wird in den true-Zu- zur Bildung eines Indikator-Sprungbefehles SKI dient, stand gestellt, um eine Abschaltoperation zu steuern. der in jedem Gerät dazu benutzt wird, um festzu-Die Informationseingänge des Flipflops X05 emp- stellen, ob eine Führungs-Steuerung hergestellt worfangen die Signale 055X051 und 055X053, während den ist. Wie später noch im einzelnen erläutert wird, der Steuereingang auf das Signal CCX 05 anspricht. 55 werden Teile des Indikator-Sprungbefehlswortes auf Ein als ODER-Gatter arbeitendes NAND-Gatter 240 die Steuer- und Pufferregister übertragen, die eine empfängt das decodierte Signal OCDEYI eines äuße- EINS in Stellungen aufweisen, die den zu überprüfenren Funktionsbefehles oder ein Signal OCDS 45, um den Indikatoren entsprechen. Wenn alle Indikatorein Signal GTX 052 einem NAND-Gatter 242 zuzu- Flipflops, die durch eine EINS spezifiziert sind, geführen, das als UND-Gatter arbeitet und das außer- 60 stellt sind, überspringt das Gerät unabhängig von dem dem das Signal LEFOO empfängt, um ein Signal Zustand der unbezeichneten Indikatoren einen Befehl, 055X051 zu bilden. Das Signal OCDS 45 wird von wonach das Programm auf ein Führungs-Programm einem NAND-Gatter 241 gebildet, das als Und-Gatter übertragen kann und die Führungs-Steuerung erreicht in Abhängigkeit von Signalen CDE19, OCDE 97 und ist. Die NAND-Gatter 283, 285, 287, 289, 291, 293, Cl arbeitet. Das Steuersignal CCXOS wird von einem 65 295, 297, 301 und 303, die alle als ODER-Gatter UND-Gatter 244 gebildet, das als ODER-Gatter arbeiten, sprechen auf die Signale C05 und OFOl arbeitet und auf Signale OPHA 3, OLEV 04, OMCR bzw. C 06 und OF 02, C 07 und OF 03, C 08 und und OSTA172 anspricht. Ein als UND-Gatter arbei- OF04, BU und OF05, 513 und OF06, 514 und
109 549/428
25 26
OFOl, B15 und OF 08, 516 und OF 09 sowie 517 höherer Priorität bilden. Das Signal NXN1 wird von und OFlO an und führen ihre Ausgangssignale einem einem als ODER-Gatter arbeitenden NAND-Gatter als UND-Gatter arbeitenden NAND-Gatter 305 zu, 300 gebildet, das auf ein Signal ZIl eines Abschaltwelches das Signal OSKP bildet. Ein NEGATOR- Steuer-Flipflop und ein Verriegelungssignal ONPR1 Gatter 307 bildet daraus das Signal SKP, das dazu 5 anspricht. Das Signal ZIl erhält ein false-Signal benutzt wird, die Operation des Gerätes in ein Füh- NXN1 aufrecht, so daß ein Abschaltprogramm vollrungs-Programm zu überführen. ständig abläuft, unabhängig von Änderungen anderer
An Hand Fig. 25 soll nun der Flipflop K 6, der Abschalt-Prioriätssignale, beispielsweise von ONPR1 _t die Übertragung des Inhaltes des Programmzählers in und ONPR^2. Es sei bemerkt, daß Gatteranordden Addierer, beispielsweise während der normalen io nungen gleich der Anordnung nach Fig. 27, die aller-Erhöhung der Adresse des nächsten Befehles oder dings eine andere Priorität haben, für jeden Abschaltwährend eines Indikator-Sprungbefehles steuert, er- Flipflop N1 benutzt werden.
läutert werden. Ein als UND-Gatter arbeitendes DieAbschalt-SteueranordnungnachFig. 28 enthält
NAND-Gatter 309 spricht auf die Signale CDE19, eine ODER-Gatter-Schaltung 302, die auf eines der LEV04, CDE94, SKP und ein Codeumformungs- 15 Signale ONPR1 anspricht, um ein Signal ONPR einem signal CDMl an. Die Signale ADE19 und CDE 94, als UND-Gatter arbeitendem NAND-Gatter 306 zudie durch eine Oktaldekodierung der beiden ersten zuführen. Das Signal ONPR nimmt den true-Zustand Bits und der drei Bits eines 5 Bit umfassenden Be- an, wenn ein beliebiges der Eingangssignale in dem fehlscode im Steuerregister gebildet werden, bilden vorhergehenden Gatter false wird, d. h., wenn ein zusammen den Code 14, der unter Verwendung einer 20 beliebiger von 18 Abschaltaufträgen true wird. Ein üblichen, nicht dargestellten Decodierschaltung zu Signal OF 01, das das Fehlen einer Führungs-Funktion Operationen auf die Indikatoren benutzt wird, wie es oder einer Abschalt-Entsperrung anzeigt, und das in der Technik bekannt ist. Die Ziffer 9 in den Code- Signal F 07, das anzeigt, daß das Gerät die Führungsausdrücken, wie z.B. in CDE19 und CDE94, wird Steuerung hat, werden dem Gatter306 ebenfalls zubenutzt, um die erste und die letzte Gruppe der Bits 25 geführt, das das Signal ONPT auf false-Niveau bildet, zu kennzeichnen. Das Signal CDMl ist der Code- wenn alle Eingangssignale true-Niveau haben, und umformer für einen Indikator-Sprungbefehl (SKI). dadurch anzeigt, daß in diesem Gerät eine Unter-Der Flipflop K 6 empfängt an seinem Informations- brechung vorliegt. Ein Negator-Gatter bildet das eingang das Signal OMYC161 und an seinem Steuer- Signal NPT, das dem Gatter 126 (Fig. 22) zugeführt eingang ein true-Signal, um gestellt und nach einer 30 wird, um ein Abschaltprogramm zu steuern, und Verzögerung von der Dauer einer Taktperiode zu- außerdem dem Flipflop FOl nach Fig. 19. Ein Gerät rückgestellt zu werden. spricht auf einen Abschaltauftrag an, wenn es die
An Hand F i g. 26 wird nun ein typischer Abschalt- Führungs-Steuerung hat und nicht eine Führungs-Flipflop TV; des Abschaltregisters 68 nach F i g. 1 er- Funktion oder eine Abschaltfunktion ausführt, läutert, wie es sowohl in dem GerätPl als auch in 35 Der in Fig. 29 dargestellte Steuer-Flipflop ZIl dem Gerät P 2 vorhanden ist. Der Informationsein- spricht an seinem Informationseingang auf ein Signal gang des Flipflops Nt spricht auf ein Abschaltsignal OSSFOl seines Gerätes und ein Signal OSSZOl an, an, das als SEr bezeichnet ist und vom Eingabe-Aus- das von den Signalen des anderen Gerätes abgeleitet gabe-Werk 70 herrühren oder ein Takt-Abschaltsignal ist, die mittels einer UND-Verknüpfung mit dem sein kann, wie es in der Technik bekannt ist. Der 40 Simultan-Einzel-Betriebsumschalter am Gatter 311 Flipflop N1 wird an seinem Steuereingang mit Hilfe durchgeschaltet sind. Wie an Hand Fig. 19 erläutert, eines als ODER-Gatter arbeitenden NAND-Gatters zeigt das Signal OSSFOl einen Abschaltauftrag an, 286 in Abhängigkeit von Signalen Nu ORSN1 und um den Flipflop FOl zu stellen, der in Abhängigkeit das Hauptlöschsignal MCR zurückgestellt. Das Signal von Abschaltaufträgen als ein Abschalt-Entsperrungs- ORSN1 wird von einem als UND-Gatter arbeitenden 45 Flipflop arbeitet. Der Steuereingang des Flipflops ZIl NAND-Gatter 288 gebildet, das seinerseits auf ein ist mit einem NAND-Gatter 310 verbunden, das in Abschalt-Prioritätssignal NPR1 und ein Signal RSN Abhängigkeit von den Signalen OMCR, ZIl, anspricht. Ein als ODER-Gatter arbeitendes NAND- OSTA172 und OMRNB als ODER-Gatter arbeitet. Gatter 290 spricht auf das Signal OSTA172 an, das Das Signal OMRNB wird von einem als UND-Gatter anzeigt, daß ein vorhergehender Abschaltzyklus be- 50 arbeitenden NAND-Gatter in Abhängigkeit von endet worden ist, oder auf ein Signal OGTX11, das Signalen SWMSM und STA HlB gebildet. Wie in anzeigt, daß das andere Gerät den Zyklus unter- Fig. 34 gezeigt, wird der Flipflop ZIl zusammen mit brochen hat. Ein als UND-Gatter arbeitendes NAND- dem Flipflop FOl gestellt und nur in der Stufe 172 Gatter 292 spricht auf ein Signal STA 172 B des zurückgestellt.
anderen Gerätes und ein SignalSWMSM an, das von 55 Wie aus Fig. 30 ersichtlich, spricht der Taktdem Simultan-Einzel-Betriebsumschalter des anderen korrektur-Flipflop Z14 auf einen Taktkorrekturauf-Gerätes empfangen wird. trag nur dann an, wenn das entsprechende Gerät die Wie nun an Hand Fig. 27 erläutert, wird ein Führungs-Steuerung innehat, d.h., wenn sich der typisches Abschalt-Prioritätssignal NPR1 von einem Flipflop F 07 im true-Zustand befindet. Ein Signal Negator-Gatter 294 und von einem als UND-Gatter 60 OTMR wird von einem als UND-Gatter arbeitenden arbeitenden NAND-Gatter 296 geliefert, das auf Ab- NAND-Gatter 314 in Abhängigkeit von einem Taktschaltsignale höherer Priorität, beispielsweise auf die signal SRTMR und einem Signal F 07 gebildet, das Signale ONPR1^1, ONPRt_2 und ONPR1^3 sowie auf sich auf true-Niveau befindet, wenn dieses Gerät die ein Signal NXN1 und ein Signal N1 anspricht, das an- Führungs-Steuerung innehat. Das Taktsignal SRTMR zeigt, daß ein Abschalt-Flipflop N1 gestellt ist. Die 65 kann beispielsweise in Abständen von einer Milli-Signale wie ONPR1^1 stammen von anderen Gatter- Sekunde auftreten und von einem Monoflop-Oszillator anordnungen, die der Gatteranordnung nach F i g. 27 316 erzeugt werden. Der Steuereingang des Flipflops gleich sind, abgesehen davon, daß sie Aufträge Z14 ist mit einem als ODER-Gatter arbeitenden
27 28
NAND-Gatter 318 verbunden, das auf das Signal eine Vielzahl von Speicherbänken im System Ver- OTMR zum Stellen des Flipflops, ein Signal OLEV14, wendung findet, oder zur Auswahl eines bestimmten das true ist, wenn der Taktkorrekturzyklus abge- Teiles eines einzigen großen Speicherfeldes,
schlossen ist, und ein HauptlöschsignalOMCR an- An Hand Fig. 32 in Verbindung mit den Fig. 1, spricht. Der Flipflop Z14 steuert die Bildung eines 5 19 und 20 soll nun die Wirkungsweise eines der Signals LEV 17 mittels nicht dargestellter Gatter- Geräte bei der Übernahme der Führungs-Steuerung schaltungen, die jedoch von der gleichen Art sind, näher erläutert werden. Der Führungs-Steuer-Flipflop wie sie zur Bildung der anderen Stufensignale ver- F 07 wird bei Beendigung eines Arbeitsprogramms wendet werden. Daher wird das Realzeit-Taktkorrek- zur Gewinnung der Führungs-Steuerung durch einen turprogramm ebenfalls nur von dem Gerät gesteuert, io Indikator-Stellbefehl SEI gestellt, bei dem es sich das die Führungs-Steuerung innehat. Ein Taktkorrek- um einen Befehl mit dem Code 14 und dem Augmenturprogramm, das zum Entfernen eines Taktwortes tor 2 handelt. Weiterhin kann der Flipflop F 07 durch aus einem bestimmten Platz im Speicher. Erhöhung einen Rückstellbefehl REl zurückgestellt werden, bei seines Inhalts und Zurücksetzen des Wortes in den dem es sich ebenfalls um einen Befehl mit dem Speicher dient, ist in der Technik bekannt und wird 15 Code 14 und dem Augmentor 3 handelt. Wie in hier nicht weiter erläutert. In einem Mehrfachsystem F i g. 32 dargestellt, kann ein Befehl des Schemas mit einem Realzeit-Taktgeber ist die Korrektur des 330 für die Betätigung der Indikatoren zwei Teile Taktwortes ausschließlich durch das Gerät, das die des Λ^-Feldes aufweisen, die eine EINS in jeder der Führungs-Steuerung hat, eine gewünschte Funktion Stellungen haben, die den Anzeigern entsprechen, dieser Führungs-Steuerung. 2- die zu stellen oder zurückzustellen sind, was durch An Hand der Fig. 31 und 1 wird nun der Aufbau die Augmentoren 2 und 3 des Befehles mit dem des Befehlswortes erläutert, das bei dem erfindungs- Code 14 bestimmt wird. Die ersten 12 Bits des Begemäßen System Verwendung finden kann und fehles werden dem Steuerregister 62 und die letzten durch das Schema 318 veranschaulicht ist. Die ersten 6 Bits dem Pufferregister 50 zugeführt. Ein Indikator-Bits 0 bis 4 des Wortes bilden den Operationscode, 25 Sprungbefehl SKI, bei dem es sich um einen Befehl der dem Steuerregister 62 zugeführt wird. Die Bits 5 mit dem Code 14 und dem Augmentor 1 handelt, ist bis 7 bilden die Ä-Feld-Adresse zur Auswahl des dem in Fig. 32 dargestellten Befehl gleich, abge-Indexregisters im Speicher, während die Bits 8 bis 17 sehen davon, daß ein Befehl übersprungen wird, die Adresse Y des Operanden bilden, der durch den wenn alle Anzeiger, die von den Bits in den iV-Fel-Befehl aufgerufen werden soll. Wie in der Technik 30 dem mit dem Wert EINS bezeichnet werden, true bekannt, definiert jeder Operationscode einen be- sind. Wenn einer der bezeichneten Anzeiger ausstimmten Befehl, wobei der Code im Steuerregister geschaltet oder im false-Zustand ist, wird der nächst-62 zurückgehalten wird, während dieser Befehl aus- folgende Befehl dem Speicher entnommen und ausgeführt wird und bis das nächste Befehlswort aus geführt. Ein anderer typischer Befehl ist derjenige dem Speicher geholt ist, um einen neuen Operations- 35 für einen unbedingten Sprung TR U, bei dem der code in das Steuerregister 62 zu übertragen. Bei- Rechner den nächsten Befehl von der Stelle des spielsweise steuert der Code 17 die Operation einer Speichers nimmt, die durch die Adresse Y und Yi externen Funktion, bei der das Rechenwerk den (Fig. 31) bezeichnet ist. Die Arbeitsweise eines Speicher steuert, um den Inhalt des Speicherwortes, Rechners bei der Ausführung von Steuerbefehlen das von der Wortadresse des Befehles spezifiziert 40 oder Rechenbefehlen ist bekannt und wird hier nur worden ist, dem Eingabe-Ausgabe-Werk zu senden. im Verhältnis zu der speziellen Wirkungsweise des Die Operandenadresse kann beispielsweise durch fliegenden Führungs-Steuerungssystems der Erfindung Addieren des Y-Feldes zu dem Inhalt eines Index- erläutert. Die folgenden Tabellen veranschaulichen registers, das durch das Α-Feld bestimmt ist, und die Wirkungsweise der obengenannten und weiterer Aufbau der Adresse im Pufferregister gebildet wer- 45 typischer Steuerbefehle.
den. Das Bit Yi kann angeben, daß der Inhalt des In den nachstehenden Tabellen wird der Code durch Programmzählers 16 zu dem Y-FeId addiert werden eine Decodierung des Inhaltes des Steuerregisters 62 muß, um die tatsächliche Operandenadresse zu gebildet, während die Zustände aus der Decodierung bilden. Es sei bemerkt, daß die Erfindung bei des Inhaltes der Flipflops Z 06 bis ZOl resultieren. Systemen anwendbar ist, die die Operandenadresse 50 Der Flipflop Z 06 wird als Signal LEV 09 oder durch andere Anordnungen bilden, beispielsweise LEV 19 decodiert, während die Flipflops Z 05 bis durch die Verwendung der elf oder mehr Bits im Z03 als SignaleLEF91 bis LEV91 und die Flipflops Adressenteil des Operanden, der dem Speicher ent- ZOl und Z 02 als Signale PHA 00 bis PHA 03 deconommen wird, ohne ihn zu verändern. Ein Wort- diert werden. Die letzten Signale werden zu einem schema 320 zeigt den Aufbau eines Operanden, der 55 Zustandsignal STA kombiniert. Mikrobefehle oder in dem Speicher enthalten sein und in Abhängigkeit -signale werden durch übliche, nicht dargestellte Devon einer Adresse aufgerufen werden kann, die ent- codier-Schaltungen gebildet, um die einzelnen Operaweder von dem Rechenwerk oder dem Eingabe- tionen in jedem Zustand zu steuern. Bei den SEI-Ausgabe-Werk geliefert wird. Der Operand kann und 2?£7-Befehlen wird der Inhalt des Programmzähbeispielsweise das erste Bit als Vorzeichenbit und 60 lers 60 auf das mit Y bezeichnete Adressenregister die siebzehn folgenden Bits zur Kennzeichnung der übertragen, und es wird dem Speicher während des Größe einer gespeicherten Zahl benutzen. Die Zustandes 000 ein Speicherzyklus-Startsignal SMC Adresse eines Wortes, das dem Adressenregister 26 zugeführt. Während des Zustandes 001 wird der entweder vom Programmsteuerwerk oder vom Ein- Speicher-Lesezyklus ausgeführt und während des Zugabe-Ausgabe-Werk zugeführt wird und das durch 65 Standes 002 der Inhalt des Programmzählers auf den das Schema 322 veranschaulicht ist, enthält die mit Σ bezeichneten Addierer sowie der Inhalt des Bits 5 bis 17, also 13 Bits. Die Bits 0 bis 4 können Datenregisters auf das Pufferregister und das Steuerbeispielsweise als Bankwähler benutzt werden, wenn register, die mit B und C bezeichnet sind, übertragen.
·§
ο
TJ VO
O
2 Tf
O
f)
O
S O a. δ co VO 1 1 P->Y, SMC Ό
ode υ ustan Nj Ni Ni a. I
CJ
I
iffern N 0 0 0 0 0 0 0 1 0 0 P -^-Σ N
ce Sl 000 0 0 0 0 0 1 £>->£ + C, Bm -> Σ
uchst 14-2 001 0 0 0 0 1 0 oder Zurückstellen von Fi ächst
14-3 002 0 0 0 0 1 0 ρ+ 1 ->2" Z
SEI 002 0 0 0 0 1 1 Σ -> P 001
REI 003 0 0 0 0 1 1 002
003 p -»- y, SMC
XXX 0 1 0 0 0 0 003
040 0 0 0 0 0 0 1 1 1 P-^ 040
000 0 0 0 0 0 1 D ^ B + C, Bm -*-Σ
14-1 001 0 0 0 0 1 0 ρ -f. 1 ->27
002 0 0 0 0 1 0 000
SKI 002 0 0 0 0 1 1 001
003 0 0 0 0 1 1 0 Ρ + 1-^.Γ 002
003 0 1 0 0 0 0 1 Stellen Γ-»Ρ
040 0 1 0 0 0 0 003
040
XXX 040
000
000
U
Ό
<u
•a
■o
C
N; O TT
O
2 S O 1 P -> Y, SMC land
enco ODU usta 0 Ni Ni Nl Ni N! Zusi
Ji I Sl 0 0 0 0 0 0 Ρ->Σ ster
I si 000 0 0 0 0 0 1 Bm->ΣD->B+C äch
CQ 00 001 0 0 0 0 1 0 Σ-+Β Z
TRU 002 0 0 0 0 1 0 Σ-+Ρ 001
002 0 0 0 0 1 1 002
003 0 0 0 1 1
003 003
000
ode 3
C
I
'S
1
VO
O
V)
O
S 2 g 1-1
O
E-H a; VO 1 1 ehl 0 P -> Y, SMC stand
CJ
R
ΰ>
N Ni Ni Ni H X H 1 [ikrobef N

to
1
17 000 0 0 0 0 0 0 0 0 2 Ρ->Σ ächster
001 0 0 0 0 0 1 D ->B+ C, B7n ->■ Σ Z
EXF 002 0 0 0 0 1 0 P+ 1-+Σ 001
002 0 0 0 0 1 0 16 Σ->Β 002
003 0 0 0 0 1 1
003 0 0 0 0 1 1 16 18 B->Y, SMC 003
003 0 0 0 0 1 1 , Stellen von £104
040 0 1 0 0 0 0
B -> X, SMC 040
040 Eingabe-Ausgabe-Werk benachrichtigen 000
040
000
040
0
1
ί 524 130
•ο ο 31 S S O * 0 K
ft.
te] VO 1-rf
O
1
Xl
32 ;and
C Ni * ^ 0 S O Zust
I I 0 0 0 0 0 1 0 [ikr
N 1 1 0 0 1 1
000 1 1 0 0 0 16 •s
uch 160 1 Ii)
O
1 0 1 1 Z
co 161 1 1 0 1 1 160
162 1 0 1 1 0 1 161
Abschalt 163 1 Ί 1 1 0 0 Nr^ Y SMC/νίΣ -=► # 162
zyklus 170 1 1 1 1 1 163
171 1 170
172 1 171
1 TV+1 -> Y, SMC 172
1 003
1 D ->B and C
Während des Zustandes 003 wird der Indikator-Flipflop gestellt oder zurückgestellt und der Inhalt des Programmzählers auf den Addierer übertragen, um unter der Steuerung der Flipflops Kl und K2 sowie der decodierten Mikrobefehle 16 und 18 um »eins« erhöht werden. Die Mikrobefehle werden in Abhängigkeit von dem Befehlscode im Steuerregister und dem Zustand der Folgesteuerungseinheit des Programmsteuerwerkes in bekannter Weise gebildet. Im nächsten Zustand wird dann der Inhalt des Addierers auf den Programmzähler übertragen. Im Zustand 040 ist der Befehl vollständig ausgeführt, und die Folgesteuerungseinheit des Programmsteuerwerkes wird auf den Zustand 000 zurückgestellt.
Während eines Indikator-Sprungbefehles SKI ist der Operationsablauf demjenigen bei SEI- und REI-Befehlen gleich, abgesehen davon, daß der Inhalt des Programmzählers während der beiden Zustände 003 und 040 unter der Steuerung von Mikrobefehlen 16 und 18 erhöht wird.
Der unbedingte Sprungbefehl TRU (Code 00) beginnt im Zustand 000 mit der Übertragung des Inhaltes des Programmzählers auf das Adressenregister Y und mit der Bildung des Speicherzyklus-Startsignals SMC. Im Zustand 003 wird in Abhängigkeit von nicht dargestellten Steuersignalen der Inhalt des Programmzählers auf das Pufferregister B und das Steuerregister C und der Codeumformer aus dem Pufferregister auf den Addierer übertragen. Dann wird der Inhalt des Addierers auf das Pufferregister oder den Programmzähler übertragen, und der Befehl ist ausgeführt.
Der Befehl einer äußeren Funktion EXF oder Code 17 überträgt nach der Ableitung des Befehlswortes aus dem Speicher den Inhalt des Programmzählers auf den Addierer und den Inhalt des Datenregisters auf das Pufferregister und das Steuerregister während des Zustandes 002. Der Inhalt des Programmzählers wird während des Zustandes 003 unter der Steuerung von K 6 und Mikrobefehlen 16 und 18 um »eins« erhöht und der Inhalt des Addierers auf das Pufferregister übertragen. Während des Zustandes 040 wird der Flipflop £104 gestellt und das Eingabe-Ausgabe-Werk davon unterrichtet, daß ihm vt)in Speicher Daten zugeführt werden sollen. Während des Zustandes 040 wird weiterhin der Inhalt des Puflerregisters auf die Speicheradresse übertragen und ein Signal .S1AiC (Fig. 17) gebildet, um ein Datenwort unter der Steuerung des Gerätes, das die Führungs-Steuerung innehat, d. h. in dem F07 true ist, auf das Eingabe-Ausgabe-Werk zu übertragen.
Während eines Abschaltzyklus, der in dem dargestellten System nicht von einem codierten Befehl gebildet wird, werden Zustände 160, 161, 162 und 163 entwickelt, um die Adresse des Rücksprungadressen-Registers auf das Adressenregister Y zu übertragen, den Speicherzyklus zu starten, den Inhalt des Addierers auf das Pufferregister und die Adresse in dem Pufferregister auf das Datenregister zu übertragen, damit sie an der Rücksprungadresse Ns des Speichers aufgenommen wird. In den Zuständen 170, 171 und 172 wird die Abschalteingabe-Registeradresse N11 von einer nicht dargestellten Schaltung gebildet und in das Adressenregister übertragen. Der Inhalt des Daten registers, der ein 77?t/-Befehl sein kann, der an der Abschalteingabe-Speicheradresse TV + 1 gespeichert ist, wird auf das Puffer- und das Steuerregister übertragen, um die Eingabe des Abschaltprogramms zu steuern, das dem Abschaltauftrag zugeordnet ist.
An Hand des Impulsdiagramms nach F i g. 33 soll nun die Wirkungsweise eines SEI-QT- und eines >SXM)7-Befehles näher erläutert werden. Das Taktsignal der Form 371 wird allen Geräten des Systems zugeführt und kann in Übereinstimmung mit den Prinzipien der Erfindung mit jeder gewünschten Folgefrequenz auftreten. Beispielsweise können die Impulse in Abständen von 0,45 Mikrosekunden gebildet werden. Im Zustand 000, der von den Flipflops ΛΌ6 bis X 01 bestimmt wird, wird der Inhalt des Programmzählers dem Speicheradressenregister zugeführt, und ein Speicherzyklus-Startsignal SMC der Form 373 setzt den Speicherphasenzähler während des vicrphasigen Lese-Schreib-Speicherzyklus in Gang, der durch die Linie 375 angedeutet ist. Die vier Phasen dieses Zyklus sind PHYdI, PHYi)I, PHY 03 und PHY 00. Die Zustände der Flipflops X 01, ΑΌ2 und ΑΌ5, die durch die Impulszüge 377, 379 und 381 veranschaulicht sind, kennzeichnen die Zustandszählung während des S/iV-Befehles und des ΛΆ7-Befehles. Zu Beginn des Zustandes 003 werden die Befehlsbits des Befehlswortes vom Datenregister auf das Steuerregister übertragen, was durch den Impulszu!» 383 angedeutet ist. Im Zustand 040 wird der Flipflop FOl durch den Belehl Λ7-.7 gestellt oder durch den Befehl REI zurückgestellt, was durch die
109 549 42o
33 34
Linie 385 angedeutet ist. Es sei bemerkt, daß der Abschaltprogramm gestartet. Am Ende des Zustan-Vorgang beim Stellen und Zurückstellen des Flipflops des 172 wird der in dem Eingaberegister oder am FOl dem Vorgang gleich ist, der bezüglich des Flip- Speicherplatz gespeicherte Befehl auf das Steuerflops F 07 beschrieben worden ist. Am Ende des Zu- register übertragen, wie es die Linie 405 anzeigt, die Standes 040 wird der Inhalt des Programmzählers in 5 einen unbedingten Sprungbefehl TRU des Abschaltdem Addierer um »eins« erhöht, was die Linie 387 programms darstellen kann. Die Linien 407, 409, 411 anzeigt. Die Flipflops Kl und K6 steuern die Er- und 413 zeigen die Zustände der FlipflopsZ04, Z05 höhung des Inhalts des Programmzählers im Ad- und X 06, Z 03 sowie ZOl und Z 02 während des dierer, wie es die Linie 399 anzeigt. Das Gerät geht oben beschriebenen Abschaltvorganges an. Der Abdann in den Zustand 000 über, was den Start eines 10 schalt-FIipflop Nt und der Flipflop ZIl werden am Befehles bedeutet, beispielsweise von SKI, und es Ende des Zustandes 172 zurückgestellt, und das wird der Inhalt des Programmzählers auf das Spei- Signal NPR wird während des Zustandes 003 false, cheradressenregister übertragen und ein Speicher- Bei Abschluß der Ausführung des Abschaltprozyklus-Startsignal SMC der Form 373 den Speicher- gramms wird der Anzeiger-Flipflop FOl durch einen Steuerschaltungen zugeführt. Der Speicherzyklus zur 15 REI-Beiehl zurückgestellt, und es wird während der Ableitung des SKI-Bdehhs aus dem Speicher ist Zustände 000, 001, 002 und 003 der Indikator-Rückdurch die Linie 421 veranschaulicht. Im Zustand 003 stellbefehl aus dem Speicher während eines Speicherwird der Inhalt des Datenregisters auf das Puffer- zyklus 415 abgeleitet. Am Ende des Zustandes 040 register und das Steuerregister übertragen, wie es die ist der Flipflop FOl zurückgestellt, wie es die Linie Linie 383 anzeigt. Am Ende des Zustandes 040 wird so 399 anzeigt. Wenn ein weiterer Abschaltbefehl vorder Inhalt des Programmzählers in dem Addierer liegt, wird das Abschaltprogramm wiederholt, wie es um »eins« erhöht. Während des folgenden Zustandes durch den gestrichelten Teil der Linie 397 angedeutet Λ 000 überspringt das Gerät einen Befehl, und es wird ist. Wenn jedoch kein anderer Abschaltbefehl vor- ^ im Zustand 000 während einer zweiten Taktzeit die liegt, kann ein Rücksprungbefehl zum Hauptpronormale Erhöhung des Inhaltes des Programmzählers 45 gramm vom Speicher abgeleitet werden, wie es durch vorgenommen, wie es die Linie 387 anzeigt. Der den Speicherzyklus 419 angedeutet ist. nächste Befehl, der dem Speicher entnommen wird Wie in Fig. 35 dargestellt, wird bei der Uber-
und beispielsweise der Befehl eines Funktions- Pro- nähme der Führungs-Steuerung durch eines der Gegramms sein kann, wird durch die Speicherzyklus- rate zuerst der Indikator F 07 in diesem Gerät mit linie 389 veranschaulicht. 30 Hilfe eines 5£/-Befehles gestellt, der eine EINS in der
An Hand Fig. 34 sollen nun die Vorgänge bei vierzehnten Bit-Stellung hat, wie es in F i g. 32 gezeigt einem Abschaltzyklus in bezug auf die Taktimpulse ist. Zur gleichen. Zeit wird der Indikator F 07 in dem der Form 371 näher erläutert werden. Wenn irgend- anderen Gerät zurückgestellt. Dann wird der Indikaeiner der Abschalt-Flipflops N1 in Abhängigkeit von tor FOl durch einen S£7-Befehl gestellt, der eine einem Abschaltsignal, das von einer Quelle wie bei- 35 EINS in der fünften Bit-Stellung enthält. Der nächste spielsweise dem Eingabe-Ausgabe-Werk herrühren Befehl, der den Indikator F 07 abtastet, ist ein Sprungkann, in den true-Zustand gestellt wird, wie es die befehl SKI, der den nächsten Befehl überspringt, Linie 391 anzeigt, wird auch das durch die Linie 393 wenn F 07 true ist, indem er die Operation unmitteldargestellte SignalNPR (Fig. 16) true. bar dem Führungs-Programm überträgt. Der nächste
Wie durch die Linie 397 veranschaulicht, wird 40 Befehl nach einem Sprungbefehl ist ein unbedingter auch das Signal NPT (Fig. 28) in dem Gerät true, Sprungbefehl TRU, der beispielsweise eine andere das die Führungs-Steuerung hat, wenn es nicht gerade Aufgabe zuweist, wenn die Führungs-Steuerung nicht eine Führungs-Funktion ausübt. Wenn der laufende erhalten wird. Die Operation kann von der Beendi- M
Befehl von dem Gerät ausgeführt worden ist, wird gung einer Aufgabe auf den Beginn eines neuen Pro- ™
der Flipflop ZIl true gestellt, wie es die Linie 395 45 gramms übergehen. Wenn die Führungs-Steuerung zeigt, und es wird auch im wesentlichen zu der glei- erhalten wird und daraus ein Sprung resultiert, kann chen Zeit der Flipflop FOl true gestellt, wie es die das Führungs-Programm ausgeführt werden, das in Linie 399 veranschaulicht. Der Flipflop FOl übt so- einer beliebigen Anzahl von Operationen bestehen wohl die Funktion eines Führungs-Funktions-Flip- kann, beispielsweise im Stellen eines Indikators, Korflops als auch eines Abschaltsperr-Flipflops aus, um 50 rigieren des Taktes, Markieren des übernommenen zu verhindern, daß andere Abschaltvorgänge ausge- Programms in einer Tabelle des Speichers oder jede führt werden, denn die Abschaltverriegelung wird beliebige andere Operation. Das Arbeitsprogramm während eines Abschaltprogramms wie eine Füh- oder die Aufgabe wird dann ausgeführt und von rungs-Funktion behandelt. Wenn der Flipflop FOl in einem Befehl REI gefolgt, um den Indikator FOl den true-Zustand gestellt worden ist, hindert er an- 55 zurückzustellen, so daß andere Geräte, von denen dere Abschaltbefehle daran, die Ausführung eines eine Anmeldung vorliegt, die Führungs-Steuerung Abschaltprogramms zu unterbrechen. Das Signal übernehmen können. Die Operationen zur Über- NPT fällt zu Beginn des Zustandes 160 ab, wie es die nähme der Führungs-Steuerung werden dann wiederLinie 397 zeigt, wenn der Flipflop FOl und auch der holt.
FlipflopZ11 in den true-Zustand gestellt worden ist, 60 In Fig. 36 ist das Beispiel eines Führungs-Prowie es durch die Linie 395 veranschaulicht wird. gramms, das nach der Übernahme der Führungs-
Der Inhalt des Programmzählers wird dann wäh- Steuerung ausgeführt werden kann, in Form eines rend der Zustände 161, 162, 163 und 170 in dem Flußdiagramms veranschaulicht. Während das Gerät Rücksprungadressenregister gespeichert, wie es die in einem Block 340 Operationen ausführt, wird es mit Linie 401 anzeigt. Während der Zustände 171, 172 65 einer neuen Aufgabe verbunden, wie z. B. dem Su- und 003 wird der in dem Eingaberegister gespeicherte chen einer Arbeitsliste oder -tabelle im Speicher. Im Befehl aus dem Speicher abgeleitet, wie es durch die Block 342 wird ein Vergleich ausgeführt, um festzu-Speicherlinie 403 angezeigt wird, und es wird das stellen, ob ein abhängiges Programm ausgewählt
S 36
worden ist, und wenn dies der Fall ist, wird im Block raten Pl, P 2 und P 3 Gebrauch gemacht wird. Die 344 geprüft, ob andere unabhängige Programme drei Geräte reagieren auf Quellen 346, 348 und 350 übernommen werden können. Wenn kein unabhän- für Steueraufträge, welche die decodierten Stellgiges Programm verfügbar ist, kann das Gerät einen · befehle SEI für den Flipflop F07 in jedem der drei Zyklus ausführen, wie es durch den Block 347 ange- 5 Geräte liefern können. Jedes der drei Geräte enthält deutet ist. Wenn das Programm im Block 342 nicht einen Führungs-Steuer-Flipflop F 07 oder Indikatorabhängig ist, schreiten die Operationen zum Block Flipflop EC und einen Führungs-Funktions-Flipflop 344 fort, um festzustellen, ob ein Speicherkonflikt FOl oder Indikator-Flipflop EF. Jedes Gerät Pl, P 2 vorliegt, indem beispielsweise eine Tabelle von Spei- und P 3 enthält NAND-Gatter 352 bzw. 354 und 356, cherkonflikten geprüft wird, die im Speicher vorhan- io die als UND-Gatter arbeiten und mit den entspreden ist. Wenn ein Speicherkonflikt vorliegt, wird in chenden Steuerauftragsquellen 346, 348 und 350 geeinem Block 346 geprüft, ob andere Programme er- koppelt sind, um den entsprechenden Führungshältlich sind, die entweder dem Gerät eine neue Steuer-Flipflop in Abhängigkeit von einem Stellbefehl Aufgabe zuweisen oder den Speicherkonflikt in einem zu stellen. Als UND-Gatter arbeitende NAND-Gat-Programm eines Blockes 348 auflösen. Wenn kein i5 ter 358, 360 und 362 haben Eingänge, die mit den Speicherkonflikt durch das Programm im Block 344 Führungs-Steuer-Flipflops und Führungs-Funktionsfestgestellt wurde, schreitet die Operation zu einem Flipflops der entsprechenden Geräte Pl, P 2 und P 3 Block 352 fort, der das übernommene Programm und gekoppelt sind, um ein Signal auf den jeweiligen Leidie Speicherabschnitte oder Speicherbänke markiert, tungen 364, 366 und 368 zu bilden, wenn die EC-die zu benutzen sind. Das Gerät führt dann das Ar- 20 und EF-Flipflops sich in den entsprechenden truebeitsprogramm aus, wie es in Fig. 35 veranschaulicht und false-Zuständen befinden. Die Leitungen 364, ist. Es versteht sich, daß das programm nach F i g. 36 366 und 368 sind mit entsprechenden Abschaltsteuernur ein Beispiel für ein Führungs-Programm ist, das einheiten 370, 372 und 374 verbunden, um es Abbei dem erfindungsgemäßen System Verwendung schaltbedingungen zu ermöglichen, den F,F-Flipflop finden kann, und daß jedes gewünschte Programm im 25 nur desjenigen der Geräte zu stellen, das die Füh-Rahmen der Erfindung benutzt werden kann. Bei- rungs-Steuerung, aber nicht die Führungs-Funktion spielsweise kann ein Führungs-Programm in der ausübt. Eingabe-Ausgabe-Steuereinheiten 380, 382 Rückstellung der im Speicher enthaltenen Taktzäh- und 384 werden von dem Führungs-Steuer-Flipflop lung bestehen. des entsprechenden Gerätes gesteuert, so daß Ein-
In der Zustandstabelle nach Fig. 37 sind alle 30 gabe-Ausgabe-Operationen nur von dem Gerät geKombinationen der Führungs-Steuerungs- und Füh- steuert werden, das die Führungs-Steuerung innehat. rungs-Funktions-Flipflops gemäß den Fig. 19 und 20 Um jeden der Führungs-Steuer-Flipflops zurückzuder Geräte Pl und P 2 als Kombinationen 1 bis 16 stellen, wenn eines der anderen Geräte die Führungsveranschaulicht. Während der Kombinationen 1, 2, Steuerung hat, sind als ODER-Gatter arbeitende 5 bis 8, 10 und 14 wird eine Operation zur Einstel- 35 NAND-Gatter 388, 390 und 392 vorgesehen, um die lung von Anfangsbedingungen ausgeführt, wie bei- EC-Flipflops der entsprechenden Geräte Pl, P 2 und spielsweise eine Hauptlöschung oder ein Einschalt- P 3 zurückzustellen. Jedes der NAND-Gatter 388, Vorgang. Während dieser Anfangszustände hat keines 390 und 392 ist mit den Ausgangsleitungen der andeder Geräte die Führungs-Steuerung. Im Zustand der ren beiden der Gatter 352, 354 und 356 verbunden, Kombination 3 hat das Gerät P 2 die Führungs-Steue- 40 so daß der EC-Flipflop der anderen beiden Geräte rung. Hier wurde der Flipflop F 07 des Gerätes P 2 zurückgestellt wird, wenn eines der Geräte die Fühinfolge eines Auftrages am Gatter 192 (F i g. 5) durch rungs-Steuerung erhält. Alle ZiC-Flipflops werden einen Stelibefehl in den true-Zustand gestellt, wenn außerdem von dem Hauptlöschsignal MCR oder das andere Gerät Pl nicht eine Führungs-Funktion durch einen Rückstellbebefehl REI zurückgestellt, ausführte, so daß KXFB true war, weil der Flipflop 45 Jedes der Gatter 352, 354 und 356 wird nur dann be-F 07 von dem Signal ORSF 07 B gestellt wurde, das aufschlagt, wenn die EC- und £JF-Flipflops im truevon dem zurückgestellten Flipflop F07 in dem ande- bzw. im false-Zustand sind und die beiden anderen ren Gerät Pl gebildet worden war, oder weil eine Geräte anzeigen, daß die Führungs-Funktion oder Umschaltung auf Einzelbetrieb erfolgte. Im Zustand ein Führungs-Programm nicht von den anderen Geder Kombination 4 hat das Gerät P2 sowohl die 50 raten ausgeführt wird. Als ODER-Gatter arbeitende Führungs-Steuerung als auch die Führungs-Funktion, NAND-Gatter 359, 361 und 363 sprechen je sowohl d.h., die FlipflopsF07 und FOl sind im GerätP2 auf das Stellsignal der Abschaltsteuerungen und auf im true-Zustand. Der Flipflop FOl kann auf Grund einen Stellbefehl SEI zum Stellen der entsprechenden eines Stellbefehles am Gatter 180 gestellt worden £F-Flipflops an. Jeder der £F-Flipflops kann durch sein, wenn F07 true war, oder auf Grund eines Ab- 55 einen Ä£/-Befehl zurückgestellt werden, wie es an schaltbefehles am Gatter 182, wenn der Flipflop FOl Hand Fi g. 9 erläutert worden ist. Bei Anordnungen im Gerät P 2 im false-Zustand war. Im Zustand der mit drei oder mehr Geräten kann jedes Gerät ein Kombination 9 hat das Gerät P1 die Führungs- bestimmtes der anderen Geräte dazu zwingen, bei-Steuerung, da der Flipflop F 07 sich im true-Zustand spielsweise wenn das Gerät zurückgestellt wird, die befindet. Im Zustand der Kombination 13 hat das 60 Führungs-Steuerung zu übernehmen. Es kann auch Gerät P1 sowohl die Führungs-Steuerung und auch eine logische Entscheidungen ausführende, nicht dardie Führangs-Funktion. Die Zustände der Kombina- gestellte Schaltung dazu benutzt werden, um ein austionen 11, 12, 15 und 16 stellen Bedingungen für gewähltes Gerät zu zwingen, die Führungs-Steuerung einen Einzelbetrieb dar, wie er durch den Schalter zu übernehmen. Bei der dargestellten Anordnung SWMSM bestimmt wird. 65 führen die Gatter 388, 390 und 392 den entsprechen-
Fig. 38 zeigt ein schematisches Diagramm der den GerätenP3, Pl und P2 Signale zu, um zu er-
fließendeo Zuordnung der Führungsaufgabe, bei dem zwingen, daß deren EC-Flipflops gestellt werden,
gemäß den Grundzügen der Erfindung von drei Ge- wenn der £C-Flipflop des ersten Gerätes zurückge-
stellt wird. Das erfindungsgemäße System ist auf keine bestimmte Anzahl von Geräten beschränkt, da jede Kombination von Geräten und Eingabe-Ausgabe-Steuerungen mit der gleichen Führungs-Steuerung nach der Erfindung zu arbeiten vermag.
Das schematische Diagramm nach F i g. 39 zeigt die Verteilung von Programmen oder Arbeiten in der Mehrfachanlage nach der Erfindung. Die Spalte mit der Programmfolge zeigt als Beispiel zehn Arbeitsprogramme, die sich in einem Realzeitsystem ständig wiederholen. Diese Programmfolgenspalte zeigt die Zeit, die ein einziges Gerät benötigen würde, um alle Arbeitsprogramme auszuführen. In dem erfindungsgemäßen System werden die Arbeiten jedoch von den Geräten Pl und P2 übernommen, wie es in der Zuweisungsspalte gezeigt ist, so daß von jedem der Geräte Pl und Pl die Gesamtzeit benötigt wird, die in der Spalte »Programm-Verteilung« dargestellt ist. Es ist ersichtlich, daß kein Gerät auf eine Zuweisung zu warten braucht und mit Hilfe der gleitenden Führungs-Steuerung nach der Erfindung eine relativ lange Programmfolge in relativ kurzer Zeit ausgeführt werden kann.
Eine Linie 383 zeigt die Gesamtzeit, die jeder Programmfolge zugebilligt werden kann, so daß die Folge automatisch auf ein Zeit-Abschaltsignal erneut begonnen wird. Durch ein Programmieren eines solchen sich wiederholenden Abschaltsignals in das S\ stern in der Weise, daß die wichtigsten Programme wie 1 bis 8 innerhalb dieser Zeit von einem Gerät ausgeführt werden können, ist das System zu einer automatischen optimalen Leistungsherabsetzung fähig, d. h. zu einem Arbeiten mit herabgesetzter Kapazität, bei der jedoch die wichtigsten Funktionen ausgeführt werden.

Claims (5)

Patentansprüche:
1. Datenverarbeitende Mehrfachanlage mit einer Anzahl von datenverarbeitenden Geräten. von denen eines die Führungs-Steuerung ausübt, und einer gemeinsamen Speicheranordnung, in der ein gemeinsames Programm für die datenverarbeitenden Geräte enthalten ist, dadurch gekennzeichnet, daß in jedem datenverarbehenden Gerät (Pl, Pl oder P3) eine bistabile Schaltungsanordnung (FOl, F07) vorgesehen ist, welche in die Abläufe in den Baueinheiten der datenverarbeitenden Geräte eingreift und die in einem Zustand das entsprechende Gerät so steuert, daß es die Führungs-Steuerung übernimmt. Zugriff zu dem gemeinsamen Programm nimmt und die Führungs-Funktionen ausführt, daß jedes datenverarbeitende Gerät Steuereinheiten (60, 62. 64) enthält, die die bistabile Schaltungsanordnung (FOl, F07) bei Bedarf in den gewünschten Zustand versetzen, und daß jedes datenverarbeitende Gerät eine Logik (192, 194, 203, 179, 181, 182) umfaßt, die die bistabilen Schaltungsanordnungen der datenverarbeitenden Geräte so miteinander verbindet, daß jedes beliebige, aber zu jeder gegebenen Zeit jeweils nur ein datenverarbeitendes Gerät (Pl, Pl oder P3) die Führungs-Funktionen des gemeinsamen Programms ausführen kann.
2. Anlage nach Anspruch 1, dadurch gekennzeichnet, daß die bistabilen Schaltungsanordnungen je einen Führungs-Steuer-Indikator (F07) und einen Führungs-Funktions-Indikator (FOl) umfassen und das zugeordnete datenverarbeitende Gerät (Pl, P2 bzw. P3) Zugriff zu dem gemeinsamen Programm (340, 342, 344, 352) hat, um die Führungs-Funktion auszuführen, wenn beide Indikatoren gestellt sind, und daß die Logik (192, 194, 203, 179, 181, 182) zwischen die Führungs-Funktions-Indikatoren (FOl) und die Führungs-Steuer-Indikatoren (F07) eines jeden der datenverarbeitenden Geräte geschaltet und mit den Führungs-Steuer-Indikatoren (F 07) der anderen datenverarbeitenden Geräte verbunden sind, so daß der Führungs-Steuer-Indikator (F 07) und M der Führungs-Funktions-Indikator (FOl) nur ™ eines der Geräte zugleich gestellt sein können und das entsprechende Gerät nur dann Zugriff zu dem gemeinsamen Programm hat, dami* es die Führungs-Funktion übernehmen kann, wenn die Führungs-Steuer-Indikatoren und die Führungs-Funktions-Indikatoren der anderen datenverarbeitenden Geräte zurückgestellt sind.
3. Anlage nach Anspruch 2, dadurch gekennzeichnet, daß in jedem datenverarbeitenden Gerät (Pl, P2, P3) Gatter (202, 203) vorgesehen sind, die den Führungs-Steuer-Indikator (F 07) mit dem zugeordneten Gerät koppeln und bei einer Störung in dem datenverarbeitenden Gerät den entsprechenden Führungs-Steuer-Indikator zurückstellen.
4. Anlage nach Anspruch 2 oder 3, dadurch gekennzeichnet, daß für jedes datenverarbeitende Gerät (Pl, P2, P3) ein Abschaltregister (68) für Abschaltsignale (NPT) vorgesehen ist, die mit dem zugehörigen Führungs-Steuer-Indikator * (F 07) und dem zugehörigen Führungs-Funktions- \ Indikator (FOl) gekoppelt ist und selektiv Abschaltsignale (NPT) bildet, um den Führungs-Funktions-Indikator (FOl) nur dann zu stellen, wenn der entsprechende Führungs-Steuer-Indikator bereits gestellt ist.
5. Anlage nach einem der Ansprüche 2 bis 4, dadurch gekennzeichnet, daß die Logik (192,194, 203, 179, 181, 182) Gatter enthält und die Führungs-Steuer-Indikatoren (F07) und Führungs-Funktions-Indikatoren (FOl) von Flipfiops gebildet werden und daß die das gemeinsame Programm (340, 342, 344, 352) enthaltende Speicheranordnung (9) eine Vielzahl im wesentlichen voneinander unabhäneiae Speicherbänke (10,12.13) umfaßt.
Hierzu lfi Blatt Zeichnungen
DE1966H0058803 1965-03-19 1966-03-15 Datenverarbeitende Mehrfachanlage Pending DE1524130B1 (de)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
US441189A US3374465A (en) 1965-03-19 1965-03-19 Multiprocessor system having floating executive control

Publications (1)

Publication Number Publication Date
DE1524130B1 true DE1524130B1 (de) 1971-12-02

Family

ID=23751889

Family Applications (1)

Application Number Title Priority Date Filing Date
DE1966H0058803 Pending DE1524130B1 (de) 1965-03-19 1966-03-15 Datenverarbeitende Mehrfachanlage

Country Status (3)

Country Link
US (1) US3374465A (de)
DE (1) DE1524130B1 (de)
GB (1) GB1132827A (de)

Families Citing this family (33)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
SE313849B (de) * 1966-03-25 1969-08-25 Ericsson Telefon Ab L M
US3505652A (en) * 1967-03-15 1970-04-07 Gen Electric Data storage access control apparatus for a multicomputer system
US3653001A (en) * 1967-11-13 1972-03-28 Bell Telephone Labor Inc Time-shared computer graphics system having data processing means at display terminals
US3544973A (en) * 1968-03-13 1970-12-01 Westinghouse Electric Corp Variable structure computer
US3573852A (en) * 1968-08-30 1971-04-06 Texas Instruments Inc Variable time slot assignment of virtual processors
US3634830A (en) * 1969-06-13 1972-01-11 Ibm Modular computer sharing system with intercomputer communication control apparatus
US3623014A (en) * 1969-08-25 1971-11-23 Control Data Corp Computer communications system
US3686639A (en) * 1969-12-11 1972-08-22 Modicon Corp Digital computer-industrial controller system and apparatus
US3701972A (en) * 1969-12-16 1972-10-31 Computer Retrieval Systems Inc Data processing system
US3638199A (en) * 1969-12-19 1972-01-25 Ibm Data-processing system with a storage having a plurality of simultaneously accessible locations
US3710324A (en) * 1970-04-01 1973-01-09 Digital Equipment Corp Data processing system
US3678467A (en) * 1970-10-20 1972-07-18 Bell Telephone Labor Inc Multiprocessor with cooperative program execution
US3676861A (en) * 1970-12-30 1972-07-11 Honeywell Inf Systems Multiple mask registers for servicing interrupts in a multiprocessor system
US3699529A (en) * 1971-01-07 1972-10-17 Rca Corp Communication among computers
US3721961A (en) * 1971-08-11 1973-03-20 Ibm Data processing subsystems
US3798615A (en) * 1972-10-02 1974-03-19 Rca Corp Computer system with program-controlled program counters
FR2212963A5 (de) * 1972-12-28 1974-07-26 Cit Alcatel
DE2324282C3 (de) * 1973-05-14 1988-02-11 Standard Elektrik Lorenz Ag, 7000 Stuttgart Zentrale Steuereinrichtung, insbesondere für Fernsprechvermittlungsanlagen, die aus zwei baugleichen Steuereinheiten besteht
GB1467726A (en) * 1974-05-02 1977-03-23 Solartron Electronic Group Interfaces for data transmission systems
FR2296221A1 (fr) * 1974-12-27 1976-07-23 Ibm France Systeme de traitement du signal
US4041471A (en) * 1975-04-14 1977-08-09 Scientific Micro Systems, Inc. Data processing system including a plurality of programmed machines and particularly including a supervisor machine and an object machine
DE2546202A1 (de) * 1975-10-15 1977-04-28 Siemens Ag Rechnersystem aus mehreren miteinander verbundenen und zusammenwirkenden einzelrechnern und verfahren zum betrieb des rechnersystems
US4096571A (en) * 1976-09-08 1978-06-20 Codex Corporation System for resolving memory access conflicts among processors and minimizing processor waiting times for access to memory by comparing waiting times and breaking ties by an arbitrary priority ranking
US4149243A (en) * 1977-10-20 1979-04-10 International Business Machines Corporation Distributed control architecture with post and wait logic
US4292667A (en) * 1979-06-27 1981-09-29 Burroughs Corporation Microprocessor system facilitating repetition of instructions
GB2131581B (en) * 1982-11-20 1986-11-19 Int Computers Ltd Dual processor arrangement
GB2140943A (en) * 1983-06-03 1984-12-05 Burke Cole Pullman Improvements relating to computers
US4594654A (en) * 1983-11-04 1986-06-10 Advanced Micro Devices, Inc. Circuit for controlling external bipolar buffers from an MOS peripheral device
DE3537115A1 (de) * 1985-10-18 1987-05-27 Standard Elektrik Lorenz Ag Verfahren zum betreiben einer einrichtung mit zwei voneinander unabhaengigen befehlseingabestellen und nach diesem verfahren arbeitende einrichtung
US5159686A (en) * 1988-02-29 1992-10-27 Convex Computer Corporation Multi-processor computer system having process-independent communication register addressing
US5050070A (en) * 1988-02-29 1991-09-17 Convex Computer Corporation Multi-processor computer system having self-allocating processors
JP2752764B2 (ja) * 1990-03-08 1998-05-18 日本電気株式会社 障害処理方式
US20070220234A1 (en) * 2006-03-16 2007-09-20 Chang Jung L Autonomous multi-microcontroller system and the control method thereof

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE1152837B (de) * 1957-07-31 1963-08-14 Bull Sa Machines Elektronische Maschine zur Informationsverarbeitung
DE1189294B (de) * 1961-10-06 1965-03-18 Sperry Rand Corp Datenverarbeitungsanlage

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3200380A (en) * 1961-02-16 1965-08-10 Burroughs Corp Data processing system
US3226687A (en) * 1961-07-03 1965-12-28 Bunker Ramo Modular computer system connection rejection capability
US3229260A (en) * 1962-03-02 1966-01-11 Ibm Multiprocessing computer system
US3263219A (en) * 1963-01-03 1966-07-26 Sylvania Electric Prod Electronic data processing equipment
US3303474A (en) * 1963-01-17 1967-02-07 Rca Corp Duplexing system for controlling online and standby conditions of two computers

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE1152837B (de) * 1957-07-31 1963-08-14 Bull Sa Machines Elektronische Maschine zur Informationsverarbeitung
DE1189294B (de) * 1961-10-06 1965-03-18 Sperry Rand Corp Datenverarbeitungsanlage

Also Published As

Publication number Publication date
GB1132827A (en) 1968-11-06
US3374465A (en) 1968-03-19

Similar Documents

Publication Publication Date Title
DE1524130B1 (de) Datenverarbeitende Mehrfachanlage
DE2847216C2 (de) Datenverarbeitungsanlage mit Mehrprogrammbetrieb
EP0010198B1 (de) Vorrichtung zur Steuerung des Seitenaustausches in einem Datenverarbeitungssystem mit virtuellem Speicher
DE2556624C2 (de) Verfahren und Schaltungsanordnung zur asynchronen Datenübertragung
DE2023354C2 (de) Datenverarbeitungsanlage mit einem Mikrobefehlsspeicher
DE1524209B2 (de) Programmgesteuerte datenverarbeitungsanlage
DE3126878A1 (de) Adressen-steuerschaltung fuer mikroprozessoren
DE1299145B (de) Schaltungsanordnung zum Steuern von peripheren Ein- und Ausgabegeraeten von Datenverarbeitungssystemen
DE2714805A1 (de) Datenverarbeitungssystem
DE1929010B2 (de) Modular aufgebaute datenverarbeitungsanlage
DE2210704A1 (de) Verfahren und Vorrichtung zur Datenverarbeitung
DE2657848A1 (de) Steuereinheit fuer ein datenverarbeitungssystem
DE2063197A1 (de) Anordnung zur numerischen Steuerung von Werkzeugmaschinen
DE2612139A1 (de) Ein/ausgang-steuerungssystem
DE1474062B2 (de) Datenverarbeitungsanlage mit einer anzahl von pufferspeichern
DE2164793A1 (de) Verfahren und Datenverarbeitungsanlage zur Steuerung einer Vielzahl von Eingabe/ Ausgabe-Einheiten mittels eine Zentraleinheit
DE2755616A1 (de) Asymmetrischer multiprozessor
DE2019444A1 (de) Datenverarbeitungsanlage
DE3013070C2 (de) Schaltungsanordnung zur Bearbeitung von aus mehreren peripheren Geräten herangeführten Anforderungssignalen innerhalb einer datenverarbeitenden Einrichtung
DE2054830B2 (de) Informationsverarbeitungsanlage mit mitteln zum zugriff zu speicher-datenfeldern variabler laenge
DE2063195C2 (de) Verfahren und Einrichtung zur Operationssteuerung einer Anzahl von externen Datenspeichern
DE2906685C2 (de)
DE1499224C3 (de) Datenverarbeitungsanlage mit Kellerspeichereinrichtungen
DE2230727B2 (de) Schaltungsanordnung zur dynamischen zuteilung von speicherzyklen mit vorrangssteuerung
DE1524130C (de) Daten verarbeitende Mehrfachanlage