DE1300140B - Anordnung zur Schrittsynchronisation in Synchronuebertragungssystemen - Google Patents

Anordnung zur Schrittsynchronisation in Synchronuebertragungssystemen

Info

Publication number
DE1300140B
DE1300140B DE1966T0031200 DET0031200A DE1300140B DE 1300140 B DE1300140 B DE 1300140B DE 1966T0031200 DE1966T0031200 DE 1966T0031200 DE T0031200 A DET0031200 A DE T0031200A DE 1300140 B DE1300140 B DE 1300140B
Authority
DE
Germany
Prior art keywords
input
output
divider chain
generator
circuit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Withdrawn
Application number
DE1966T0031200
Other languages
English (en)
Inventor
Dipl-Ing Hans
Niemeyer
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Telefunken Patentverwertungs GmbH
Original Assignee
Telefunken Patentverwertungs GmbH
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Priority to DET31165A priority Critical patent/DE1287609B/de
Application filed by Telefunken Patentverwertungs GmbH filed Critical Telefunken Patentverwertungs GmbH
Priority to DE1966T0031200 priority patent/DE1300140B/de
Publication of DE1300140B publication Critical patent/DE1300140B/de
Withdrawn legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
    • H03L7/00Automatic control of frequency or phase; Synchronisation
    • H03L7/06Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
    • H03L7/08Details of the phase-locked loop
    • H03L7/099Details of the phase-locked loop concerning mainly the controlled oscillator of the loop
    • H03L7/0991Details of the phase-locked loop concerning mainly the controlled oscillator of the loop the oscillator being a digital oscillator, e.g. composed of a fixed oscillator followed by a variable frequency divider
    • H03L7/0992Details of the phase-locked loop concerning mainly the controlled oscillator of the loop the oscillator being a digital oscillator, e.g. composed of a fixed oscillator followed by a variable frequency divider comprising a counter or a frequency divider
    • H03L7/0993Details of the phase-locked loop concerning mainly the controlled oscillator of the loop the oscillator being a digital oscillator, e.g. composed of a fixed oscillator followed by a variable frequency divider comprising a counter or a frequency divider and a circuit for adding and deleting pulses
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L7/00Arrangements for synchronising receiver with transmitter
    • H04L7/02Speed or phase control by the received code signals, the signals containing no special synchronisation information
    • H04L7/033Speed or phase control by the received code signals, the signals containing no special synchronisation information using the transitions of the received signal to control the phase of the synchronising-signal-generating means, e.g. using a phase-locked loop

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Synchronisation In Digital Transmission Systems (AREA)
  • Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)

Description

1 2
Gegenstand der Patentanmeldung P 12 87 609.- Teilerstufe die niedrigere der beiden Taktfrequenzen 4-31 ist ein Verfahren zur fortlaufenden Schrittsyn- erzeugt, die dann unmittelbar dem Eingang der zweichronisation in Empfängern von Systemen zur syn- ten Teilerstufe zugeführt wird, einer Anordnung zum chronen Übertragung binär kodierter Informationen Bilden der Vergleichsimpulse aus den empfangenen mittels einer mit zwei unterschiedlichen Taktfrequen- 5 Binärzeichen und einer diese Baugruppen verbindenzen ansteuerbaren Teilerkette zum Erzeugen eines den Steuerschaltung erfindungsgemäß dadurch geden empfangenen Binärzeichen frequenz- und pha- löst, daß die Steuerschaltung aus einem Sperrgatter sengleichen Empfangsschrittaktes, bei dem bei jedem mit zwei Eingängen und einer UND-Schaltung mit Auftreten eines in bekannter Weise durch Differentia- drei Eingängen besteht, daß der nichtnegierende Eintion oder aus den Nulldurchgängen der empfangenen io gang des Sperrgatters mit dem Ausgang des Genera-Binärzeichen gewonnenen Vergleichsimpulses abhän- tors, der negierende Eingang des Sperrgatters mit gig von der jeweiligen Polarität des Ausgangssignals dem Ausgang der Anordnung zum Bilden der Verder Teilerkette entweder die höhere oder keine Takt- gleichsimpulse und der Ausgang des Sperrgatters mit frequenz und in den Pausen zwischen zwei Vergleichs- dem ersten Eingang der Teilerkette verbunden sind impulsen die niedrigere Taktfrequenz zum Eingang 15 und daß der erste Eingang der UND-Schaltung mit der Teilerkette gegeben wird. dem Ausgang des Generators, der zweite Eingang der
Die für die Anordnungen zur Durchführung des UND-Schaltung mit dem Ausgang der Anordnung Verfahrens nach der Hauptpatentanmeldung erfor- zum Bilden der Vergleichsimpulse, der dritte Einderliche Steuerschaltung ist verhältnismäßig verwik- gang der UND-Schaltung mit dem Ausgang der Teikelt und aufwendig. Aufgabe der Erfindung ist daher ao lerkette und der Ausgang der UND-Schaltung mit eine Vereinfachung dieser Steuerschaltung, durch die dem zweiten Eingang der Teilerkette verbunden sind, während der Pause zwischen zwei Vergleichsimpul- Die Erfindung wird nun an Hand der Zeichnungen,
sen der Teilerkette eine niedrige und während eines in denen zwei Anordnungen mit unterschiedlicher Vergleichsimpulses je nach der Polarität des Aus- Art der Bildung der zwei Taktfrequenzen dargestellt gangssignals der Teilerkette entweder eine hohe oder 25 sind, näher beschrieben.
keine Taktfrequenz zugeführt wird. Die in F i g. 1 dargestellte Anordnung arbeitet in
Diese Aufgabe wird in einer weiteren Anordnung folgender Weise: Die empfangenen Binärzeichen werzur Durchführung des Verfahrens nach der Haupt- den über den Eingang £ der zum Bilden der Verpatentanmeldung, bestehend aus einem ersten Gene- gleichsimpulse dienenden Anordnung V zugeführt, rator zum fortlaufenden Erzeugen einer konstanten 30 Solange die Anordnung V keinen Vergleichsimpuls Frequenz eines Vielfachen des zu bildenden Emp- liefert, d. h. in der Pause zwischen zwei Vergleichsfangsschrittaktes, die zugleich die niedrigere der bei- impulsen, oder wenn keine Binärzeichen empfangen den Taktfrequenzen zum Ansteuern der Teilerkette werden, ist das Sperrgatter U leitend und verbindet ist, einer Anordnung zum Bilden der Vergleichs- den Ausgang des Generators G mit dem Eingang der impulse aus den empfangenen Binärzeichen, einem 35 Teilerkette TK. Gegeben durch die konstante Frezweiten Generator, vorzugsweise einer astabilen Kipp- quenz des Generators G und durch das Teilerverhältschaltung, zum gesteuerten Erzeugen der zweiten, nis der Teilerkette TK ist am Ausgang Cl der Teilerhöheren Taktfrequenz zum Ansteuern der Teilerkette kette TK eine Impulsfolge abnehmbar, deren Freund einer die genannten Baugruppen verbindenden quenz nahezu gleich dem zu erzeugenden Empfangs-Steuerschaltung, erfindungsgemäß dadurch gelöst, 40 schrittakt ist. Während der Dauer eines Vergleichsdaß die Steuerschaltung aus einem Sperrgatter mit impulses unterbricht das Sperrgatter U die Verbinzwei Eingängen und aus einer UND-Schaltung mit dung zwischen dem Generator G und dem Eingang zwei Eingängen besteht, daß der nichtnegierende Ein- der Teilerkette TK. Die Anordnung V ist so bemesgang des Sperrgatters mit dem Ausgang des ersten sen, daß die Dauer des Vergleichsimpulses gleich Generators, der negierende Eingang des Sperrgatters 45 einer Periode der vom Generator G gelieferten Immit dem Ausgang der Anordnung zum Bilden der pulsfolge ist. Da weiterhin die vom Generator G ge-Vergleichsimpulse und der Ausgang des Sperrgatters lieferte Impulsfolge ein großes Taktverhältnis (Immit dem Eingang der Teilerkette verbunden sind, daß puls-Pausen-Verhältnis) hat, die erzeugten Impulse der erste Eingang der UND-Schaltung mit dem Aus- also kurz sind, wird während der Dauer eines Vergang der Anordnung zum Bilden der Vergleichs- 50 gleichsimpulses jeweils nur einer der vom Generaimpulse, der zweite Eingang der UND-Schaltung mit tor G gelieferten Impulse vom Eingang der Teilerdem Ausgang der Teilerkette und der Ausgang der kette TK ferngehalten. Je nach Polarität des dem UND-Schaltung mit dem Steuereingang des zweiten einen Eingang der UND-Schaltung TJ' zugeführten Generators verbunden sind, daß das Ausgangssignal Ausgangssignals der Teilerkette TK wird der gleichder UND-Schaltung über das Arbeiten oder Nicht- 55 zeitig dem anderen Eingang der UND-Schaltung V arbeiten des zweiten Generators entscheidet und daß zugeführte Vergleichsimpuls entweder unwirksam der Ausgang des zweiten Generators unmittelbar am bleiben oder die UND-Schaltung U' leitend steuern, Eingang der Teilerkette liegt, und in einer weiteren so daß der Generator MV zu schwingen beginnt und Anordnung zur Durchführung des Verfahrens nach Impulse an den Eingang der Teilerkette TK liefert, der Hauptpatentanmeldung, bestehend aus einem Ge- 60 Die Impulsfolgefrequenz des Generators MV ist nerator zum Erzeugen einer konstanten Frequenz zweckmäßigerweise doppelt so hoch wie die Impulseines Vielfachen des zu bildenden Empfangsschritt- folgefrequenz des Generators G, was jedoch nicht taktes, die zugleich die höhere der beiden Taktfre- kritisch ist. Während der vorgegebenen Dauer eines quenzen zum Ansteuern der Teilerkette ist, einer Vergleichsimpulses werden dann zwei Impulse an den Teilerkette mit einem ersten Eingang zur ersten und 65 Eingang der Teilerkette TK gegeben, und damit wird einem zweiten Eingang zur zweiten Stufe der Teiler- der Polaritätswechsel des Empfangsschrittaktes bekette, in der die vom Generator erzeugte und dem schleunigt, während bei der entgegengesetzten Polariersten Eingang zugeführte Frequenz in der ersten tat des Ausgangssignals, bei gesperrter UND-Schal-
tung U' und bei gesperrtem Gatter U der Polaritätswechsel des Empfangsschrittaktes verzögert wird.
Die in F i g. 2 dargestellte Anordnung arbeitet in folgender Weise:
Die empfangenen Binärzeichen gelangen über den Eingang E zu der zum Bilden der Vergleichsimpulse dienenden Anordnung V. Solange diese keinen Vergleichsimpuls liefert, d. h., entweder in der Pause zwischen zwei Vergleichsimpulsen oder wenn keine Binärzeichen empfangen werden, ist das Sperrgatter U leitend und verbindet den Ausgang des Generators G mit dem ersten Eingang der Teilerkette TK, deren erste Stufe die vom Generator G gelieferte höhere Taktfrequenz in eine niedrige Taktfrequenz umsetzt und diese unmittelbar dem Eingang der zweiten Stufe und damit den restlichen Stufen der Teilerkette TK zuführt. Gegeben durch die konstante Frequenz des Generators G und durch das Teilerverhältnis der gesamten Teilerkette TK ist am Ausgang der Teilerkette TK eine Impulsfolge abnehmbar, deren Frequenz nahezu gleich dem zu erzeugenden Empfangsschrittakt ist. Während der Dauer eines Vergleichsimpulses unterbricht das Sperrgatter U die Verbindung zwischen dem Generator G und dem ersten Eingang der Teilerkette TK. Die Anordnung V ist so bemessen, daß die Dauer des Vergleichsimpulses gleich zwei Perioden der vom Generator G gelieferten Impulsfolge ist. Da weiterhin die vom Generator G gelieferte Impulsfolge ein großes Taktverhältnis (Impuls-Pausen-Verhältnis) hat, die erzeugten Impulse also kurz sind, werden während der Dauer eines Vergleichsimpulses jeweils zwei der vom Generator G gelieferten Impulse, jedoch vom Eingang der ersten Teilerstufe jeweils nur ein einziger Impuls vom Eingang der zweiten Teilerstufe der Teilerkette TK ferngehalten. Je nach der Polarität des dem dritten Eingang der UND-Schaltung U" zugeführten Ausgangssignals der Teilerkette TK werden während der Dauer eines dem zweiten Eingang der UND-Schaltung U" zugeführten Vergleichsimpulses entweder keine oder aber zwei der vom Generator G erzeugten Impulse über den ersten Eingang der UND-Schaltung U" und deren Ausgang dem zweiten Eingang der Teilerkette TK zugeführt. Damit wird während der Dauer eines Vergleichsimpulses der Polaritätswechsel des Empfangsschrittaktes bei der einen Polarität des Ausgangssignals der Teilerkette TK verzögert und bei der anderen Polarität des Ausgangssignals der Teilerkette TK beschleunigt.
Bei beiden Anordnungen zur Schrittsynchronisation wird der Polaritätswechsel am Ausgang der Teilerkette TK schrittweise je nach der Polarität des Ausgangssignals der Teilerkette TK beim Auftreten eines Vergleichsimpulses in der einen oder anderen Richtung so lange verschoben, bis die negativen Flanken des Empfangsschrittaktes am Ausgang der Teilerkette TK mit dem Auftreten der Vergleichsimpulse zusammenfallen und damit die gewünschte Frequenzgleichheit und Phasenlage der empfangenen Binärzeichen und des Empfangsschrittaktes erreicht ist.

Claims (2)

Patentansprüche:
1. Anordnung zur Durchführung des Verfahrens zur fortlaufenden Schrittsynchronisation in Empfängern von Systemen zur synchronen Übertragung binär kodierter Informationen mittels einer mit zwei unterschiedlichen Taktfrequenzen ansteuerbaren Teilerkette zum Erzeugen eines den empfangenen Binärzeichen frequenz- und phasengleichen Empfangsschrittaktes, bei dem bei jedem Auftreten eines in bekannter Weise durch Differentiation oder aus den Nulldurchgängen der empfangenen Binärzeichen gewonnenen Vergleichsimpulses abhängig von der jeweiligen Polarität des Ausgangssignals der Teilerkette entweder die höhere oder keine Taktfrequenz und in den Pausen zwischen zwei Vergleichsimpulsen die niedrigere Taktfrequenz zum Eingang der Teilerkette gegeben wird, nach Patentanmeldung P 12 87 609.4-31, bestehend aus einem ersten Generator zum fortlaufenden Erzeugen einer konstanten Frequenz eines Vielfachen des zu bildenden Empfangsschrittaktes, die zugleich die niedrigere der beiden Taktfrequenzen zum Ansteuern der Teilerkette ist, einer Anordnung zum Bilden der Vergleichsimpulse aus den empfangenen Binärzeichen, einem zweiten Generator, vorzugsweise einer astabilen Kippschaltung, zum gesteuerten Erzeugen der zweiten, höheren Taktfrequenz zum Ansteuern der Teilerkette und einer diese Baugruppen verbindenden Steuerschaltung, dadurch gekennzeichnet, daß die Steuerschaltung aus einem Sperrgatter (JJ) mit zwei Eingängen und einer UND-Schaltung (U') mit zwei Eingängen besteht, daß der nichtnegierende Eingang des Sperrgatters (JJ) mit dem Ausgang des ersten Generators (G), der negierende Eingang des Sperrgatters (TJ) mit dem Ausgang der Anordnung (V) zum Bilden der Vergleichsimpulse und der Ausgang des Sperrgatters (C/) mit dem Eingang der Teilerkette (TK) verbunden sind, daß der erste Eingang der UND-Schaltung (TJ') mit dem Ausgang der Anordnung (V) zum Bilden der Vergleichsimpulse, der zweite Eingang der UND-Schaltung (U') mit dem Ausgang der Teilerkette (TK) und der Ausgang der UND-Schaltung (U') mit dem Steuereingang des zweiten Generators (MV) verbunden sind, daß das Ausgangssignal der UND-Schaltung (U1) über das Arbeiten oder Nichtarbeiten des zweiten Generators (MV) entscheidet und daß der Ausgang des zweiten Generators unmittelbar am Eingang der Teilerkette(TK) liegt (Fig. 1).
2. Anordnung zur Durchführung des Verfahrens zur fortlaufenden Schrittsynchronisation in Empfängern von Systemen zur synchronen Übertragung binär kodierter Informationen mittels einer mit zwei unterschiedlichen Taktfrequenzen ansteuerbaren Teilerkette zum Erzeugen eines den empfangenen Binärzeichen frequenz- und phasengleichen Empfangsschrittaktes, bei dem bei jedem Auftreten eines in bekannter Weise durch Differentiation oder aus den Nulldurchgängen der empfangenen Binärzeichen gewonnenen Vergleichsimpulses abhängig von der jeweiligen Polarität des Ausgangssignals der Teilerkette entweder die höhere oder keine Taktfrequenz und in den Pausen zwischen zwei Vergleichsimpulsen die niedrigere Taktfrequenz zum Eingang der Teilerkette gegeben wird, nach Patentanmeldung P 12 87 609.4-31, bestehend aus einem Generator zum Erzeugen einer konstanten Frequenz eines Vielfachen des zu bildenden Empfangsschrittaktes, die zugleich die höhere der beiden Taktfrequenzen zum Ansteuern der Teilerkette ist, einer Teilerkette mit einem ersten Eingang zur
ersten und einem zweiten Eingang zur zweiten Stufe der Teilerkette, in der die vom Generator (G) erzeugte und dem ersten Eingang zugeführte Frequenz in der ersten Teilerstufe die niedrigere der beiden Taktfrequenzen erzeugt, die dann unmittelbar der zweiten Teilerstufe zugeführt wird, einer Anordnung (F) zum Bilden der Vergleichsimpulse aus den empfangenen Binärzeichen und einer diese Baugruppen verbindenden Steuerschaltung, dadurch gekennzeichnet, daß die Steuerschaltung aus einem Sperrgatter (U) mit zwei Eingängen und einer UND-Schaltung (U") mit drei Eingängen besteht, daß der nichtnegierende Eingang des Sperrgatters (U) mit dem Ausgang des Generators (G), der negierende Eingang des Sperrgatters (U) mit dem Ausgang der Anordnung (F) zum Bilden der Vergleichsimpulse und der Ausgang des Sperrgatters (U) mit dem ersten Eingang der Teilerkette (TK) verbunden sind und daß der erste Eingang der UND-Schaltung (U") mit dem Ausgang des Generators (G), der zweite Eingang der UND-Schaltung (U") mit dem Ausgang der Anordnung (F) zum Bilden der Vergleichsimpulse, der dritte Eingang der UND-Schaltung (U") mit dem Ausgang der Teilerkette (TK) und der Ausgang der UND-Schaltung (U") mit dem zweiten Eingang der Teilerkette (TK) verbunden sind (Fig. 2).
Hierzu 1 Blatt Zeichnungen
DE1966T0031200 1966-05-21 1966-05-21 Anordnung zur Schrittsynchronisation in Synchronuebertragungssystemen Withdrawn DE1300140B (de)

Priority Applications (2)

Application Number Priority Date Filing Date Title
DET31165A DE1287609B (de) 1966-05-21
DE1966T0031200 DE1300140B (de) 1966-05-21 1966-05-21 Anordnung zur Schrittsynchronisation in Synchronuebertragungssystemen

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
DE1966T0031200 DE1300140B (de) 1966-05-21 1966-05-21 Anordnung zur Schrittsynchronisation in Synchronuebertragungssystemen

Publications (1)

Publication Number Publication Date
DE1300140B true DE1300140B (de) 1969-07-31

Family

ID=7556139

Family Applications (2)

Application Number Title Priority Date Filing Date
DET31165A Withdrawn DE1287609B (de) 1966-05-21
DE1966T0031200 Withdrawn DE1300140B (de) 1966-05-21 1966-05-21 Anordnung zur Schrittsynchronisation in Synchronuebertragungssystemen

Family Applications Before (1)

Application Number Title Priority Date Filing Date
DET31165A Withdrawn DE1287609B (de) 1966-05-21

Country Status (1)

Country Link
DE (2) DE1300140B (de)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE3121712C2 (de) * 1981-06-01 1987-02-05 Siemens AG, 1000 Berlin und 8000 München Synchronisation eines Umcodierers für Blockcodes in einer digitalen Übertragungsstrecke
DE3431419C1 (de) * 1984-08-27 1986-02-13 Telefonbau Und Normalzeit Gmbh, 6000 Frankfurt Schaltungsanordnung zum Synchronisieren des empfangsseitig erzeugten Taktsignals mit bei digitaler Informationsuebertragung empfangenen Taktsignale in Fernmeldeanlagen
DE3604834A1 (de) * 1986-02-15 1987-09-03 Telefonbau & Normalzeit Gmbh Schaltungsanordnung zur regeneration des bittaktes aus dem empfangssignal bei digitalen uebertragungseinrichtungen

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
None *

Also Published As

Publication number Publication date
DE1287609B (de) 1969-01-23

Similar Documents

Publication Publication Date Title
DE2716488A1 (de) Empfangseinrichtung
DE2427225A1 (de) Verfahren und schaltungsanordnung zur demodulation digitaler information
DE1462820B2 (de) Vorrichtung zur Überwachung eines Empfangsgerätes für Synchronisierungssignale enthaltende Nachrichtensignale
DE2541292C2 (de) Vorrichtung zur Korrelierung von Signalen bei Dopplerradaranlagen zur Entfernungsmessung
DE2119091A1 (de) Spannungsgesteuerter Taktgenerator
DE2514529A1 (de) Digitales dekodiersystem
DE1905680C3 (de) Anordnung zur Änderung der Dauer frequenzmodulierter Impulse, insbesonde re bei mit Impulsverdichtung arbeiten den Ultraschall Ruckstrahlortungsanlagen
DE4001265C2 (de) Verfahren und Einrichtung zum Empfang digitaler Informationen über Stromversorgungsnetze
DE1947555B2 (de)
EP0873588A1 (de) Verfahren und anordnung zur frequenzmodulation eines hochfrequenten signals
DE1300140B (de) Anordnung zur Schrittsynchronisation in Synchronuebertragungssystemen
DE2354748C3 (de) Rahmensynchronisieranordnung
DE1591075C3 (de) Anordnung zur Erzeugung der Seitenschwingungen von amplitudenmodulierten Hochfrequenzschwingungen
DE2141887A1 (de) Phasensynchronisiersystem
DE2628907C2 (de) Verfahren zur gleichzeitigen Übertragung eines Hauptpulses und zweier hiervon abgeleiteter Hilfspulsationen
DE2832228C2 (de) Vorrichtung zum Simulieren von Ortungssignalen einer Bodenstation
DE1299309B (de) Datenempfangsanlage
DE2331591C3 (de) Verfahren zur Übertragung von Unterwasser-Signalen
DE2613930A1 (de) Digitaler phasenregelkreis
DE1616450A1 (de) Mischschaltung
DE955965C (de) Anordnung zur Synchronisierung des Empfaengers mit dem Sender in Impuls-Multiplexanlagen
DE2429744C3 (de) Schaltung zur Synthese von Signalen bestimmter, vorgegebener Bandbreite
DE1003821B (de) Anlage mit mehreren in der Naehe voneinander angeordneten Impuls-Radargeraeten
EP0262605B1 (de) Verfahren und Anordnung zum Aufzeichnen von digitalen Daten auf einen magnetischen Aufzeichnungsträger
CH626483A5 (de)

Legal Events

Date Code Title Description
8340 Patent of addition ceased/non-payment of fee of main patent