DE112018004524T5 - Bewertungsverfahren für Halbleiterwafer sowie Herstellungsverfahren für Halbleiterwafer - Google Patents

Bewertungsverfahren für Halbleiterwafer sowie Herstellungsverfahren für Halbleiterwafer Download PDF

Info

Publication number
DE112018004524T5
DE112018004524T5 DE112018004524.2T DE112018004524T DE112018004524T5 DE 112018004524 T5 DE112018004524 T5 DE 112018004524T5 DE 112018004524 T DE112018004524 T DE 112018004524T DE 112018004524 T5 DE112018004524 T5 DE 112018004524T5
Authority
DE
Germany
Prior art keywords
wafer
semiconductor wafer
cross
image
evaluation
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
DE112018004524.2T
Other languages
German (de)
English (en)
Inventor
Masashi Nishimura
Hironori Tanaka
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sumco Corp
Original Assignee
Sumco Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sumco Corp filed Critical Sumco Corp
Publication of DE112018004524T5 publication Critical patent/DE112018004524T5/de
Pending legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06TIMAGE DATA PROCESSING OR GENERATION, IN GENERAL
    • G06T7/00Image analysis
    • G06T7/0002Inspection of images, e.g. flaw detection
    • G06T7/0004Industrial image inspection
    • GPHYSICS
    • G01MEASURING; TESTING
    • G01BMEASURING LENGTH, THICKNESS OR SIMILAR LINEAR DIMENSIONS; MEASURING ANGLES; MEASURING AREAS; MEASURING IRREGULARITIES OF SURFACES OR CONTOURS
    • G01B11/00Measuring arrangements characterised by the use of optical techniques
    • G01B11/24Measuring arrangements characterised by the use of optical techniques for measuring contours or curvatures
    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R31/00Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
    • G01R31/28Testing of electronic circuits, e.g. by signal tracer
    • G01R31/282Testing of electronic circuits specially adapted for particular applications not provided for elsewhere
    • G01R31/2831Testing of materials or semi-finished products, e.g. semiconductor wafers or substrates
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06TIMAGE DATA PROCESSING OR GENERATION, IN GENERAL
    • G06T7/00Image analysis
    • G06T7/40Analysis of texture
    • G06T7/41Analysis of texture based on statistical description of texture
    • G06T7/44Analysis of texture based on statistical description of texture using image operators, e.g. filters, edge density metrics or local histograms
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L22/00Testing or measuring during manufacture or treatment; Reliability measurements, i.e. testing of parts without further processing to modify the parts as such; Structural arrangements therefor
    • H01L22/10Measuring as part of the manufacturing process
    • H01L22/12Measuring as part of the manufacturing process for structural parameters, e.g. thickness, line width, refractive index, temperature, warp, bond strength, defects, optical inspection, electrical measurement of structural dimensions, metallurgic measurement of diffusions
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06TIMAGE DATA PROCESSING OR GENERATION, IN GENERAL
    • G06T2207/00Indexing scheme for image analysis or image enhancement
    • G06T2207/30Subject of image; Context of image processing
    • G06T2207/30108Industrial image inspection
    • G06T2207/30148Semiconductor; IC; Wafer

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Manufacturing & Machinery (AREA)
  • Theoretical Computer Science (AREA)
  • Computer Vision & Pattern Recognition (AREA)
  • Power Engineering (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Computer Hardware Design (AREA)
  • Probability & Statistics with Applications (AREA)
  • General Engineering & Computer Science (AREA)
  • Quality & Reliability (AREA)
  • Testing Or Measuring Of Semiconductors Or The Like (AREA)
  • Mechanical Treatment Of Semiconductor (AREA)
  • Length Measuring Devices By Optical Means (AREA)
DE112018004524.2T 2017-10-11 2018-08-17 Bewertungsverfahren für Halbleiterwafer sowie Herstellungsverfahren für Halbleiterwafer Pending DE112018004524T5 (de)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
JP2017-197421 2017-10-11
JP2017197421A JP6841202B2 (ja) 2017-10-11 2017-10-11 半導体ウェーハの評価方法および半導体ウェーハの製造方法
PCT/JP2018/030457 WO2019073687A1 (ja) 2017-10-11 2018-08-17 半導体ウェーハの評価方法および半導体ウェーハの製造方法

Publications (1)

Publication Number Publication Date
DE112018004524T5 true DE112018004524T5 (de) 2020-06-25

Family

ID=66101439

Family Applications (1)

Application Number Title Priority Date Filing Date
DE112018004524.2T Pending DE112018004524T5 (de) 2017-10-11 2018-08-17 Bewertungsverfahren für Halbleiterwafer sowie Herstellungsverfahren für Halbleiterwafer

Country Status (6)

Country Link
JP (1) JP6841202B2 (zh)
KR (1) KR102350245B1 (zh)
CN (1) CN111201592B (zh)
DE (1) DE112018004524T5 (zh)
TW (1) TWI705416B (zh)
WO (1) WO2019073687A1 (zh)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN113325294A (zh) * 2021-02-24 2021-08-31 上海先进半导体制造有限公司 芯片检测设备
CN114975212A (zh) * 2022-04-21 2022-08-30 理想晶延半导体设备(上海)股份有限公司 一种晶圆中心定位方法、装置、设备及介质

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2017503164A (ja) 2013-12-24 2017-01-26 エルジー・シルトロン・インコーポレーテッド ウェハー形状分析方法および装置

Family Cites Families (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2003065428A1 (fr) * 2002-01-29 2003-08-07 Nikon Corporation Systeme de reglage d'etat de formation d'images, procede d'insolation, appareil d'exposition, programme, et support d'enregistrement d'information
EP2107598B1 (en) * 2007-01-31 2016-09-07 Shin-Etsu Handotai Co., Ltd. Chamfering apparatus for silicon wafer and method for producing silicon wafer
JP4316643B2 (ja) * 2007-12-26 2009-08-19 株式会社コベルコ科研 形状測定装置,形状測定方法
JP2009168634A (ja) * 2008-01-16 2009-07-30 Kobelco Kaken:Kk 形状測定方法,形状測定装置
JP5423384B2 (ja) * 2009-12-24 2014-02-19 株式会社Sumco 半導体ウェーハおよびその製造方法
JP5862492B2 (ja) * 2012-07-09 2016-02-16 信越半導体株式会社 半導体ウェーハの評価方法及び製造方法
US9052190B2 (en) * 2013-03-12 2015-06-09 Kla-Tencor Corporation Bright-field differential interference contrast system with scanning beams of round and elliptical cross-sections
WO2015186288A1 (ja) * 2014-06-02 2015-12-10 株式会社Sumco シリコンウェーハおよびその製造方法
JP2016165768A (ja) * 2015-03-09 2016-09-15 信越半導体株式会社 ウェーハの面取り加工装置及びウェーハの面取り加工方法
JP6507967B2 (ja) * 2015-09-24 2019-05-08 株式会社Sumco エピタキシャルウェーハ表面検査装置およびそれを用いたエピタキシャルウェーハ表面検査方法
JP6565624B2 (ja) * 2015-11-16 2019-08-28 株式会社Sumco シリコンウェーハの品質評価方法およびシリコンウェーハの製造方法

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2017503164A (ja) 2013-12-24 2017-01-26 エルジー・シルトロン・インコーポレーテッド ウェハー形状分析方法および装置

Also Published As

Publication number Publication date
CN111201592B (zh) 2024-02-20
KR102350245B1 (ko) 2022-01-11
TWI705416B (zh) 2020-09-21
WO2019073687A1 (ja) 2019-04-18
JP6841202B2 (ja) 2021-03-10
KR20200051734A (ko) 2020-05-13
CN111201592A (zh) 2020-05-26
JP2019071375A (ja) 2019-05-09
TW201923708A (zh) 2019-06-16

Similar Documents

Publication Publication Date Title
DE112017004904T5 (de) Verfahren zur Bewertung von Siliciumwafern, Verfahren zur Bewertung eines Herstellungsprozesses für Siliciumwafer, Verfahren zur Herstellung von Siliciumwafern, sowie ein Siliciumwafer
DE102010026351A1 (de) Verfahren und Vorrichtung zur Untersuchung einer Halbleiterscheibe
EP3904825B1 (en) Semiconductor wafer evaluation method and semiconductor wafer production method
DE19810546A1 (de) Herstellung eines einkerbungsfreien Wafers
DE112016004097T5 (de) Waferinspektionsverfahren und Waferinspektionsvorrichtung
DE112008000396T5 (de) Endpolierverfahren für Einkristall-Siliziumwafer und Einkristall-Siliziumwafer
DE112016004547T5 (de) Vorrichtung zum inspizieren einer hinteren oberfläche eines epitaxialwafers und verfahren zum inspizieren einer hinteren oberfläche eines epitaxialwafers unter verwendung derselben
DE112018004524T5 (de) Bewertungsverfahren für Halbleiterwafer sowie Herstellungsverfahren für Halbleiterwafer
DE112013003142T5 (de) Halbleiterwafer-Bewertungsverfahren und Halbleiterwafer-Herstellungsverfahren
DE112016000051T5 (de) Laserbearbeitungsverfahren, Vorrichtung für Saphir und Speichermedium
DE112019004610T5 (de) Waferhochglanzabschrägverfahren, verfahren zur herstellung von wafern und wafer
DE102019202027A1 (de) Verfahren zum Herstellen eines SiC-Substrats
DE102013002637A1 (de) Verfahren zur Herstellung eines Galliumarsenidsubstrats, Galliumarsenidsubstrat und Verwendung desselben
DE112019001948T5 (de) Verfahren zur Bewertung von Halbleiterwafern sowie Verfahren zur Herstellung vonHalbleiterwafern
DE112019000461T5 (de) Bewertungsverfahren für Halbleiterwafer und Herstellungsverfahren für Halbleiterwafer
DE112019006459T5 (de) Halbleiterwafer-Bewertungsverfahren und Herstellungsverfahren und Halbleiterwafer-Herstellungsprozess-Steuerungsverfahren
DE102012110651A1 (de) Verfahren und Vorrichtung zum Herstellen einer Lamelle
WO2021078527A1 (de) Verfahren zur herstellung von halbleiterscheiben
EP3940124B1 (de) Kristallstück aus monokristallinem silizium
DE102022209030A1 (de) Untersuchungsvorrichtung, abziehvorrichtung und lernmodellerzeugungsverfahren
DE102022121633A1 (de) Änderungsschichtausbildungsvorrichtung und verfahren zum herstellen einer halbleitervorrichtung
DE102022200614A1 (de) Vorrichtung zur Untersuchung eines transparenten Werkstückes sowie die Verwendung einer solchen Vorrichtung als telezentrisches Messystem in Transmission
DE112019006415T5 (de) Siliziumepitaxialwaferherstellungsverfahren und siliziumepitaxialwafer
DE102004054565A1 (de) Verfahren zur Herstellung einer Halbleiterscheibe

Legal Events

Date Code Title Description
R012 Request for examination validly filed
R016 Response to examination communication