DE102022133686A1 - Querverweis auf bezogene anmeldungen - Google Patents

Querverweis auf bezogene anmeldungen Download PDF

Info

Publication number
DE102022133686A1
DE102022133686A1 DE102022133686.7A DE102022133686A DE102022133686A1 DE 102022133686 A1 DE102022133686 A1 DE 102022133686A1 DE 102022133686 A DE102022133686 A DE 102022133686A DE 102022133686 A1 DE102022133686 A1 DE 102022133686A1
Authority
DE
Germany
Prior art keywords
data
compensation data
voltage
compensation
time
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
DE102022133686.7A
Other languages
English (en)
Other versions
DE102022133686A8 (de
Inventor
Jeonghyo Park
Minho CHO
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
LG Display Co Ltd
Original Assignee
LG Display Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Priority claimed from KR1020220173773A external-priority patent/KR20230098017A/ko
Application filed by LG Display Co Ltd filed Critical LG Display Co Ltd
Publication of DE102022133686A1 publication Critical patent/DE102022133686A1/de
Publication of DE102022133686A8 publication Critical patent/DE102022133686A8/de
Pending legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • G09G3/3233Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3275Details of drivers for data electrodes
    • G09G3/3291Details of drivers for data electrodes in which the data driver supplies a variable data voltage for setting the current through, or the voltage across, the light-emitting elements
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3275Details of drivers for data electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0819Several active elements per pixel in active matrix panels used for counteracting undesired variations, e.g. feedback or autozeroing
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0243Details of the generation of driving signals
    • G09G2310/0259Details of the generation of driving signals with use of an analog or digital ramp generator in the column driver or in the pixel circuit
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/08Details of timing specific for flat panels, other than clock recovery
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0285Improving the quality of display appearance using tables for spatial correction of display data
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/029Improving the quality of display appearance by monitoring one or more pixels in the display panel, e.g. by monitoring a fixed reference pixel
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/029Improving the quality of display appearance by monitoring one or more pixels in the display panel, e.g. by monitoring a fixed reference pixel
    • G09G2320/0295Improving the quality of display appearance by monitoring one or more pixels in the display panel, e.g. by monitoring a fixed reference pixel by monitoring each display pixel
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/04Maintaining the quality of display appearance
    • G09G2320/043Preventing or counteracting the effects of ageing
    • G09G2320/045Compensation of drifts in the characteristics of light emitting or modulating elements
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/06Adjustment of display parameters
    • G09G2320/0693Calibration of display systems
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/04Display protection
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2360/00Aspects of the architecture of display systems
    • G09G2360/16Calculation or use of calculated indices related to luminance levels in display data
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2360/00Aspects of the architecture of display systems
    • G09G2360/18Use of a frame buffer in a display terminal, inclusive of the display panel

Abstract

Eine Anzeigevorrichtung (100) kann aufweisen: ein Anzeigepanel (110), das so konfiguriert ist, dass es in einer Aktiv-Zeit und einer Leer-Zeit innerhalb eines Frames angesteuert wird, und das Pixel (PX) aufweist, von denen jedes einen Treibertransistor (DT) hat; einen Datentreiber (130), der so konfiguriert ist, dass er den Pixeln (PX) in der Aktiv-Zeit eine erste Datenspannung basierend auf Bilddaten (RGB) bereitstellt; und eine Zeitablauf-Steuervorrichtung (140), die so konfiguriert ist, dass sie die Bilddaten (RGB) basierend auf ersten Kompensationsdaten (CD1) für eine Schwellenwertspannung des Treibertransistors (DT) und zweiten Kompensationsdaten (CD2) für eine Mobilität des Treibertransistors (DT) kompensiert, wobei die Zeitablauf-Steuervorrichtung (140) einen Datenkompensator (141), einen nicht-flüchtigen Speicher (142) und flüchtige Speicher (142b-1, 142b-2) aufweist. Die Zeitablauf-Steuervorrichtung (140) ferner so konfiguriert ist, dass sie erste Referenzkompensationsdaten (Ref CD1) aus dem nicht-flüchtigen Speicher (142) in der Aktiv-Zeit liest und die ersten Kompensationsdaten (CD1) und die zweiten Kompensationsdaten (CD2), die in einem der Mehrzahl von flüchtigen Speichern (142b-1, 142b-2) zu speichern sind, aktualisiert, in der Leer-Zeit.

Description

  • QUERVERWEIS AUF BEZOGENE ANMELDUNGEN
  • Diese Anmeldung beansprucht die Priorität der koreanischen Patentanmeldung Nr. 10-2021-0187193, die am 24. Dezember 2021 eingereicht wurde, und Nr. 10 2022 0173773, die am 13. Dezember 2022 beim koreanischen Amt für geistiges Eigentum eingereicht wurde.
  • HINTERGRUND
  • 1. Technisches Gebiet
  • Die vorliegende Offenbarung betrifft eine Anzeigevorrichtung und insbesondere eine Anzeigevorrichtung, die imstande ist, Daten akkurater zu kompensieren.
  • 2. Beschreibung der bezogenen Technik
  • Zu Anzeigevorrichtungen, die für einen Monitor eines Computers, eines Fernsehers, eines Mobiltelefons oder anderer elektronischer Vorrichtungen verwendet werden, gehören eine organische lichtemittierende Anzeigevorrichtung (OLED), welche eine selbstemittierende Vorrichtung ist, und eine Flüssigkristall-Anzeigevorrichtung (LCD), die eine separate Lichtquelle erfordert.
  • Von verschiedenen Anzeigevorrichtungen weist eine organische lichtemittierende Anzeigevorrichtung ein Anzeigepanel, welches eine Mehrzahl von Subpixeln aufweist, und einen Treiber, der das Anzeigepanel ansteuert, auf. Der Treiber kann einen Gate-Treiber zum Zuführen eines Gate-Signals an das Anzeigepanel und einen Datentreiber zum Zuführen einer Datenspannung aufweisen. Wenn ein Signal, wie zum Beispiel ein Gate-Signal und eine Datenspannung, einem Subpixel der organischen lichtemittierenden Anzeigevorrichtung zugeführt wird, emittiert das ausgewählte Subpixel Licht, um Bilder anzuzeigen.
  • In den letzten Jahren werden, um die Bildqualität zu verbessern, eine Mobilität und eine Schwellenwertspannung des im Subpixel angeordneten Treibertransistors erfasst, um die Daten basierend darauf zu kompensieren.
  • Daten zur Kompensation können aufgrund externer Faktoren, wie zum Beispiel elektrostatischer Entladung (ESD) und physischer Stöße, beschädigt sein/werden, so dass die Normale-Kompensation-Ansteuerung nicht durchgeführt werden kann.
  • ÜBERBLICK
  • Dementsprechend sind Ausführungsformen der vorliegenden Offenbarung auf eine Anzeigevorrichtung gerichtet, die ein oder mehrere Probleme aufgrund der Beschränkungen und Nachteile der bezogenen Technik im Wesentlichen ausräumt.
  • Ein Ziel der vorliegenden Offenbarung weist das Bereitstellen einer Anzeigevorrichtung auf, die imstande ist, die Kompensationssteuerung normal durchzuführen, selbst falls externe Faktoren auftreten.
  • Ein weiteres Ziel der vorliegenden Offenbarung weist das Bereitstellen einer Anzeigevorrichtung auf, die imstande ist, potenziell fehlerhafte Kompensationsdaten in Echtzeit zu entfernen.
  • Die Merkmale und Aspekte der vorliegenden Offenbarung sind nicht auf die oben erwähnten beschränkt. Zusätzliche Merkmale und Aspekte werden zum Teil in der Beschreibung, welche folgt, dargelegt und werden zum Teil für einen Fachmann aus der Beschreibung ersichtlich oder können durch Praxis der hierin bereitgestellten Erfindungskonzepte erlernt werden. Andere Merkmale und Aspekte der Erfindungskonzepte können durch die in der schriftlichen Beschreibung, den Ansprüchen hiervon und den beigefügten Zeichnungen besonders hervorgehobene oder daraus ableitbare Struktur realisiert und erreicht werden.
  • Um diese und andere Vorteile zu erreichen und in Übereinstimmung mit dem Zweck der Offenbarung, wie sie hierin verkörpert und allgemein beschrieben ist, kann eine Anzeigevorrichtung aufweisen: ein Anzeigepanel, das so konfiguriert ist, dass es in einer Aktiv-Zeit und einer Leer-Zeit innerhalb eines Frames angesteuert ist/wird, wobei das Anzeigepanel eine Mehrzahl von Pixeln aufweist, von denen jedes einen Treibertransistor hat; einen Datentreiber, der so konfiguriert ist, dass er der Mehrzahl von Pixeln in der Aktiv-Zeit eine erste Datenspannung basierend auf Bilddaten bereitstellt; und eine Zeitablauf-Steuervorrichtung, die so konfiguriert ist, dass sie die Bilddaten basierend auf ersten Kompensationsdaten für eine Schwellenwertspannung des Treibertransistors und auf zweiten Kompensationsdaten für eine Mobilität des Treibertransistors kompensiert, wobei die Zeitablauf-Steuervorrichtung einen Datenkompensator, einen nicht-flüchtigen Speicher und eine Mehrzahl von flüchtigen Speichern aufweist. Die Zeitablauf-Steuervorrichtung kann ferner so konfiguriert sein, dass sie: erste Referenzkompensationsdaten aus dem nicht-flüchtigen Speicher in der Aktiv-Zeit liest, wobei die ersten Referenzkompensationsdaten ein Referenzwert für die ersten Kompensationsdaten sind; und die ersten Kompensationsdaten und die zweiten Kompensationsdaten, die in einem der Mehrzahl von flüchtigen Speichern zu speichern sind, aktualisiert, in der Leer-Zeit.
  • In einem anderen Aspekt der vorliegenden Offenbarung kann ein Verfahren zum Ansteuern einer Anzeigevorrichtung, welche ein Anzeigepanel, das so konfiguriert ist, dass es in einer Aktiv-Zeit und einer Leer-Zeit innerhalb eines Frames angesteuert ist/wird, und das eine Mehrzahl von Pixeln aufweist, von denen jedes einen Treibertransistor hat, einen nicht-flüchtigen Speicher, einen Pufferspeicher und eine Mehrzahl von flüchtigen Speichern aufweist, aufweisen: Lesen von ersten Referenzkompensationsdaten aus dem nicht-flüchtigen Speicher in der Aktiv-Zeit, wobei die ersten Referenzkompensationsdaten ein Referenzwert von ersten Kompensationsdaten für eine Schwellenwertspannung des Treibertransistors sind; Schreiben der ersten Referenzkompensationsdaten in den Pufferspeicher in der Aktiv-Zeit; Lesen der ersten Referenzkompensationsdaten aus dem Pufferspeicher in der auf die Aktiv-Zeit folgenden Leer-Zeit; Berechnen von Erfassungsdaten für eine Mobilität des Treibertransistors in der Leer-Zeit; Aktualisieren der ersten Kompensationsdaten basierend auf den ersten Referenzkompensationsdaten in der Leer-Zeit und Aktualisieren zweiter Kompensationsdaten für die Mobilität des Treibertransistors basierend auf den Erfassungsdaten in der Leer-Zeit; und Speichern der aktualisierten ersten Kompensationsdaten und der aktualisierten zweiten Kompensationsdaten in einem der Mehrzahl von flüchtigen Speichern in der Leer-Zeit.
  • In noch einem anderen Aspekt der vorliegenden Offenbarung kann eine Anzeigevorrichtung aufweisen: ein Anzeigepanel, das so konfiguriert ist, dass es in einer Aktiv-Zeit und einer Leer-Zeit innerhalb eines Frames angesteuert ist/wird, wobei das Anzeigepanel eine Mehrzahl von Pixeln aufweist, von denen jedes einen Treibertransistor hat; einen Datentreiber, der so konfiguriert ist, dass er der Mehrzahl von Pixeln in der Aktiv-Zeit zum Anzeigen eines Bildes eine erste Datenspannung basierend auf Bilddaten zuführt und der Mehrzahl von Pixeln in der Leer-Zeit zum Ermitteln von Erfassungsdaten eine zweite Datenspannung zum Erfassen einer Mobilität des Treibertransistors zuführt; eine Mehrzahl von flüchtigen Speichern, um erste Kompensationsdaten für eine Schwellenwertspannung des Treibertransistors und zweite Kompensationsdaten für die Mobilität des Treibertransistors zu speichern; einen nicht-flüchtigen Speicher, um erste Referenzkompensationsdaten zu speichern, wobei die ersten Referenzkompensationsdaten ein Referenzwert für die ersten Kompensationsdaten sind; und einen Datenkompensator, der so konfiguriert ist, dass er die ersten Kompensationsdaten basierend auf den ersten Referenzkompensationsdaten in der Leer-Zeit aktualisiert und die zweiten Kompensationsdaten basierend auf den Erfassungsdaten in der Leer-Zeit aktualisiert. Weitere Ausführungsformen sind in den abhängigen Ansprüchen beschrieben.
  • Gemäß Beispiel-Ausführungsformen der vorliegenden Offenbarung kann ein Eigenschaft-Wert eines Treibertransistors trotz eines oder mehrerer externer Faktoren normal kompensiert sein/werden.
  • Gemäß Beispiel-Ausführungsformen der vorliegenden Offenlegung kann eine Zeitverzögerung für eine Kompensation von Bilddaten minimiert sein/werden.
  • Es ist zu verstehen, dass sowohl die vorangehende allgemeine Beschreibung als auch die folgende ausführliche Beschreibung der vorliegenden Offenbarung beispielhaft und erklärend sind und dazu gedacht sind, eine weitere Erklärung der Erfindungskonzepte, wie sie beansprucht sind, bereitzustellen.
  • Figurenliste
  • Die beigefügten Zeichnungen, die enthalten sind, um ein weiteres Verständnis der Offenbarung bereitzustellen, und in dieser Anmeldung eingefügt sind sowie einen Teil davon bilden, stellen Ausführungsformen der Offenbarung dar und dienen zusammen mit der Beschreibung dazu, Prinzipien der Offenbarung zu erklären. In den Zeichnungen:
    • ist 1 eine schematische Ansicht einer Anzeigevorrichtung gemäß einer Beispiel-Ausführungsform der vorliegenden Offenbarung;
    • ist 2 eine Schaltkreis-Darstellung eines Subpixels einer Anzeigevorrichtung gemäß einer Beispiel-Ausführungsform der vorliegenden Offenbarung;
    • ist 3 ein Blockdiagramm, das eine Zeitablauf-Steuervorrichtung und einen Datentreiber zum Kompensieren einer Anzeigevorrichtung gemäß einer Beispiel-Ausführungsform der vorliegenden Offenbarung darstellt;
    • ist 4 ein Zeitablauf-Diagramm eines Signals zum Erfassen einer Mobilität einer Anzeigevorrichtung gemäß einer Beispiel-Ausführungsform der vorliegenden Offenbarung;
    • ist 5 ein Blockdiagramm einer Zeitablauf-Steuervorrichtung einer Anzeigevorrichtung gemäß einer Beispiel-Ausführungsform der vorliegenden Offenbarung;
    • ist 6 ein Zeitablauf-Diagramm zum Erklären eines Betriebs einer Zeitablauf-Steuervorrichtung einer Anzeigevorrichtung gemäß einer Beispiel-Ausführungsform der vorliegenden Offenbarung;
    • ist 7 ein Flussdiagramm zum Erklären eines Betriebs einer Zeitablauf-Steuervorrichtung einer Anzeigevorrichtung gemäß einer Beispiel-Ausführungsform der vorliegenden Offenbarung;
    • ist 8 ein Diagramm zum Erklären eines Betriebs einer Zeitablauf-Steuervorrichtung einer Anzeigevorrichtung in jedem Frame gemäß einer Beispiel-Ausführungsform der vorliegenden Offenbarung;
    • ist 9 ein Flussdiagramm zum Erklären eines Ein-Echtzeit-Schnell-Modus (Ein-RF)-Erfassungsvorgangs einer Anzeigevorrichtung gemäß einer Beispiel-Ausführungsform der vorliegenden Offenbarung; und
    • ist 10 ein Flussdiagramm zum Erklären eines Echtzeit (RT)-Erfassungsvorgangs einer Anzeigevorrichtung gemäß einer Beispiel-Ausführungsform der vorliegenden Offenbarung.
  • AUSFÜHRLICHE BESCHREIBUNG
  • Es wird nun im Detail auf Ausführungsformen der vorliegenden Offenbarung Bezug genommen, von der Beispiele in den beigefügten Zeichnungen dargestellt sein können.
  • Ein Transistor, der für eine Anzeigevorrichtung gemäß Ausführungsformen der vorliegenden Offenbarung verwendet wird, kann mit einem n-Kanal-Transistor (NMOS) oder einem p-Kanal-Transistor (PMOS) implementiert sein/werden. Der Transistor kann mit einem Oxidhalbleitertransistor, der einen Oxidhalbleiter als eine aktive Schicht hat, oder einem LTPS-Transistor, der ein Niedrige-Temperatur-Polysilizium (LTPS) als eine aktive Schicht hat, implementiert sein. Der Transistor kann mindestens eine Gate-Elektrode, eine Source-Elektrode und eine Drain-Elektrode aufweisen. Der Transistor kann als ein Dünnschichttransistor auf einem Anzeigepanel implementiert sein. In dem Transistor fließen können Ladungsträger von der Source-Elektrode zur Drain-Elektrode fließen. Im Fall des N-Kanal-Transistors (NMOS), da die Ladungsträger Elektronen sind, kann eine Source-Spannung niedriger sein als eine Drain-Spannung, um zu ermöglichen, dass die Elektronen von der Source-Elektrode zur Drain-Elektrode fließen. Eine Richtung des Stroms im n-Kanal-Transistor NMOS kann von der Drain-Elektrode zur Source-Elektrode sein, und die Source-Elektrode kann als ein Ausgangsanschluss dienen. Im Fall des p-Kanal-Transistors (PMOS), da die Ladungsträger Löcher sind, kann, um zu ermöglichen, dass die Löcher von der Source-Elektrode zur Drain-Elektrode fließen, eine Source-Spannung höher als eine Drain-Spannung sein. Beim p-Kanal-Transistor (PMOS) können die Löcher von der Source-Elektrode zur Drain-Elektrode fließen, so dass ein Strom von der Source zum Drain fließt, und die Drain-Elektrode dient als ein Ausgangsanschluss. Dementsprechend können die Source und der Drain in Übereinstimmung mit der angelegten Spannung geschaltet sein/werden, so dass angemerkt sein/werden sollte, dass die Source und der Drain des Transistors nicht fest sind. In der vorliegenden Beschreibung wird angenommen, dass der Transistor ein n-Kanal-Transistor (NMOS) ist, aber die vorliegende Offenbarung ist nicht darauf beschränkt. Der p-Kanal-Transistor kann verwendet werden und daher kann eine Schaltkreiskonfiguration dementsprechend geändert sein/werden.
  • Ein Gate-Signal von Transistoren, die als Schaltelemente verwendet werden, kann zwischen einer Einschalt-Spannung und einer Ausschalt-Spannung schwanken. Die Einschalt-Spannung kann so eingestellt sein, dass sie höher als eine Schwellenwertspannung Vth des Transistors ist, und die Ausschalt-Spannung kann so eingestellt ist, dass sie niedriger als die Schwellenwertspannung Vth des Transistors ist. Der Transistor kann in Reaktion auf die Einschalt-Spannung eingeschaltet sein/werden und in Reaktion auf die Ausschalt-Spannung ausgeschaltet sein/werden. Im Fall des NMOS kann die Einschalt-Spannung eine hohe Spannung sein und die Ausschalt-Spannung kann eine niedrige Spannung sein. Im Fall des PMOS kann die Einschalt-Spannung eine niedrige Spannung sein und die Ausschalt-Spannung kann hohe Spannung sein.
  • 1 ist eine schematische Ansicht einer Anzeigevorrichtung gemäß einer Beispiel-Ausführungsform der vorliegenden Offenbarung.
  • Wie in 1 dargestellt, kann eine Anzeigevorrichtung 100 ein Anzeigepanel 110, einen Gate-Treiber 120, einen Datentreiber 130 und eine Zeitablauf-Steuervorrichtung 140 aufweisen.
  • Das Anzeigepanel 110 kann ein Panel zum Anzeigen von Bildern sein. Das Anzeigepanel 110 kann eine Vielzahl von Schaltkreisen, Verdrahtungsleitungen und Leuchtdioden aufweisen, die auf einem Substrat angeordnet sind. Das Anzeigepanel 110 kann mittels einer Mehrzahl von Datenleitungen DL und einer Mehrzahl von Gate-Leitungen GL, die einander schneiden, unterteilt sein und kann eine Mehrzahl von Pixeln PX aufweisen, die mit der Mehrzahl von Datenleitungen DL und der Mehrzahl von Gate-Leitungen GL in zugeordneter Weise verbunden sind. Das Anzeigepanel 110 kann einen Anzeige-Bereich, der von einer Mehrzahl von Pixeln PX definiert ist, und einen Nicht-Anzeige-Bereich, in dem verschiedene Signalleitungen oder Pads ausgebildet sein können, aufweisen. Das Anzeigepanel 110 kann mittels eines Anzeigepanels 110 implementiert sein, das in verschiedenen Anzeigevorrichtungen, wie zum Beispiel einer Flüssigkristall-Anzeigevorrichtung, einer organischen lichtemittierenden Anzeigevorrichtung oder einer elektrophoretischen Anzeigevorrichtung, verwendet wird. In unten beschriebenen Beispiel-Ausführungsformen wird das Anzeigepanel 110 als ein Panel beschrieben, das in der organischen lichtemittierenden Anzeigevorrichtung verwendet wird, aber die vorliegende Offenbarung ist nicht darauf beschränkt.
  • Die Zeitablauf-Steuervorrichtung 140 kann Zeitablauf-Signale, wie zum Beispiel ein vertikales Synchronisationssignal, ein horizontales Synchronisationssignal, ein Datenfreigabesignal oder einen Punkttakt, mittels eines Empfangsschaltkreises, wie zum Beispiel einer LVDS- oder einer TMDS-Schnittstelle, die mit einem Host-System verbunden ist, empfangen. Die Zeitablauf-Steuervorrichtung 140 kann basierend auf den eingegebenen Zeitablauf-Signalen ein Zeitablauf-Steuerung-Signal, um den Datentreiber 130 zu steuern, und Gate-Steuerung-Signale, um den Gate-Treiber 120 zu steuern, erzeugen.
  • Die Zeitablauf-Steuervorrichtung 140 kann Bilddaten RGB verarbeiten, die von einer externen Quelle eingegeben werden und die für eine Größe und eine Auflösung des Anzeigepanels 110 geeignet sind, um die verarbeiteten Bilddaten dem Datentreiber 130 zuzuführen.
  • Die Zeitablauf-Steuervorrichtung 140 kann einen Eigenschaft-Wert (z.B. eine Mobilität oder eine Schwellenwertspannung) eines Treibertransistors erfassen, der in jedem der Mehrzahl von Pixeln PX angeordnet ist, um Kompensationsdaten für den Eigenschaft-Wert (z.B. eine Mobilität oder eine Schwellenwertspannung) des Treibertransistors zu erzeugen. Die Zeitablauf-Steuervorrichtung 140 kann Bilddaten RGB unter Verwendung der Kompensationsdaten kompensieren.
  • Der Datentreiber 130 kann der Mehrzahl von Subpixeln eine Datenspannung Vdata zuführen. Der Datentreiber 130 kann eine Source-Leiterplatte und eine Mehrzahl von Source-Integrierten-Schaltkreisen aufweisen. Jedem der Mehrzahl von Source-Integrierten-Schaltkreisen können Bilddaten RGB und ein Daten-Steuerung-Signal von der Zeitablauf-Steuervorrichtung 140 mittels einer Source-Leiterplatte zugeführt werden.
  • Der Datentreiber 130 kann in Reaktion auf das Daten-Steuerung-Signal Bilddaten RGB in eine Gammaspannung umwandeln, um eine Datenspannung Vdata zu erzeugen, und kann die Datenspannung Vdata durch die Datenleitungen DL des Anzeigepanels 110 zuführen.
  • Der Datentreiber 130 kann die Erfassungsspannung von der Mehrzahl von Pixeln PX empfangen, um die Erfassungsspannung in Erfassungsdaten für einen Eigenschaft-Wert (z. B. eine Mobilität oder eine Schwellenwertspannung) des Treibertransistors umzuwandeln. Die Erfassungsdaten können an die Zeitsteuerung-Steuervorrichtung 140 ausgegeben werden.
  • Die Mehrzahl von Source-Integrierten-Schaltkreisen können mit den Datenleitungen DL des Anzeigepanels 100 in der Form von Chip-on-Film verbunden sein. Genauer gesagt kann jede der Mehrzahl von Source-Integrierten-Schaltkreisen als ein auf einer Verbindungsschicht angeordneter Chip implementiert sein, und Verdrahtungsleitungen, die mit dem Source-Integrierter-Schalkreis-Chip oder den -Chips verbunden sind, können auch auf der Verbindungsschicht ausgebildet sein. Die Anordnung der Mehrzahl von Source-Integrierten-Schaltkreisen ist jedoch nicht darauf beschränkt und kann mit den Datenleitungen DL des Anzeigepanels 110 zum Beispiel mittels eines Chip-on-Glass (COG)-Vorgangs oder eines Tape-Automated-Bonding (TAB)-Vorgangs verbunden sein/werden.
  • Der Gate-Treiber 120 kann der Mehrzahl von Subpixeln ein Gate-Signal zuführen. Der Gate-Treiber 120 kann einen Pegelschieber und ein Schieberegister aufweisen. Der Pegelschieber kann einen Pegel eines Taktsignals, das mit einem Transistor-Transistor-Logik (TTL)-Pegel von der Zeitablauf-Steuervorrichtung 140 eingegeben wird, verschieben und kann dann das Taktsignal dem Schieberegister zuführen. Das Schieberegister kann im Nicht-Anzeige-Bereich des Anzeigepanels 110 mittels einer GIP-Weise ausgebildet sein, ist aber nicht darauf beschränkt. Das Schieberegister kann eine Mehrzahl von Stufen haben, die das Gate-Signal in Reaktion auf das Taktsignal und das Ansteuerung-Signal zum Ausgang verschieben. Die Mehrzahl von Stufen, die in dem Schieberegister enthalten sind, können sequentiell das Gate-Signal durch eine Mehrzahl von Ausgangsanschlüssen ausgeben.
  • Das Anzeigepanel 110 kann eine Mehrzahl von Subpixeln aufweisen. Die Mehrzahl von Subpixeln können Licht verschiedener Farben emittieren. Zum Beispiel können die Mehrzahl von Subpixeln ein rotes Subpixel, ein grünes Subpixel, ein blaues Subpixel und ein weißes Subpixel aufweisen, sind aber nicht darauf beschränkt. Die Mehrzahl von Subpixeln SP können ein Pixel PX konfigurieren. Das heißt, das rote Subpixel, das grüne Subpixel, das blaue Subpixel und das weiße Subpixel können ein Pixel PX konfigurieren und das Anzeigepanel 110 kann eine Mehrzahl von Pixeln PX aufweisen. Für die Einfachheit eines Bezugs wird in der untenstehenden Beschreibung ein Subpixel als ein Pixel oder Pixel PX bezeichnet.
  • Nachfolgend wird ein Beispiel-Ansteuerung-Schaltkreis zum Ansteuern eines Pixels (oder eines Subpixels) unter Bezugnahme auf 2 ausführlicher beschrieben.
  • 2 ist eine Schaltkreis-Darstellung eines Pixels einer Anzeigevorrichtung gemäß einer Beispiel-Ausführungsform der vorliegenden Offenbarung.
  • 2 stellt eine Schaltkreis-Darstellung für ein Pixel von einer Mehrzahl von Pixeln der Anzeigevorrichtung 100 dar.
  • Wie in 2 gezeigt, kann das Pixel einen Schalttransistor SWT, einen Erfassungstransistor SET, einen Treibertransistor DT, einen Speicherkondensator SC und eine Leuchtdiode 150 aufweisen.
  • Die Leuchtdiode 150 kann eine Anode, eine organische Schicht und eine Kathode aufweisen. Die organische Schicht kann verschiedene organische Schichten, wie zum Beispiel eine Lochinjektionsschicht, eine Lochtransportschicht, eine organische lichtemittierende Schicht, eine Elektronentransportschicht und eine Elektroneninjektionsschicht, aufweisen. Die Anode der Leuchtdiode 150 kann mit einem Ausgangsanschluss des Treibertransistors DT verbunden sein, und eine Niedriges-Potential-Spannung VSS kann an die Kathode durch die Niedriges-Potential-Spannung-Leitung VSSL angelegt sein/werden. Obwohl die Leuchtdiode 150 in 2 hier als eine organische Leuchtdiode 150 beschrieben ist, ist die vorliegende Offenbarung nicht darauf beschränkt. Zum Beispiel kann auch eine anorganische Leuchtdiode, das heißt eine LED, als die Leuchtdiode 150 verwendet werden.
  • Die oben beschriebene Niedriges-Potential-Spannung-Leitung VSSL kann eine Positive-Spannung-Leitung sein, welche eine positive Niedriges-Potential-Spannung anlegt, und kann als ein Masseanschluss bezeichnet sein/werden.
  • Wie in 2 gezeigt, kann der Schalttransistor SWT ein Transistor sein, der die Datenspannung Vdata an einen ersten Knoten N1 überträgt, der mit einer Gate-Elektrode des Treibertransistors DT korrespondiert. Der Schalttransistor SWT kann eine Drain-Elektrode, die mit der Datenleitung DL verbunden ist, eine Gate-Elektrode, die mit der Gate-Leitung GL verbunden ist, und eine Source-Elektrode, die mit der Gate-Elektrode des Treibertransistors DT verbunden ist, aufweisen. Der Schalttransistor SWT kann durch ein von der Gate-Leitung GL angelegtes Scan-Signal SCAN eingeschaltet sein/werden, um eine von der Datenleitung DL zugeführte Datenspannung Vdata an den ersten Knoten N1 zu übertragen, der mit der Gate-Elektrode des Treibertransistors DT korrespondiert.
  • Wie in 2 dargestellt, kann der Treibertransistor DT ein Transistor sein, der der Leuchtdiode 150 einen Treiberstrom zuführt, um die Leuchtdiode 150 anzusteuern. Der Treibertransistor DT kann eine Gate-Elektrode, die mit dem ersten Knoten N1 korrespondiert, eine Source-Elektrode, die mit einem zweiten Knoten N2 und einem Ausgangsanschluss korrespondiert, und eine Drain-Elektrode, die mit einem dritten Knoten N3 und einem Eingangsanschluss korrespondiert, aufweisen. Die Gate-Elektrode des Treibertransistors DT kann mit dem Schalttransistor SWT verbunden sein/werden, die Drain-Elektrode kann eine Hohes-Potential-Spannung VDD mittels einer Hohes-Potential-Spannung-Leitung VDDL empfangen, und die Source-Elektrode kann mit der Anode der Leuchtdiode 150 verbunden sein.
  • Wie in 2 gezeigt, kann der Speicherkondensator SC ein Kondensator sein, der eine Spannung, welche mit der Datenspannung Vdata korrespondiert, für einen Frame aufrechterhält. Eine Elektrode des Speicherkondensators SC kann mit dem ersten Knoten N1 verbunden sein und die andere Elektrode kann mit dem zweiten Knoten N2 verbunden sein.
  • Im Fall der Beispiel-Anzeigevorrichtung 100 kann sich mit zunehmender Ansteuerungszeit jedes Pixels das Schaltkreiselement, wie zum Beispiel der Treibertransistor DT, verschlechtern. Dementsprechend kann ein eindeutiger Eigenschaft-Wert des Schaltkreiselements, wie zum Beispiel eines Treibertransistors DT, geändert sein/werden. Hier kann der eindeutige Eigenschaft-Wert des Schaltkreiselements eine Schwellenwertspannung Vth des Treibertransistors DT oder eine Mobilität α des Treibertransistors DT aufweisen. Die Änderung des Eigenschaft-Werts des Schaltkreiselements kann eine Leuchtdichteänderung des korrespondierenden Pixels verursachen. Dementsprechend kann die Änderung des Eigenschaft-Werts des Schaltkreiselements als die Leuchtdichteänderung des Pixels repräsentierend verwendet werden.
  • Ferner kann der Grad der Änderung der Eigenschaft-Werte zwischen Schaltkreiselementen jedes Pixels in Abhängigkeit von einem Grad der Verschlechterung jedes Schaltkreiselements variieren. Ein solcher Unterschied im Änderungsgrad der Eigenschaft-Werte zwischen den Schaltkreiselementen kann eine Leuchtdichteabweichung zwischen den Pixeln verursachen. Dementsprechend kann die Eigenschaft-Wert-Abweichung zwischen Schaltkreiselementen als die Leuchtdichteabweichung zwischen den Pixeln repräsentierend verwendet werden. Die Änderung der Eigenschaft-Werte der Schaltkreiselemente, das heißt die Leuchtdichtenänderung des Pixels, und die Eigenschaft-Wert-Abweichung zwischen den Schaltkreiselementen, das heißt die Leuchtdichtenabweichung zwischen den Pixeln, können Probleme, wie zum Beispiel die Verringerung der Genauigkeit der Leuchtdichte-Aussagekraft des Pixels oder eine Anzeige-Anomalie, verursachen.
  • Daher kann das Pixel der Anzeigevorrichtung 100 gemäß der Beispiel-Ausführungsform der vorliegenden Offenbarung eine Erfassungsfunktion zum Erfassen eines Eigenschaft-Werts für das Pixel und eine Kompensationsfunktion zum Kompensieren des Eigenschaft-Werts des Pixels unter Verwendung des Erfassungsergebnisses bereitstellen.
  • Daher kann das Pixel, wie in 2 dargestellt, zusätzlich zu dem Schalttransistor SWT, dem Treibertransistor DT, dem Speicherkondensator SC und der Leuchtdiode 150 ferner einen Erfassungstransistor SET aufweisen, um einen Spannungszustand der Source-Elektrode des Treibertransistors DT effektiv zu steuern.
  • Wie in 2 dargestellt, kann der Erfassungstransistor SET zwischen der Source-Elektrode des Treibertransistors DT und der Referenz-Spannung-Leitung RVL, die eine Referenzspannung Vref zuführt, angeschlossen sein, und eine Gate-Elektrode kann mit der Gate-Leitung GL verbunden sein. Daher kann der Erfassungstransistor SET mittels des durch die Gate-Leitung GL angelegten Erfassungssignals SENSE eingeschaltet sein/werden, um die Referenzspannung Vref, welche durch die Referenz-Spannung-Leitung RVL zugeführt ist/wird, an die Source-Elektrode des Treibertransistors DT anzulegen. Ferner kann der Erfassungstransistor SET als einer von Spannungserfassungspfaden für die Source-Elektrode des Treibertransistors DT verwendet werden.
  • Wie in 2 gezeigt, können sich der Schalttransistor SWT und der Erfassungstransistor SET des Pixels eine Gate-Leitung GL teilen. Das heißt, der Schalttransistor SWT und der Erfassungstransistor SET können mit der gleichen Gate-Leitung GL verbunden sein, damit an sie gleiche Gate-Signal angelegt ist/wird. Für die Einfachheit der Beschreibung kann jedoch eine Spannung, die an die Gate-Elektrode des Schalttransistors SWT angelegt ist/wird, als ein Scan-Signal SCAN bezeichnet sein/werden und eine Spannung, die an die Gate-Elektrode des Erfassungstransistors SET angelegt ist/wird, kann als ein Erfassungssignal SENSE bezeichnet sein/werden. Das Scan-Signal SCAN und das Erfassungssignal SENSE, die an ein Pixel angelegt sind/werden, können das gleiche Signal sein, das von der gleichen Gate-Leitung GL übertragen wird.
  • Die vorliegende Offenbarung ist jedoch nicht darauf beschränkt. Zum Beispiel kann nur der Schalttransistor SWT mit der Gate-Leitung GL verbunden sein und der Erfassungstransistor SET kann mit einer separaten Erfassungsleitung verbunden sein. Daher kann das Scan-Signal SCAN an den Schalttransistor SWT durch die Gate-Leitung GL angelegt sein/werden und das Erfassungssignal SENSE kann an den Erfassungstransistor SET durch eine separate Erfassungsleitung angelegt sein/werden.
  • Dementsprechend kann die Referenzspannung Vref an die Source-Elektrode des Treibertransistors DT mittels Erfassungstransistors SET angelegt sein/werden. Ferner kann eine Erfassungsspannung zum Erfassen der Schwellenwertspannung Vth des Treibertransistors DT oder der Mobilität α des Treibertransistors DT durch die Referenzleitung RVL detektiert sein/werden. Ferner kann der Datentreiber 130 die Datenspannung Vdata in Übereinstimmung mit einer Änderung der Schwellenwertspannung Vth des Treibertransistors DT oder der Mobilität α des Treibertransistors DT kompensieren.
  • 3 ist ein Blockdiagramm, das eine Zeitablauf-Steuervorrichtung und einen Datentreiber zum Kompensieren einer Anzeigevorrichtung gemäß einer Beispiel-Ausführungsform der vorliegenden Offenbarung darstellt.
  • Wie oben beschrieben, kann die Anzeigevorrichtung 100 gemäß einer Beispiel-Ausführungsform der vorliegenden Offenbarung einen Eigenschaft-Wert oder eine Änderung des Eigenschaft-Werts eines Treibertransistors DT in dem Pixel PX aus der Erfassungsspannung der Referenzspannungsleitung RVL während des Erfassungszeitraums ermitteln. Daher kann die Referenzspannungsleitung RVL nicht nur dazu dienen, die Referenzspannung Vref zu übertragen, sondern kann auch als eine Erfassungsleitung zum Erfassen eines Eigenschaft-Werts des Treibertransistors DT im Pixel PX dienen. Dementsprechend kann die Referenzspannungsleitung RVL auch als eine Erfassungsleitung bezeichnet sein/werden.
  • Insbesondere, wie in 2 und 3 dargestellt, kann während des Erfassungszeitraums der Anzeigevorrichtung 100 gemäß einer Beispiel-Ausführungsform der vorliegenden Offenbarung der Eigenschaft-Wert oder die Änderung des Eigenschaft-Wertes des Treibertransistors DT als eine Spannung (z.B. Vdata - Vth) am zweiten Knoten N2, z.B. der Source-Elektrode des Treibertransistors DT, widergespiegelt sein/werden.
  • Wenn der Erfassungstransistor SET eingeschaltet ist/wird, kann die Spannung am zweiten Knoten N2 (z.B. an der Source-Elektrode des Treibertransistors DT) mit einer Erfassungsspannung an der Referenzspannungsleitung RVL korrespondieren. Ferner kann der Leitungskondensator Cline an der Referenzspannungsleitung RVL mittels der Spannung am zweiten Knoten N2 des Treibertransistors DT aufgeladen sein/werden, und die Referenzspannungsleitung RVL kann eine Erfassungsspannung haben, die mit einer Spannung am zweiten Knoten N2 des Treibertransistors DT mittels des aufgeladenen Leitungskondensator Cline korrrespondiert.
  • Die Anzeigevorrichtung 100 gemäß einer Beispiel-Ausführungsform der vorliegenden Offenbarung kann den Schalttransistor SWT und den Erfassungstransistor SET im Pixel PX so steuern, dass sie ein-/ausgeschaltet sind/werden, und das Zuführen der Datenspannung Vdata und der Referenzspannung Vref in zugeordneter Weise steuern. Daher kann der zweite Knoten N2 des Treibertransistors DT so angesteuert sein/werden, dass er in einem Spannungszustand ist, der den Eigenschaft-Wert (eine Schwellenwertspannung oder eine Mobilität) oder eine Änderung des Eigenschaft-Werts des Treibertransistors DT widerspiegelt.
  • Der Datentreiber 130 der Anzeigevorrichtung 100 gemäß einer Beispiel-Ausführungsform der vorliegenden Offenbarung kann einen Analog-zu-Digital-Wandler ADC 131 und Schalt-Schaltkreise SAM und SPRE aufweisen. Der Analog-zu-Digital-Wandler ADC 131 kann eine Erfassungsspannung an der Referenzspannungsleitung RVL messen, die mit einer Spannung des zweiten Knotens N2 des Treibertransistors DT korrespondiert, und kann die Erfassungsspannung in einen digitalen Wert umwandeln. Die Schalt-Schaltkreise SAM und SPRE können die Eigenschaft-Werte erfassen.
  • Der Datentreiber 130 kann einen Digital-zu-Analog-Wandler DAC 132 zum Umwandeln der Bilddaten RGB in eine analoge Gammaspannung, um eine Datenspannung Vdata auszugeben, und einen Schalter RPRE zum Bildansteuern aufweisen. Darüber hinaus kann der Datentreiber 130 ferner einen Zwischenspeicherschaltkreis und Pufferschaltungen zum Verarbeiten von Bilddaten RGB aufweisen.
  • Der Datentreiber kann ferner einen ADC 131 und verschiedene Schalter SAM, SPRE und RPRE aufweisen. Alternativ können der ADC 131 und verschiedene Schalter SAM, SPRE und RPRE außerhalb des Datentreibers 130 bereitgestellt sein.
  • Die Schalt-Schaltkreise SAM und SPRE, um die Erfassungsansteuerung zu steuern, können einen Erfassungsreferenzschalter SPRE und einen Abtastschalter SAM aufweisen. Der Erfassungsreferenzschalter SPRE kann eine Verbindung zwischen jeder Referenzspannungsleitung RVL und einem Erfassungsreferenzspannungszufuhrknoten Npres steuern, dem die Referenzspannung Vref zugeführt sein/werden kann. Der Abtastschalter SAM kann die Verbindung zwischen jeder Referenzspannungsleitung RVL und dem ADC 131 steuern.
  • Hier ist der Erfassungsreferenzschalter SPRE ein Schalter, der die Erfassungsansteuerung steuern kann. Die Referenzspannung Vref, die der Referenzspannungsleitung RVL mittels des Erfassungsreferenzschalters SPRE zugeführt ist/wird, kann eine Erfassungsreferenzspannung VpreS sein.
  • Der Bildansteuerungsreferenzschalter RPRE kann eine Verbindung zwischen jeder Referenzspannungsleitung RVL und einem Bildansteuerungsreferenzspannungszufuhrknoten Nprer steuern, dem die Referenzspannung Vref zugeführt sein/werden kann. Der Bildansteuerungsreferenzschalter RPRE kann ein Schalter sein, der für die Bildansteuerung verwendet wird. Die Referenzspannung Vref, die der Referenzspannungsleitung RVL mittels des Bildansteuerungsreferenzschalters RPRE zugeführt ist/wird, kann mit einer Bildansteuerungsreferenzspannung VpreR korrespondieren.
  • Hier können der Erfassungsreferenzschalter SPRE und der Bildansteuerungsreferenzschalter RPRE separat bereitgestellt sein oder können so implementiert sein, dass sie als eins/einer integriert sind. Die Erfassungsreferenzspannung VpreS und die Bildansteuerungsreferenzspannung VpreR können der gleiche Spannungswert oder unterschiedliche Spannungswerte sein.
  • Die Zeitablauf-Steuervorrichtung 140 kann einen Datenkompensator 141, um Daten zu kompensieren, und einen Speicher 140, um Daten für eine lange Zeit oder kurze Zeit zu speichern, aufweisen.
  • Der Speicher 142 kann vom ADC 131 ausgegebene Erfassungsdaten SD speichern oder kann vom Datenkompensator 141 ausgegebene Kompensationsdaten CD speichern.
  • Der Datenkompensator 141 kann neue Kompensationsdaten CD zum Kompensieren einer Veränderung des Eigenschaft-Wertes durch Vergleichen der Erfassungsdaten SD und der Kompensationsdaten CD, die im Speicher 142 gespeichert sind, berechnen. Die vom Datenkompensator 141 berechneten neuen Kompensationsdaten CD können dann in dem Speicher 142 gespeichert sein/werden.
  • Insbesondere können die Kompensationsdaten CD in Kompensationsdaten für eine Schwellenwertspannung des Treibertransistors DT und Kompensationsdaten für eine Mobilität des Treibertransistors DT unterteilt sein/werden. Nachfolgend können für die Einfachheit der Beschreibung die Kompensationsdaten für die Schwellenwertspannung des Treibertransistors DT als erste Kompensationsdaten bezeichnet sein/werden und die Kompensationsdaten für die Mobilität des Treibertransistors DT können als zweite Kompensationsdaten bezeichnet sein/werden.
  • Auch können die Kompensationsdaten CD ein digitales Datenformat sein. Zum Beispiel können die ersten Kompensationsdaten (d.h. die Schwellenwertspannung-Kompensationsdaten) in manche Bits der Kompensationsdaten CD geschrieben sein/werden, und die zweiten Kompensationsdaten (d.h. die Mobilität-Kompensationsdaten) können in die anderen Bits der Kompensationsdaten CD geschrieben sein/werden.
  • Die Zeitablauf-Steuervorrichtung 140 kann einen digitalen Signaltyp von Bilddaten RGB, die dem Datentreiber 130 zuzuführen sind, unter Verwendung von im Speicher 142 gespeicherten Kompensationsdaten CD kompensieren.
  • Die kompensierten Bilddaten RGB können an den Datentreiber 130 ausgegeben sein/werden. Dementsprechend kann der DAC 132 im Datentreiber 130 Bilddaten RGB, die mittels des Datenkompensators 141 kompensiert sind/werden, in einen analogen Signaltyp einer Datenspannung Vdata umwandeln, um die Datenspannung Vdata zu kompensieren. Nachdem der Erfassungsvorgang für alle Leitungen abgeschlossen ist, kann die kompensierte Datenspannung Vdata durch einen Ausgangspuffer an die korrespondierenden Datenleitungen DL ausgegeben sein/werden. Als ein Ergebnis kann die Eigenschaft-Wert-Abweichung (z.B. eine Schwellenwertspannungsabweichung oder eine Mobilitätsabweichung) für den Treibertransistor DT in dem korrespondierenden Pixel PX kompensiert sein/werden.
  • Ferner kann der Datenkompensator 141 außerhalb der Zeitablauf-Steuervorrichtung 140 angeordnet sein oder kann in der Zeitablauf-Steuervorrichtung 140 enthalten sein. Der Speicher 142 kann außerhalb der Zeitablauf-Steuervorrichtung 140 angeordnet sein oder kann als ein Register in der Zeitablauf-Steuervorrichtung 140 implementiert sein.
  • 4 ist ein Zeitablauf-Diagramm eines Signals zum Erfassen einer Mobilität einer Anzeigevorrichtung gemäß einer Beispiel-Ausführungsform der vorliegenden Offenbarung.
  • Wie in 4 gezeigt, kann die Mobilitätserfassung des Treibertransistors DT in der Anzeigevorrichtung gemäß einer Beispiel-Ausführungsform der vorliegenden Offenbarung mittels eines Initialisierungsschritts, eines Verfolgungsschritts und eines Abtastschritts durchgeführt werden. Im Allgemeinen kann die Mobilität des Treibertransistors DT durch individuelles Einschalten oder Ausschalten des Schalttransistors SWT und des Erfassungstransistors SET erfasst werden. Daher kann im Gegensatz zu der in 2 dargestellten Beispielstruktur der Erfassungsvorgang mit einer Beispielstruktur durchgeführt werden, bei der das Scan-Signal SCAN und das Erfassungssignal SENSE an den Schalttransistor SWT und den Erfassungstransistor SET in zugeordneter Weise mittels zweier getrennter Gate-Leitungen GL getrennt angelegt sein/werden können.
  • Im Initialisierungsschritt (Initial) kann der Schalttransistor SWT eingeschaltet sein/werden, und der erste Knoten N1 (d.h. die Gate-Elektrode) des Treibertransistors DT kann auf eine Datenspannung Vdata zur Mobilitätserfassung initialisiert sein/werden mittels des Scan-Signals SCAN auf einem Einschaltpegel. Nachfolgend kann eine Bildansteuerungsdatenspannung, die basierend auf den Bilddaten RGB erzeugt ist/wird, als eine erste Datenspannung bezeichnet sein/werden und eine Erfassungsdatenspannung zur Mobilitätserfassung kann als eine zweite Datenspannung bezeichnet sein/werden.
  • Ferner können der Erfassungstransistor SET und der Erfassungsreferenzschalter SPRE mittels eines Erfassungssignal SENSE bei einem Einschaltpegel eingeschaltet sein/werden. In diesem Zustand kann der zweite Knoten N2 (z.B. die Source-Elektrode) des Treibertransistors DT auf die Erfassungsreferenzspannung VpreS initialisiert sein/werden.
  • Hier kann sich die oben beschriebene zweite Datenspannung zur Mobilitätserfassung von der ersten Datenspannung zum Anzeigen des Bildes unterscheiden. Daher kann nach dem Beenden der Erfassungsverarbeitung während des Leer-Zeitraums die zweite Datenspannung auf eine dritte Datenspannung wiederhergestellt sein/werden.
  • Die oben beschriebene dritte Datenspannung kann als eine Bildwiederherstellung-Datenspannung bezeichnet sein/werden. Die dritte Datenspannung kann die gleiche sein wie die erste Datenspannung, ist aber nicht darauf beschränkt. Zum Beispiel kann die dritte Datenspannung eine Spannung sein, die durch Einstellen der ersten Datenspannung erlangt ist/wird, basierend auf einer Kompensationsspannung.
  • Der Verfolgungsschritt (Verfolgen) kann ein Schritt zum Verfolgen einer Mobilität des Treibertransistors DT sein. Die Mobilität des Treibertransistors DT kann eine Stromtreiberfähigkeit des Treibertransistors DT darstellen. Eine Spannung am zweiten Knoten N2 des Treibertransistors DT, die eine Mobilität des Treibertransistors DT darstellt, kann mittels des Verfolgungsschritts verfolgt sein/werden.
  • Im Verfolgungsschritt kann der Schalttransistor SWT ausgeschaltet sein/werden und der Erfassungsreferenzschalter SPRE auf einen Ausschaltpegel verschoben sein/werden, mittels eines Scan-Signals SCAN bei einem Ausschaltpegel. Indem das gemacht ist/wird, können sowohl der erste Knoten N1 als auch der zweite Knoten N2 des Treibertransistors DT potentialfrei gemacht sein/werden, so dass die Spannungen sowohl am ersten Knoten N1 als auch am zweiten Knoten N2 des Treibertransistors DT ansteigen können. Insbesondere kann die Spannung am zweiten Knoten N2 des Treibertransistors DT auf eine Erfassungsreferenzspannung VpreS initialisiert sein/werden, um von der Erfassungsreferenzspannung VpreS anzusteigen. Zu diesem Zeitpunkt kann der Erfassungstransistor SET eingeschaltet sein/werden, so dass der Anstieg der Spannung am zweiten Knoten N2 des Treibertransistors DT zu einem Anstieg der Erfassungsspannung an der Referenzspannungsleitung RVL führen kann.
  • Im Abtastschritt (Abtastung) kann der Erfassungsschalter SAM eingeschaltet sein/werden, wenn eine vorbestimmte Zeit Δt ab dem Zeitpunkt abläuft, an dem die Spannung am zweiten Knoten N2 des Treibertransistors DT anzusteigen beginnt. Zu diesem Zeitpunkt kann der ADC 131 die Erfassungsspannung an der mittels des Erfassungsschalters SAM angeschlossenen Referenzspannungsleitung RVL erfassen und kann die Erfassungsspannung in Erfassungsdaten SD umwandeln, die ein digitales Signal sind. Hier kann die an den ADC 131 anzulegende Erfassungsspannung mit einem Pegel (VpreS + ΔV) korrespondieren, der um eine vorbestimmte Spannung ΔV von der Erfassungsreferenzspannung VpreS erhöht ist/wird.
  • Der Datenkompensator 141 kann eine Mobilität des Treibertransistors DT im korrespondierenden Pixel PX basierend auf den ADC 131 ausgegebenen Erfassungsdaten SD identifizieren und kann eine Abweichung des Eigenschaft-Werts (hier der Mobilität) des Treibertransistors DT kompensieren.
  • Das heißt, die Mobilität des Treibertransistors DT kann proportional zu einer Spannungsvarianz pro Einheitszeit (ΔV/Δt) der Referenzspannungsleitung RVL im Verfolgungsschritt Verfolgung sein, mit anderen Worten, zu einer Steigung einer Spannungswellenform der Referenzspannungsleitung RVL. Zu diesem Zeitpunkt kann die Kompensation der Mobilitätsabweichung für den Treibertransistor DT als ein Vorgang des Änderns von Bilddaten RGB bezeichnet sein/werden, zum Beispiel als ein arithmetischer Vorgang des Multiplizierens von Bilddaten RGB mit einem zweiten Kompensationswert, der ein Mobilitätskompensationsdatum ist.
  • Darüber hinaus kann der Erfassungsvorgang des Treibertransistors DT in Echtzeit während des Ansteuerns des Bildes durchgeführt werden. Ein solcher Erfassungsvorgang kann als ein Echtzeit (RT)-Erfassungsvorgang bezeichnet sein/werden. Während des RT-Erfassungsvorgangs kann der Erfassungsvorgang an Pixeln PX durchgeführt werden, die in mindestens einer Zeile in jedem Leer-Zeitraum angeordnet sind.
  • Dementsprechend kann nach dem Beenden des Erfassungsvorgangs für alle Pixel PX in der Mehrzahl von Leer-Zeiträumen die kompensierte Datenspannung Vdata an die korrespondierenden Datenleitungen DL durch einen Ausgangspuffer ausgegeben sein/werden.
  • Ferner kann nach dem Durchführen des Erfassungsvorgangs während des Leer-Zeitraums für jedes Pixel PX, in dem der Erfassungsvorgang durchgeführt wurde, die zweite Datenspannung auf die dritte Datenspannung wiederhergestellt sein/werden. Falls die Datenspannung Vdata bei/auf der zweiten Datenspannung sogar nach dem Erfassungsvorgang beibehalten ist/wird, kann ein für die Bilddaten RGB irrelevantes Bild ausgegeben werden. Daher kann die Datenspannung Vdata auf die dritte Datenspannung wiederhergestellt sein/werden, um die potentielle Verschlechterung der Bildqualität, die in den Pixeln auftritt, in denen der Erfassungsvorgang abgeschlossen war/wurde, zu verhindern oder zu verringern.
  • Auch können ein Vorgang des Erfassens einer Mobilität eines Treibertransistors DT und ein Vorgang des Erfassens einer Schwellenwertspannung eines Treibertransistors DT unterschieden werden. Insbesondere, da der Vorgang des Erfassens einer Mobilität eines Treibertransistors DT eine kürzere Zeitspanne als der Vorgang des Erfassens einer Schwellenwertspannung dauern kann, kann der Vorgang des Erfassens der Mobilität mittels des RT-Erfassungsvorgangs durchgeführt werden, der in einer kurzen Zeitspanne durchgeführt wird. Im Gegensatz dazu kann im Fall des Vorgangs des Erfassens einer Schwellenwertspannung des Treibertransistors DT der Vorgang eine längere Zeitspanne dauern, um eine Spannung am zweiten Knoten N2 des Treibertransistors DT zu sättigen, so dass der Vorgang nicht mittels des RT-Erfassungsvorgangs durchgeführt werden kann.
  • Daher können die von/aus dem RT-Erfassungsvorgang erlangten Erfassungsdaten SD mit Erfassungsdaten SD für den Mobilitätswert des Treibertransistors DT korrespondieren. Das heißt, die zweiten Kompensationsdaten können durch die Erfassungsdaten SD mittels des Echtzeit-Erfassungsvorgangs konsistent aktualisiert sein/werden, aber es ist möglich, dass die ersten Kompensationsdaten nicht so aktualisiert sind/werden.
  • Hier können die Kompensationsdaten aufgrund eines externen Faktors, wie zum Beispiel einer elektrostatischen Entladung (ESD) oder eines physikalischen Stoßes, geändert sein/werden. Das heißt, die ersten Kompensationsdaten für eine Schwellenwertspannung können auf einen Fehlerwert aufgrund eines externen Faktors geändert sein/werden, so dass die ersten Kompensationsdaten als der Fehlerwert beibehalten sein/werden können. In diesem Fall, obwohl der RT-Erfassungsvorgang wie oben beschrieben durchgeführt wurde, würden die ersten Kompensationsdaten als ein Fehlerwert beibehalten, so dass ein potentielles Problem eines hellen Flecks oder eines dunklen Flecks, der auf dem Anzeigepanel erzeugt ist/wird, fortbestehen kann.
  • Dementsprechend erkannten die Erfinder der vorliegenden Anmeldung eine Notwendigkeit auch für ein periodischen Aktualisieren der ersten Kompensationsdaten.
  • Nachfolgend wird ein Betrieb eines Speichers und eines Datenkompensators einer Anzeigevorrichtung gemäß einer Beispiel-Ausführungsform der vorliegenden Offenbarung, um die ersten Kompensationsdaten periodisch zu aktualisieren, spezifisch beschrieben.
  • 5 ist ein Blockdiagramm einer Zeitablauf-Steuervorrichtung 140 einer Anzeigevorrichtung gemäß einer Beispiel-Ausführungsform der vorliegenden Offenbarung.
  • Wie in 5 gezeigt, kann die Zeitablauf-Steuervorrichtung 140 der Anzeigevorrichtung gemäß einer Beispiel-Ausführungsform der vorliegenden Offenbarung einen Datenkompensator 141, einen nicht-flüchtigen Speicher (NAND) 142a, eine Mehrzahl von flüchtigen Speichern (DDR1 und DDR2) 142b-1 und 142b-2 und einen Pufferspeicher 142c aufweisen.
  • Der nicht-flüchtige Speicher (NAND) 142a (nachfolgend als NAND bezeichnet) kann eine Langzeit-Speichervorrichtung sein, die imstande ist, Daten zu speichern, selbst falls die Leistung zur Anzeigevorrichtung unterbrochen ist/wird. Zum Beispiel kann der NAND 142a ein NAND-Flash-Speicher sein.
  • Jeder der Mehrzahl von flüchtigen Speichern (DDR1 und DDR2) 142b-1 und 142b-2 kann eine temporäre Speichervorrichtung sein, in der gespeicherte Daten verloren sein/gehen können, wenn die Leistung zur Anzeigevorrichtung unterbrochen ist/wird. Zum Beispiel kann jeder der flüchtigen Speicher ein Doppelte-Datenrate (DDR)-DRAM sein.
  • Die Mehrzahl von flüchtigen Speichern (DDR1 und DDR2) 142b-1 und 142b-2 können einen ersten flüchtigen Speicher (DDR1) 142b-1 (nachfolgend als ein DDR1 bezeichnet) und einen zweiten flüchtigen Speicher (DDR2) 142b-2 (nachfolgend als ein DDR2 bezeichnet) aufweisen, in welche die Kompensationsdaten CD geschrieben sein/werden können.
  • In einem gegebenen Frame können Kompensationsdaten CD, die in irgendeinem von DDR1 142b-1 und DDR2 142b-2 gespeichert sind/werden, verwendet sein/werden, um die Datenspannung Vdata zu kompensieren, und Kompensationsdaten CD, die in dem anderen von DDR1 142b-1 und DDR2 142b-2 gespeichert sind/werden, können aktualisiert sein/werden.
  • Insbesondere können während eines vertikalen Leer-Zeitraums (vertikale Leer-Zeit) des gegebenen Frames die ersten Kompensationsdaten und die zweiten Kompensationsdaten in dem anderen von DDR1 142b-1 und DDR2 142b-2 aktualisiert sein/werden.
  • Der Pufferspeicher 142c kann eine Hochgeschwindigkeit-Temporäre-Speichervorrichtung für eine Datenübertragung zwischen dem nicht-flüchtigen Speicher (NAND) 142a und der Mehrzahl von flüchtigen Speichern (DDR1 und DDR2) 142b-1 und 142b-2 sein.
  • Ein Lesen-Zeitablauf des NAND 142a und ein Schreiben-Zeitablauf von DDR1 142b-1 und DDR2 142b-2 können unter Verwendung des Pufferspeichers 142c gesteuert sein/werden. Ein spezifischer Betrieb des Pufferspeichers 142c gemäß einer Beispiel-Ausführungsform der vorliegenden Offenbarung wird untenstehend unter Bezugnahme auf 6 und 7 beschrieben.
  • 6 ist ein Zeitablauf-Diagramm zum Erklären eines Betriebs einer Zeitablauf-Steuervorrichtung einer Anzeigevorrichtung gemäß einer Beispiel-Ausführungsform der vorliegenden Offenbarung.
  • 7 ist ein Flussdiagramm zum Erklären eines Betriebs einer Zeitablauf-Steuervorrichtung einer Anzeigevorrichtung gemäß einer Beispiel-Ausführungsform der vorliegenden Offenbarung.
  • Mit Bezug auf 5 bis 7 wird ein RT-Erfassungsvorgang gemäß einer Beispiel-Ausführungsform der vorliegenden Offenbarung für einen Frame beschrieben, der mittels eines horizontales Synchronisationssignal Vsync definiert ist/wird, nachdem die Anzeigevorrichtung eingeschaltet ist/wird.
  • Wie in 6 und 7 gezeigt, wenn die Anzeigevorrichtung eingeschaltet ist/wird und normal angesteuert ist/wird (normale Ansteuerung; S 110), können während des Ansteuerungszeitraums (Aktiv-Zeit), in dem ein Bild implementiert ist/wird, Pixel ausgewählt sein/werden, die in einer Zeile angeordnet sind, in der der RT-Erfassungsvorgang durchzuführen ist, aber die vorliegende Offenbarung ist nicht darauf beschränkt. Zum Beispiel kann der RT-Erfassungsvorgang nicht nur an Pixeln durchgeführt werden, die in einer Zeile angeordnet sind, sondern kann an Pixeln durchgeführt werden, die in einer Mehrzahl von Zeilen angeordnet sind.
  • Informationen über die Pixel einer Zeile, an denen der RT-Erfassungsvorgang durchzuführen ist, sind/werden an die Zeitablauf-Steuervorrichtung 140 übertragen. Daher kann die Zeitablauf-Steuervorrichtung 140 eine Adresse der Erfassungsdaten SD bestimmen, die gemäß dem RT-Erfassungsvorgang übertragen werden, welcher später durchgeführt wird. Die oben beschriebene Zeitablauf-Steuervorrichtung 140 kann ein solches Kommunikationsprotokoll wie Low Voltage Differential Signaling (LVDS) implementieren, ist aber nicht darauf beschränkt und kann auch ein beliebiges von zahlreichen anderen Kommunikationsprotokollen (RT-Leitung-Auswahl & RT-Leitung-Adresse; S 120) implementieren.
  • Falls während des Ansteuerungszeitraums (Aktiv-Zeit) Pixel, die in einer Zeile angeordnet sind, an welcher der RT-Erfassungsvorgang durchzuführen ist, nicht ausgewählt sind/werden, ist es möglich, dass der RT-Erfassungsvorgang nicht durchgeführt ist/wird, aber das normale Ansteuern (S 110) kann durchgeführt werden, um das Bild zu implementieren.
  • Nach dem Auswählen der Pixel, die in einer Zeile angeordnet sind, an der der RT-Erfassungsvorgang durchzuführen ist, können während des Ansteuerungszeitraums (Aktiv-Zeit) erste Referenzkompensationsdaten Ref CD1, die im NAND 142a gespeichert sind, gelesen werden. Genauer gesagt, kann während des Ansteuerungszeitraums (Aktiv-Zeit) der Pufferspeicher 142c die ersten Referenzkompensationsdaten Ref CD1 aus dem NAND 142a lesen (NAND lesen; S 130) und kann die ersten Referenzkompensationsdaten Ref CD1 in den Pufferspeicher 142c schreiben (Puffer schreiben; S140).
  • Die oben beschriebenen ersten Kompensationsdaten Ref CD1 beziehen sich auf Kompensationsdaten für eine Schwellenwertspannung eines Treibertransistors DT, die vorab vor dem Ausliefern der Anzeigevorrichtung eingestellt sind/werden. Wie oben beschrieben, kann es im Fall des Schwellenwertspannung-Erfassungsvorgangs des Treibertransistors DT eine beträchtliche Zeitspanne dauern, um eine Spannung des zweiten Knotens N2 des Treibertransistors DT zu sättigen, so dass die ersten Kompensationsdaten nicht mittels der Erfassungsdaten SD, die aus dem RT-Erfassungsvorgang erlangt sind/werden, aktualisiert sein/werden können. Dementsprechend können die ersten Kompensationsdaten, die Kompensationsdaten für die Schwellenwertspannung des Treibertransistors DT sind, in Übereinstimmung mit den im NAND 142a gespeicherten ersten Referenzkompensationsdaten Ref CD1 aktualisiert sein/werden.
  • Dementsprechend, falls in der Anzeigevorrichtung gemäß der Beispiel-Ausführungsform der vorliegenden Offenbarung sie nach dem Ansteuerungszeitraum (Aktiv-Zeit) in S 150 in den vertikalen Leer-Zeitraum (vertikale Leer-Zeit) eintritt, kann der Datenkompensator 141 die ersten Referenzkompensationsdaten Ref CD1 aus dem Pufferspeicher 142c lesen (Puffer lesen; S160).
  • Während des vertikalen Leer-Zeitraums (vertikale Leer-Zeit) kann der Datenkompensator 141 Kompensationsdaten eines vorherigen Frames Vorherige CD lesen, die im DDR1 142b-1 gespeichert sind (DDR lesen). Die oben beschriebenen Kompensationsdaten des vorherigen Frames Vorherige CD beziehen sich auf Kompensationsdaten, die in einem früheren Frame vor dem gegenwärtigen Frame aktualisiert wurden. Das heißt, die Kompensationsdaten des vorherigen Frames Vorherige CD können die ersten Kompensationsdaten und die zweiten Kompensationsdaten aufweisen, die im vorherigen Frame aktualisiert sind/werden.
  • Hierbei kann während des Erfassungszeitraums der vertikalen Leer-Zeit der RT-Erfassungsvorgang durchgeführt werden, um Erfassungsdaten SD für die Mobilität des Treibertransistors zu berechnen. Das heißt, der Datentreiber 130 kann eine Erfassungsspannung von einer Elektrode des Treibertransistors abtasten, um die Erfassungsdaten SD für die Mobilität des Treibertransistors zu berechnen (Mobilität-Erfassungsvorgang; S 170).
  • Der Datenkompensator 141 kann die Kompensationsdaten des vorherigen Frames Vorheriger CD auf Kompensationsdaten des gegenwärtigen Frames Aktualisierte CD unter Verwendung der Erfassungsdaten SD und der ersten Referenzkompensationsdaten Ref CD1 aktualisieren (CD aktualisieren; S180).
  • Insbesondere können die ersten Kompensationsdaten des vorherigen Frames mit den ersten Referenzkompensationsdaten Ref CD1 verglichen sein/werden, um die ersten Kompensationsdaten des gegenwärtigen Frames zu aktualisieren. Das heißt, falls eine Differenz zwischen den ersten Kompensationsdaten des vorherigen Frames und den ersten Referenzkompensationsdaten Ref CD1 als ein vorbestimmtes Niveau oder höher ermittelt ist/wird, können die ersten Referenzkompensationsdaten Ref CD1 auf die ersten Kompensationsdaten CD1 des gegenwärtigen Frames aktualisiert sein/werden.
  • Die zweiten Kompensationsdaten CD2 des vorherigen Frames können basierend auf den Erfassungsdaten SD auf zweite Kompensationsdaten CD2 des gegenwärtigen Frames aktualisiert sein/werden. Das heißt, der Datenkompensator 141 kann die aus dem RT-Erfassungsvorgang berechneten Erfassungsdaten SD auf die aus dem DDR1 142b-1 gelesenen zweiten Kompensationsdaten CD2 des vorherigen Frames anwenden, um die zweiten Kompensationsdaten CD2 des gegenwärtigen Frames zu aktualisieren.
  • Während des vertikalen Leer-Zeitraums (vertikale Leer-Zeit) kann der Datenkompensator 141 die aktualisierten Kompensationsdaten Aktualisierte CD in den DDR2 142b-2 schreiben. Das heißt, der Datenkompensator 141 kann sowohl die aktualisierten ersten Kompensationsdaten CD1 als auch die aktualisierten zweiten Kompensationsdaten CD2 in den DDR2 142b-2 schreiben (DDR2 schreiben; S190).
  • Der Datenkompensator 141 kann die Bilddaten RGB unter Verwendung der im DDR2 142b-2 aktualisierten Kompensationsdaten Aktualisierte CD kompensieren und kann die kompensierten Bilddaten RGB in eine Analoges-Signal-Typ-Datenspannung Vdata umwandeln, um die Datenspannung Vdata zu kompensieren, wodurch ein normaler Betrieb (Normales Ansteuern; S 110) durchgeführt wird.
  • Das heißt, im gegenwärtigen Frame kann die Datenspannung Vdata unter Verwendung der im DDR2 142b-2 gespeicherten Kompensationsdaten kompensiert sein/werden, um das normale Ansteuern durchzuführen. Hierbei kann im gegenwärtigen Frame die oben beschriebene RT-Erfassungsverarbeitung unter Verwendung der im DDR2 142b-2 gespeicherten Kompensationsdaten CD wieder durchgeführt sein/werden, um die Kompensationsdaten CD des nachfolgenden Frames zu aktualisieren und die aktualisierten Kompensationsdaten im DDR1 142b-1 zu speichern.
  • Mit anderen Worten, in einem gegebenen Frame können Kompensationsdaten CD, die in irgendeinem von DDR1 142b-1 und DDR2 142b-2 gespeichert sind, verwendet werden, um die Datenspannung Vdata zu kompensieren, und Kompensationsdaten CD, die in dem anderen von DDR1 142b-1 und DDR2 142b-2 gespeichert sind, können aktualisiert sein/werden.
  • Während des Ansteuerungszeitraums (Aktiv-Zeit) kann die Anzeigevorrichtung gemäß einer Beispiel-Ausführungsform der vorliegenden Offenbarung die ersten Referenzkompensationsdaten Ref CD1, die im NAND 142a gespeichert sind, lesen, um die ersten Kompensationsdaten CD1 in irgendeinem der Mehrzahl von flüchtigen Speichern, z.B. 142b-1 und 142b-2, durch den Pufferspeicher 142c zu speichern. Ein Betrieb der Mehrzahl von flüchtigen Speichern, z.B. 142b-1 und 142b-2, gemäß einer Beispiel-Ausführungsform der vorliegenden Offenbarung wird unter Bezugnahme auf 8 ausführlicher beschrieben.
  • Die gespeicherten ersten Referenzkompensationsdaten Ref CD1 können in dem nicht-flüchtigen Speicher gespeichert sein/werden, so dass sie kein variabler Wert sind. Daher können die ersten Kompensationsdaten CD1, die basierend auf den ersten Referenzkompensationsdaten Ref CD1 aktualisiert sind/werden, einen normalen Wert beibehalten, so dass der Wert der Schwellenwertspannung des Treibertransistors trotz der externen Faktoren normal kompensiert sein/werden kann.
  • Nachfolgend wird ein Beispielverfahren zum Kompensieren von Bilddaten und Aktualisieren von Kompensationsdaten in einer Mehrzahl von Frames unter Verwendung einer Mehrzahl von flüchtigen Speichern mit Bezug auf 8 beschrieben.
  • 8 ist ein Diagramm zum Erklären eines Vorgangs für jeden Frame einer Zeitablauf-Steuervorrichtung einer Anzeigevorrichtung gemäß einer Beispiel-Ausführungsform der vorliegenden Offenbarung.
  • Wie in 8 dargestellt, können während eines Ansteuerungszeitraums (Aktiv-Zeit) eines N-ten Frames die ersten Referenz-Kompensationsdaten Ref CD1 aus dem NAND 142a gelesen werden (NAND lesen). Während des Ansteuerungszeitraums (Aktiv-Zeit) des N-ten Frames können die im DDR1 142b-1 gespeicherten Kompensationsdaten CD gelesen werden, um die Bilddaten RGB zu kompensieren. Während des Leer-Zeitraums (Leer-Zeit) des N-ten Frames können die Kompensationsdaten CD aktualisiert werden, um in DDR2 142b-2 geschrieben zu werden (DDR2 aktualisieren).
  • Während eines Ansteuerungszeitraums (Aktiv-Zeit) eines folgenden (N+1)-ten Frames können die ersten Referenzkompensationsdaten CD1 aus dem NAND 142a gelesen werden (NAND lesen). Ebenfalls während des Ansteuerungszeitraums (Aktiv-Zeit) des (N+1)-ten Frames können die im DDR2 142b-2 gespeicherten Kompensationsdaten CD gelesen werden, um die Bilddaten RGB zu kompensieren. Während des Leer-Zeitraums (Leer-Zeit) des (N+1)-ten Frames können die Kompensationsdaten CD aktualisiert werden, um in den DDR1 142b-1 geschrieben zu werden (DDR1 aktualisieren).
  • Wie oben beschrieben, können die Mehrzahl von flüchtigen Speichern 142b-1 und 142b-2 abwechselnd für jeden Frame verwendet werden, um die Kompensation der Bilddaten und das Aktualisieren der Kompensationsdaten in einem Frame durchzuführen. Daher können in einem Frame nicht nur die Bilddaten kompensiert werden, sondern auch die Kompensationsdaten können aktualisiert werden, so dass es möglich ist, dass ein separater Zeitraum zum Aktualisieren der Kompensationsdaten nicht notwendig ist. Folglich kann die Anzeigevorrichtung gemäß Beispiel-Ausführungsformen der vorliegenden Offenbarung die Bilddaten kompensieren, ohne eine separate Zeitverzögerung zu verursachen.
  • Nachfolgend wird ein Ein-Echtzeit-Schnell (Ein-RF)-Modus-Erfassungsvorgang unter Bezugnahme auf 9 beschrieben. Dies ist ein Vorgang zum Kompensieren einer Mobilität des Treibertransistors zu einem Zeitpunkt, zu dem die Anzeigevorrichtung eingeschaltet ist/wird.
  • 9 ist ein Flussdiagramm zum Erklären eines Ein-RF-Erfassungsvorgangs einer Anzeigevorrichtung gemäß einer Beispiel-Ausführungsform der vorliegenden Offenbarung.
  • Wie in 9 dargestellt, nachdem die Anzeigevorrichtung eingeschaltet ist/wird (Leistung ein) und bevor das Anzeigepanel ein Bild implementiert, kann ein Parameter für einen Ein-RF-Erfassungsvorgang eingestellt sein/werden (Parameter-Einstellen; S210).
  • Insbesondere bedeutet das Parameter-Einstellen das Einstellen von Zeitablauf-Informationen für die Mobilitätserfassung und Informationen, die eine zweite Datenspannung betreffen, die eine Erfassungsdatenspannung für die Mobilitätserfassung ist.
  • Um die zweiten Kompensationsdaten zu aktualisieren, welche Kompensationsdaten für eine Mobilität des Treibertransistors sind, können Erfassungsdaten und die zweiten Kompensationsdaten als Referenzwerte eingestellt sein/werden (CD2 Aktualisierung bereit; S220).
  • Als nächstes beginnt das Erfassen einer Mobilität des Treibertransistors, der in Pixeln einer Spalte oder Zeile angeordnet ist (1 Zeile Erfassung Start).
  • Insbesondere, mit Bezug auf 2 und 4 kann der Schalttransistor SWT mittels des Scan-Signals SCAN mit einem Einschaltpegel eingeschaltet sein/werden, und eine zweite Datenspannung (d.h. eine Erfassungsdatenspannung für die Mobilitätserfassung) kann an den ersten Knoten N1 des Treibertransistors DT ausgegeben werden (Erfassung Vdata Ausgabe; S230).
  • Unter Bezugnahme auf 2 und 4 kann die Mobilität des Treibertransistors durch Abtasten des Anstiegs der Erfassungsspannung an der Referenzspannungsleitung RVL dargestellt sein/werden, um die Erfassungsdaten SD zu berechnen (Mobilität-Erfassungsvorgang; S240).
  • Mit Bezug auf 5 können die berechneten Erfassungsdaten SD einen Mobilitätswert des Treibertransistors darstellen, so dass der Datenkompensator 141 die zweiten Kompensationsdaten CD2, welche mit der Abweichung der Mobilität des Treibertransistors korrespondieren, unter Verwendung der Erfassungsdaten SD aktualisieren kann (CD2 aktualisieren; S250).
  • Danach können die aktualisierten zweiten Kompensationsdaten CD2 in den Pufferspeicher 142c geschrieben werden (Puffer schreiben; S260).
  • Nach dem Beenden des Erfassens der Mobilität des Treibertransistors, der in den Pixeln in einer Spalte oder Zeile angeordnet ist, können die in den Pufferspeicher 142c geschriebenen zweiten Kompensationsdaten CD2 gelesen werden (Puffer lesen; S270). Der Datenkompensator 141 kann dann die aktualisierten zweiten Kompensationsdaten CD2 in den DDR1 142b-1 schreiben (DDR1 schreiben; S280).
  • Wie oben beschrieben, nach dem Abschließen des Erfassens der Mobilität des Treibertransistors, der in den Pixeln in einer Spalte oder Zeile angeordnet ist, falls die Erfassung für alle Pixel nicht durchgeführt wurde, kann die Mobilität des Treibertransistors, der in Pixeln in einer anderen Spalte oder einer anderen Zeile angeordnet ist, erfasst werden.
  • Wenn der oben beschriebene Erfassungsvorgang für alle Pixel durchgeführt wurde, kann der Ein-RF-Erfassungsvorgang enden. Danach kann eine Anzeigevorrichtung gemäß einer Beispiel-Ausführungsform der vorliegenden Offenlegung in den RT-Erfassungsvorgang eintreten.
  • Nachfolgend wird der RT-Erfassungsvorgang unter Bezugnahme auf 10 ausführlicher beschrieben. Für die Einfachheit der Beschreibung können 4 bis 6 weiter referenziert sein.
  • 10 ist ein Flussdiagramm zum Erklären eines RF-Erfassungsvorgangs einer Anzeigevorrichtung gemäß einer Beispiel-Ausführungsform der vorliegenden Offenbarung.
  • Nach dem Beenden des Ein-RF-Erfassungsvorgangs, falls die Anzeigevorrichtung in den vertikalen Leer-Zeitraum (vertikale Leer-Zeit) eintritt, kann vorbereitet sein/werden, dass der RT-Erfassungsvorgang beginnt (RT-Erfassung bereit; S310).
  • Falls die Anzeigevorrichtung jedoch nicht in den vertikale Leer-Zeitraum (vertikale Leer-Zeit) eintritt, kann sie in einem Stumm-Zustand (Stumm) sein. Der oben erwähnte Stumm-Zustand kann sich auf einen Zustand beziehen, in dem kein Signal ausgegeben wird.
  • Falls die Anzeigevorrichtung in den Ansteuerungszeitraum (Aktiv-Zeit) eintritt, kann die erste Datenspannung (d.h. eine Bildansteuerungsdatenspannung) ausgegeben werden (Video Vdata Ausgabe; S321), und eine dritte Datenspannung (d.h. eine Bildwiederherstellungsdatenspannung) kann vorbereitet sein/werden (Vdata Wiederherstellung bereit; S322). Der Pufferspeicher 142c kann die ersten Referenzkompensationsdaten Ref CD1 aus dem NAND 142a lesen (NAND lesen; S323) und kann die ersten Referenzkompensationsdaten Ref CD1 in den Pufferspeicher 142c schreiben (Puffer schreiben; S324).
  • Bis die erste Datenspannung ausgegeben ist/wird, um das Ansteuern eines Frames abzuschließen, kann die Bildansteuerungsdatenspannung (d.h. die erste Datenspannung) kontinuierlich ausgegeben werden. Wenn das Ansteuern eines Frames abgeschlossen ist/wird, um in einen nachfolgenden vertikalen Leer-Zeitraum (Vertikale Leer-Zeit) einzutreten, kann der oben in 4 beschriebene RT-Erfassungsvorgang durchgeführt werden, um die Erfassungsdaten SD für die Mobilität des Treibertransistors zu berechnen. Das heißt, der Datentreiber 130 kann die Erfassungsdaten SD für die Mobilität des Treibertransistors durch Abtasten einer Abtastspannung von einer Elektrode des Treibertransistors berechnen (Mobilitätserfassungsvorgang; S330).
  • Die zweiten Kompensationsdaten CD2 des vorherigen Frames können basierend auf den Erfassungsdaten SD auf die zweiten Kompensationsdaten CD2 des gegenwärtigen Frames aktualisiert sein/werden. Das heißt, der Datenkompensator 141 kann die aus dem RT-Erfassungsvorgang berechneten Erfassungsdaten SD und die aus dem DDR1 142b-1 gelesenen zweiten Kompensationsdaten CD2 des vorherigen Frames vergleichen, um die neuen zweiten Kompensationsdaten CD2 zu aktualisieren (CD2 aktualisieren; S340).
  • Hierbei kann der Datenkompensator 141 die ersten Referenzkompensationsdaten Ref CD1 aus dem Pufferspeicher 142c lesen (Puffer lesen; S351).
  • Die ersten Kompensationsdaten CD1 des vorherigen Frames können mit den ersten Referenzkompensationsdaten Ref CD1 verglichen werden (CD1 Vergleich; S352). Das heißt, falls die Differenz zwischen den ersten Kompensationsdaten CD1 des vorherigen Frames und den ersten Referenzkompensationsdaten Ref CD1 auf einem vorbestimmten Fehlerniveau oder höher liegt, können die ersten Referenzkompensationsdaten Ref CD1 auf die ersten Kompensationsdaten CD1 des gegenwärtigen Frames aktualisiert werden (CD1 aktualisieren; S353).
  • Als nächstes können die aktualisierten ersten Kompensationsdaten CD1 und die aktualisierten zweiten Kompensationsdaten CD2 in den Pufferspeicher 142c geschrieben werden (Puffer schreiben; S361). Die ersten Kompensationsdaten CD1 und die zweiten Kompensationsdaten CD2, die in den Pufferspeicher 142c geschrieben sind/werden, können gelesen werden, um in den DDR2 142b-2 geschrieben zu werden. Das heißt, der Datenkompensator 141 kann die aktualisierten ersten Kompensationsdaten CD1 und die aktualisierten zweiten Kompensationsdaten CD2 in den DDR2 142b-2 schreiben (DDR2 schreiben; S363).
  • Hierbei, nach dem Enden der Erfassungsverarbeitung in dem Leer-Zeitraum kann die zweite Datenspannung auf die dritte Datenspannung wiederhergestellt sein/werden (Vdata Wiederherstellung; S370).
  • Falls die Kompensationsdaten für die Pixel in allen Pixelzeilen nicht aktualisiert worden sind, kann der RT-Erfassungsvorgang für Pixel in den verbleibenden Pixelzeilen vorbereitet sein/werden (RT-Erfassung bereit; S310). Dann können die oben beschriebenen Vorgänge für die Pixel in den verbleibenden Pixelzeilen wiederholt werden.
  • Im Gegensatz dazu, falls die Kompensationsdaten CD für Pixel aller Pixelzeilen aktualisiert wurden, kann ein neuer RT-Erfassungsvorgang an den Pixeln aller Pixelzeilen unter Verwendung der in DDR2 142b-2 geschriebenen Kompensationsdaten durchgeführt werden.
  • Das heißt, nach dem Durchführen eines neuen RT-Erfassungsvorgangs unter Verwendung der in den DDR2 142b-2 geschriebenen Kompensationsdaten CD können aktualisierte Kompensationsdaten CD in den DDR1 142b-1 geschrieben werden. Dies bedeutet, dass die Mehrzahl von flüchtigen Speicher 142b-1 und 142b-2 abwechselnd für jeden Frame verwendet werden können (DDR1 <-> DDR2; S380).
  • Der Mobilitätswert des Treibertransistors kann mittels des Ein-RF-Erfassungsvorgangs mittels der Reihe der oben beschriebenen Vorgänge normal korrigiert werden. Ferner kann nicht nur der Mobilitätswert des Treibertransistors, sondern auch der Schwellenwertspannungswert mittels des darauffolgenden RT-Erfassungsvorgangs periodisch kompensiert werden.
  • Beispiel-Ausführungsformen der vorliegenden Offenbarung können auch wie folgt beschrieben werden:
  • Eine Anzeigevorrichtung gemäß einer Beispiel-Ausführungsform der vorliegenden Offenbarung kann aufweisen: ein Anzeigepanel, das so konfiguriert ist, dass es in einer Aktiv-Zeit und einer Leer-Zeit innerhalb eines Frames angesteuert ist/wird, wobei das Anzeigepanel eine Mehrzahl von Pixeln aufweist, von denen jedes einen Treibertransistor hat; einen Datentreiber, der so konfiguriert ist, dass er der Mehrzahl von Pixeln in der Aktiv-Zeit eine erste Datenspannung basierend auf Bilddaten bereitstellt; und eine Zeitablauf-Steuervorrichtung, die so konfiguriert ist, dass sie die Bilddaten basierend auf ersten Kompensationsdaten für eine Schwellenwertspannung des Treibertransistors und auf zweiten Kompensationsdaten für eine Mobilität des Treibertransistors kompensiert, wobei die Zeitablauf-Steuervorrichtung einen Datenkompensator, einen nicht-flüchtigen Speicher und eine Mehrzahl von flüchtigen Speichern aufweist. Die Zeitablauf-Steuervorrichtung kann ferner so konfiguriert sein, dass sie: erste Referenzkompensationsdaten aus dem nicht-flüchtigen Speicher in der Aktiv-Zeit liest, wobei die ersten Referenzkompensationsdaten ein Referenzwert für die ersten Kompensationsdaten sind; und die ersten Kompensationsdaten und die zweiten Kompensationsdaten, die in einem der Mehrzahl von flüchtigen Speichern zu speichern sind, aktualisiert, in der Leer-Zeit.
  • In manchen Ausführungsformen der vorliegenden Offenbarung kann die Zeitablauf-Steuervorrichtung ferner einen Pufferspeicher aufweisen, der so konfiguriert ist, dass er die ersten Referenzkompensationsdaten aus dem nicht-flüchtigen Speicher in der Aktiv-Zeit liest und speichert.
  • In manchen Ausführungsformen der vorliegenden Offenbarung kann, während der Leer-Zeit, der Datenkompensator so konfiguriert sein, dass er die ersten Referenzkompensationsdaten aus dem Pufferspeicher liest und die ersten Referenzkompensationsdaten und die ersten Kompensationsdaten vergleicht, um die ersten Kompensationsdaten zu aktualisieren.
  • In manchen Ausführungsformen der vorliegenden Offenbarung kann, während der Leer-Zeit, der Datentreiber so konfiguriert ist, dass er der Mehrzahl von Pixeln eine zweite Datenspannung zum Erfassen der Mobilität des Treibertransistors zuführt und dass er eine Erfassungsspannung von einer Elektrode des Treibertransistors abtastet, um Erfassungsdaten zu berechnen.
  • In manchen Ausführungsformen der vorliegenden Offenbarung kann, während der Leer-Zeit, der Datenkompensator so konfiguriert sein, dass er die zweiten Kompensationsdaten basierend auf den Erfassungsdaten aktualisiert.
  • In manchen Ausführungsformen der vorliegenden Offenbarung kann, während der Leer-Zeit, der Datentreiber ferner so konfiguriert sein, dass er nach dem Berechnen der Erfassungsdaten der Mehrzahl von Pixeln eine dritte Datenspannung zur Bildwiederherstellung zuführt.
  • In manchen Ausführungsformen der vorliegenden Offenbarung kann, bevor das Anzeigepanel ein Bild basierend auf den Bilddaten anzeigt, der Datentreiber so konfiguriert sein, dass er der Mehrzahl von Pixeln eine zweite Datenspannung zum Erfassen der Mobilität des Treibertransistors zuführt und dass er eine Erfassungsspannung von einer Elektrode des Treibertransistors abtastet, um Erfassungsdaten zu berechnen.
  • In manchen Ausführungsformen der vorliegenden Offenbarung kann, bevor das Anzeigepanel das Bild basierend auf den Bilddaten anzeigt, der Datenkompensator so konfiguriert sein, dass er die zweiten Kompensationsdaten basierend auf den Erfassungsdaten aktualisiert.
  • In manchen Ausführungsformen der vorliegenden Offenbarung können die Mehrzahl von flüchtigen Speichern einen ersten flüchtigen Speicher und einen zweiten flüchtigen Speicher aufweisen. In einer Leer-Zeit eines N-ten Frames kann der Datenkompensator so konfiguriert sein, dass er die ersten Kompensationsdaten und die zweiten Kompensationsdaten aktualisiert, um sie in dem zweiten flüchtigen Speicher zu speichern, wobei N eine ganze Zahl ist. In einer Leer-Zeit eines (N+1)-ten Frames kann der Datenkompensator so konfiguriert sein, dass er die ersten Kompensationsdaten und die zweiten Kompensationsdaten aktualisiert, um sie in dem ersten flüchtigen Speicher zu speichern.
  • In manchen Ausführungsformen der vorliegenden Offenbarung kann in einer Aktiv-Zeit des N-ten Frames der Datenkompensator so konfiguriert sein, dass er die ersten Kompensationsdaten und die zweiten Kompensationsdaten aus dem ersten flüchtigen Speicher liest, um die Bilddaten zu kompensieren. In einer Aktiv-Zeit des (N+1)-ten Frames kann der Datenkompensator so konfiguriert sein, dass er die ersten Kompensationsdaten und die zweiten Kompensationsdaten aus dem zweiten flüchtigen Speicher liest, um die Bilddaten zu kompensieren.
  • Gemäß einer Beispiel-Ausführungsform der vorliegenden Offenbarung kann ein Verfahren zum Ansteuern einer Anzeigevorrichtung, welche ein Anzeigepanel, das so konfiguriert ist, dass es in einer Aktiv-Zeit und einer Leer-Zeit innerhalb eines Frames angesteuert ist/wird, und das eine Mehrzahl von Pixeln aufweist, von denen jedes einen Treibertransistor hat, einen nicht-flüchtigen Speicher, einen Pufferspeicher und eine Mehrzahl von flüchtigen Speichern aufweist, aufweisen: Lesen von ersten Referenzkompensationsdaten aus dem nicht-flüchtigen Speicher in der Aktiv-Zeit, wobei die ersten Referenzkompensationsdaten ein Referenzwert von ersten Kompensationsdaten für eine Schwellenwertspannung des Treibertransistors sind; Schreiben der ersten Referenzkompensationsdaten in den Pufferspeicher in der Aktiv-Zeit; Lesen der ersten Referenzkompensationsdaten aus dem Pufferspeicher in der auf die Aktiv-Zeit folgenden Leer-Zeit; Berechnen von Erfassungsdaten für eine Mobilität des Treibertransistors in der Leer-Zeit; Aktualisieren der ersten Kompensationsdaten basierend auf den ersten Referenzkompensationsdaten in der Leer-Zeit und Aktualisieren zweiter Kompensationsdaten für die Mobilität des Treibertransistors basierend auf den Erfassungsdaten in der Leer-Zeit; und Speichern der aktualisierten ersten Kompensationsdaten und der aktualisierten zweiten Kompensationsdaten in einem der Mehrzahl von flüchtigen Speichern in der Leer-Zeit.
  • In manchen Ausführungsformen der vorliegenden Offenbarung kann das Verfahren ferner aufweisen: in der Aktiv-Zeit, Auswählen von Pixeln, aus denen die Erfassungsdaten zu berechnen sind, von der Mehrzahl von Pixeln vor dem Lesen der ersten Referenzkompensationsdaten.
  • In manchen Ausführungsformen der vorliegenden Offenbarung kann das Verfahren ferner aufweisen: in der Aktiv-Zeit, Bereitstellen einer ersten Datenspannung an die Mehrzahl von Pixeln, wobei die erste Datenspannung eine Bildansteuerungsdatenspannung ist, die basierend auf den ersten Kompensationsdaten und den zweiten Kompensationsdaten, die in einem anderen der Mehrzahl von flüchtigen Speichern gespeichert sind/werden, ermittelt ist/wird.
  • In manchen Ausführungsformen der vorliegenden Offenbarung kann das Berechnen der Erfassungsdaten in der Leer-Zeit ein Zuführen einer zweiten Datenspannung zum Erfassen einer Mobilität des Treibertransistors an die Mehrzahl von Pixeln aufweisen.
  • In manchen Ausführungsformen der vorliegenden Offenbarung kann das Verfahren ferner aufweisen: nach dem Berechnen der Erfassungsdaten in der Leer-Zeit, Zuführen einer dritten Datenspannung an die Mehrzahl von Pixeln, wobei die dritte Datenspannung eine Datenspannung zur Bildwiederherstellung ist.
  • In manchen Ausführungsformen der vorliegenden Offenbarung kann das Verfahren ferner aufweisen: bevor das Anzeigepanel ein Bild basierend auf Bilddaten anzeigt, Zuführen einer zweiten Datenspannung zum Erfassen einer Mobilität des Treibertransistors an die Mehrzahl von Pixeln zum Berechnen der Erfassungsdaten und Aktualisieren der zweiten Kompensationsdaten basierend auf den Erfassungsdaten.
  • Eine Anzeigevorrichtung gemäß einer Beispiel-Ausführungsform der vorliegenden Offenbarung kann aufweisen: ein Anzeigepanel, das so konfiguriert ist, dass es in einer Aktiv-Zeit und einer Leer-Zeit innerhalb eines Frames angesteuert ist/wird, wobei das Anzeigepanel eine Mehrzahl von Pixeln aufweist, von denen jedes einen Treibertransistor hat; einen Datentreiber, der so konfiguriert ist, dass er der Mehrzahl von Pixeln in der Aktiv-Zeit zum Anzeigen eines Bildes eine erste Datenspannung basierend auf Bilddaten zuführt und der Mehrzahl von Pixeln in der Leer-Zeit zum Ermitteln von Erfassungsdaten eine zweite Datenspannung zum Erfassen einer Mobilität des Treibertransistors zuführt; eine Mehrzahl von flüchtigen Speichern, um erste Kompensationsdaten für eine Schwellenwertspannung des Treibertransistors und zweite Kompensationsdaten für die Mobilität des Treibertransistors zu speichern; einen nicht-flüchtigen Speicher, um erste Referenzkompensationsdaten zu speichern, wobei die ersten Referenzkompensationsdaten ein Referenzwert für die ersten Kompensationsdaten sind; und einen Datenkompensator, der so konfiguriert ist, dass er die ersten Kompensationsdaten basierend auf den ersten Referenzkompensationsdaten in der Leer-Zeit aktualisiert und die zweiten Kompensationsdaten basierend auf den Erfassungsdaten in der Leer-Zeit aktualisiert.
  • In manchen Ausführungsformen der vorliegenden Offenbarung kann die Anzeigevorrichtung ferner einen Pufferspeicher aufweisen, der so konfiguriert ist, dass er die ersten Referenzkompensationsdaten aus dem nicht-flüchtigen Speicher in der Aktiv-Zeit liest und speichert. Während der Leer-Zeit kann der Datenkompensator ferner so konfiguriert sein, dass er die ersten Referenzkompensationsdaten aus dem Pufferspeicher liest und die ersten Referenzkompensationsdaten und die ersten Kompensationsdaten vergleicht, um die ersten Kompensationsdaten zu aktualisieren.
  • In manchen Ausführungsformen der vorliegenden Offenbarung, während der Leer-Zeit, kann der Datentreiber ferner so konfiguriert sein, dass er eine Erfassungsspannung von einer Elektrode des Treibertransistors abtastet, um die Erfassungsdaten zu berechnen, und nach dem Berechnen der Erfassungsdaten der Mehrzahl von Pixeln eine dritte Datenspannung zur Bildwiederherstellung zuführt.
  • In manchen Ausführungsformen der vorliegenden Offenbarung können die Mehrzahl von flüchtigen Speichern einen ersten flüchtigen Speicher und einen zweiten flüchtigen Speicher aufweisen. In einer Leer-Zeit eines N-ten Rahmens kann der Datenkompensator so konfiguriert sein, dass er die ersten Kompensationsdaten und die zweiten Kompensationsdaten aktualisiert, um sie in dem zweiten flüchtigen Speicher zu speichern, wobei N eine ganze Zahl ist. In einer Leer-Zeit eines (N+1)-ten Rahmens kann der Datenkompensator so konfiguriert sein, dass er die ersten Kompensationsdaten und die zweiten Kompensationsdaten aktualisiert, um sie in dem ersten flüchtigen Speicher zu speichern.
  • Obwohl beispielhafte Ausführungsformen der vorliegenden Offenbarung unter Bezugnahme auf die beigefügten Zeichnungen ausführlich beschrieben wurden, ist die vorliegende Offenbarung nicht darauf beschränkt und kann in vielen verschiedenen Formen verkörpert sein, ohne vom technischen Konzept der vorliegenden Offenbarung abzuweichen. Daher soll verstanden werden, dass die oben beschriebenen Beispiel-Ausführungsform in allen Aspekten erläuternd sind und die vorliegende Offenbarung nicht beschränken. Der Schutzumfang der vorliegenden Offenbarung sollte basierend auf den folgenden Ansprüchen ausgelegt werden.

Claims (16)

  1. Anzeigevorrichtung (100), welche aufweist: ein Anzeigepanel (110), das so konfiguriert ist, dass es in einer Aktiv-Zeit und einer Leer-Zeit innerhalb eines Frames angesteuert wird, wobei das Anzeigepanel (110) eine Mehrzahl von Pixeln (PX) aufweist, von denen jedes einen Treibertransistor (DT) hat; einen Datentreiber (130), der so konfiguriert ist, dass er der Mehrzahl von Pixeln (PX) in der Aktiv-Zeit eine erste Datenspannung basierend auf Bilddaten (RGB) bereitstellt; und eine Zeitablauf-Steuervorrichtung (140), die so konfiguriert ist, dass sie die Bilddaten (RGB) basierend auf ersten Kompensationsdaten (CD1) für eine Schwellenwertspannung des Treibertransistors (DT) und auf zweiten Kompensationsdaten (CD2) für eine Mobilität des Treibertransistors (DT) kompensiert, wobei die Zeitablauf-Steuervorrichtung (140) einen Datenkompensator (141), einen nicht-flüchtigen Speicher (142) und eine Mehrzahl von flüchtigen Speichern (142b-1, 142b-2) aufweist, wobei die Zeitablauf-Steuervorrichtung (140) ferner so konfiguriert ist, dass sie: erste Referenzkompensationsdaten (Ref CD1) aus dem nicht-flüchtigen Speicher (142) in der Aktiv-Zeit liest, wobei die ersten Referenzkompensationsdaten (Ref CD1) ein Referenzwert für die ersten Kompensationsdaten (CD1) sind; und die ersten Kompensationsdaten (CD1) und die zweiten Kompensationsdaten (CD2), die in einem der Mehrzahl von flüchtigen Speichern (142b-1, 142b-2) zu speichern sind, aktualisiert, in der Leer-Zeit.
  2. Anzeigevorrichtung (100) gemäß Anspruch 1, wobei die Zeitablauf-Steuervorrichtung (140) ferner einen Pufferspeicher (142c) aufweist, der so konfiguriert ist, dass er die ersten Referenzkompensationsdaten (Ref CD1) aus dem nicht-flüchtigen Speicher (142) in der Aktiv-Zeit liest und speichert.
  3. Anzeigevorrichtung (100) gemäß Anspruch 2, wobei, während der Leer-Zeit, der Datenkompensator (141) so konfiguriert ist, dass er die ersten Referenzkompensationsdaten (Ref CD1) aus dem Pufferspeicher (142c) liest und dass er die ersten Referenzkompensationsdaten (Ref CD1) und die ersten Kompensationsdaten (CD1) vergleicht, um die ersten Kompensationsdaten (CD1) zu aktualisieren.
  4. Anzeigevorrichtung (100) gemäß irgendeinem der Ansprüche 1 bis 3, wobei, während der Leer-Zeit, der Datentreiber (130) so konfiguriert ist, dass er der Mehrzahl von Pixeln (PX) eine zweite Datenspannung zum Erfassen der Mobilität des Treibertransistors (DT) zuführt und eine Erfassungsspannung von einer Elektrode des Treibertransistors (DT) abtastet, um Erfassungsdaten (SD) zu berechnen.
  5. Anzeigevorrichtung (100) gemäß Anspruch 4, wobei, während der Leer-Zeit, der Datenkompensator (141) so konfiguriert ist, dass er die zweiten Kompensationsdaten (CD2) basierend auf den Erfassungsdaten (SD) aktualisiert.
  6. Anzeigevorrichtung (100) gemäß Anspruch 4 oder 5, wobei, während der Leer-Zeit, der Datentreiber (130) ferner so konfiguriert ist, dass er nach dem Berechnen der Erfassungsdaten (SD) der Mehrzahl von Pixeln (PX) eine dritte Datenspannung zur Bildwiederherstellung zuführt.
  7. Anzeigevorrichtung (100) gemäß irgendeinem der Ansprüche 1 bis 3, wobei, bevor das Anzeigepanel (110) ein Bild basierend auf den Bilddaten (RGB) anzeigt, der Datentreiber (130) so konfiguriert ist, dass er der Mehrzahl von Pixeln (PX) eine zweite Datenspannung zum Erfassen der Mobilität des Treibertransistors (DT) zuführt und dass er eine Erfassungsspannung von einer Elektrode des Treibertransistors (DT) abtastet, um Erfassungsdaten (SD) zu berechnen.
  8. Anzeigevorrichtung (100) gemäß Anspruch 7, wobei, bevor das Anzeigepanel (110) das Bild basierend auf den Bilddaten (RGB) anzeigt, der Datenkompensator (141) so konfiguriert ist, dass er die zweiten Kompensationsdaten (CD2) basierend auf den Erfassungsdaten (SD) aktualisiert.
  9. Anzeigevorrichtung (100) gemäß irgendeinem der Ansprüche 1 bis 8, wobei: die Mehrzahl von flüchtigen Speichern (142b-1, 142b-2) einen ersten flüchtigen Speicher (142b-1) und einen zweiten flüchtigen Speicher (142b-2) aufweisen, in einer Leer-Zeit eines N-ten Frames der Datenkompensator (141) so konfiguriert ist, dass er die ersten Kompensationsdaten (CD1) und die zweiten Kompensationsdaten (CD2) aktualisiert, um sie in dem zweiten flüchtigen Speicher (142b-2) zu speichern, wobei N eine ganze Zahl ist, und in einer Leer-Zeit eines (N+1)-ten Frames der Datenkompensator (141) so konfiguriert ist, dass er die ersten Kompensationsdaten (CD1) und die zweiten Kompensationsdaten (CD2) aktualisiert, um sie in dem ersten flüchtigen Speicher (142b-1) zu speichern.
  10. Anzeigevorrichtung (100) gemäß Anspruch 9, wobei: in einer Aktiv-Zeit des N-ten Frames der Datenkompensator (141) so konfiguriert ist, dass er die ersten Kompensationsdaten (CD1) und die zweiten Kompensationsdaten (CD2) aus dem ersten flüchtigen Speicher (142b-1) liest, um die Bilddaten (RGB) zu kompensieren, und in einer Aktiv-Zeit des (N+1)-ten Frames der Datenkompensator (141) so konfiguriert ist, dass er die ersten Kompensationsdaten (CD1) und die zweiten Kompensationsdaten (CD2) aus dem zweiten flüchtigen Speicher (142b-2) liest, um die Bilddaten (RGB) zu kompensieren.
  11. Verfahren zum Ansteuern einer Anzeigevorrichtung (100), welche ein Anzeigepanel (110), das so konfiguriert ist, dass es in einer Aktiv-Zeit und einer Leer-Zeit innerhalb eines Frames angesteuert wird, und das eine Mehrzahl von Pixeln (PX) aufweist, von denen jedes einen Treibertransistor (DT) hat, einen nicht-flüchtigen Speicher (142), einen Pufferspeicher (142c) und eine Mehrzahl von flüchtigen Speichern (142b-1, 142b-2) aufweist, wobei das Verfahren aufweist: Lesen von ersten Referenzkompensationsdaten (Ref CD1) aus dem nicht-flüchtigen Speicher (142) in der Aktiv-Zeit, wobei die ersten Referenzkompensationsdaten (Ref CD1) ein Referenzwert von ersten Kompensationsdaten (CD1) für eine Schwellenwertspannung des Treibertransistors (DT) sind; Schreiben der ersten Referenzkompensationsdaten (Ref CD1) in den Pufferspeicher (142c) in der Aktiv-Zeit; Lesen der ersten Referenzkompensationsdaten (Ref CD1) aus dem Pufferspeicher (142c) in der auf die Aktiv-Zeit folgenden Leer-Zeit; Berechnen von Erfassungsdaten (SD) für eine Mobilität des Treibertransistors (DT) in der Leer-Zeit; Aktualisieren der ersten Kompensationsdaten (CD1) basierend auf den ersten Referenzkompensationsdaten (Ref CD1) in der Leer-Zeit und Aktualisieren zweiter Kompensationsdaten (CD2) für die Mobilität des Treibertransistors (DT) basierend auf den Erfassungsdaten (SD) in der Leer-Zeit; und Speichern der aktualisierten ersten Kompensationsdaten (CD1) und der aktualisierten zweiten Kompensationsdaten (CD2) in einem der Mehrzahl von flüchtigen Speichern (142b-1, 142b-2) in der Leer-Zeit.
  12. Verfahren gemäß Anspruch 11, welches ferner aufweist: in der Aktiv-Zeit, Auswählen von Pixeln (PX), aus denen die Erfassungsdaten (SD) zu berechnen sind, von der Mehrzahl von Pixeln (PX) vor dem Lesen der ersten Referenzkompensationsdaten (Ref CD1).
  13. Verfahren gemäß Anspruch 11 oder 12, welches ferner aufweist: in der Aktiv-Zeit, Bereitstellen einer ersten Datenspannung an die Mehrzahl von Pixeln (PX), wobei die erste Datenspannung eine Bildansteuerungsdatenspannung ist, die basierend auf den ersten Kompensationsdaten (CD1) und den zweiten Kompensationsdaten (CD2), die in einem anderen der Mehrzahl von flüchtigen Speichern (142b-1, 142b-2) gespeichert sind, ermittelt ist.
  14. Verfahren gemäß irgendeinem der Ansprüche 11 bis 13, wobei das Berechnen der Erfassungsdaten (SD) in der Leer-Zeit ein Zuführen einer zweiten Datenspannung zum Erfassen einer Mobilität des Treibertransistors (DT) an die Mehrzahl von Pixeln (PX) aufweist.
  15. Verfahren gemäß Anspruch 14, welches ferner aufweist: nach dem Berechnen der Erfassungsdaten (SD) in der Leer-Zeit, Zuführen einer dritten Datenspannung an die Mehrzahl von Pixeln (PX), wobei die dritte Datenspannung eine Datenspannung zur Bildwiederherstellung ist.
  16. Verfahren gemäß irgendeinem der Ansprüche 11 bis 13, welches ferner aufweist: bevor das Anzeigepanel (110) ein Bild basierend auf Bilddaten (RGB) anzeigt, Zuführen einer zweiten Datenspannung zum Erfassen einer Mobilität des Treibertransistors (DT) an die Mehrzahl von Pixeln (PX) zum Berechnen der Erfassungsdaten (SD) und Aktualisieren der zweiten Kompensationsdaten (CD2) basierend auf den Erfassungsdaten (SD).
DE102022133686.7A 2021-12-24 2022-12-16 Querverweis auf bezogene anmeldungen Pending DE102022133686A1 (de)

Applications Claiming Priority (4)

Application Number Priority Date Filing Date Title
KR10-2021-0187193 2021-12-24
KR20210187193 2021-12-24
KR1020220173773A KR20230098017A (ko) 2021-12-24 2022-12-13 표시 장치
KR10-2022-0173773 2022-12-13

Publications (2)

Publication Number Publication Date
DE102022133686A1 true DE102022133686A1 (de) 2023-06-29
DE102022133686A8 DE102022133686A8 (de) 2024-02-22

Family

ID=86693302

Family Applications (1)

Application Number Title Priority Date Filing Date
DE102022133686.7A Pending DE102022133686A1 (de) 2021-12-24 2022-12-16 Querverweis auf bezogene anmeldungen

Country Status (3)

Country Link
US (1) US11798500B2 (de)
CN (1) CN116343675A (de)
DE (1) DE102022133686A1 (de)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20230172135A (ko) * 2022-06-15 2023-12-22 엘지디스플레이 주식회사 디스플레이 장치 및 디스플레이 구동 방법

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101513150B1 (ko) * 2008-12-24 2015-04-17 삼성디스플레이 주식회사 표시 장치 및 이에 사용되는 타이밍 컨트롤러
KR102281009B1 (ko) 2014-11-11 2021-07-23 엘지디스플레이 주식회사 유기 발광 다이오드 표시 장치 및 그 구동 방법
KR102425237B1 (ko) 2016-05-31 2022-07-26 엘지디스플레이 주식회사 유기 발광 표시 장치 및 그의 구동 방법
KR102438459B1 (ko) * 2017-08-31 2022-08-30 엘지디스플레이 주식회사 발광 표시장치와 그의 구동방법
KR20230025596A (ko) * 2021-08-13 2023-02-22 삼성디스플레이 주식회사 표시 장치 및 표시 장치의 구동 방법
KR20230057539A (ko) * 2021-10-21 2023-05-02 삼성디스플레이 주식회사 표시 장치

Also Published As

Publication number Publication date
US11798500B2 (en) 2023-10-24
DE102022133686A8 (de) 2024-02-22
US20230206865A1 (en) 2023-06-29
CN116343675A (zh) 2023-06-27

Similar Documents

Publication Publication Date Title
DE102017123472B4 (de) Organische leuchtdiodenanzeige und verfahren zur kompensation von ansteuerungsmerkmalen davon
DE102016211533B4 (de) Organische Leuchtdioden Pixel Treiberschaltung, Anzeigefeld und Anzeigegerät
DE102016213263B4 (de) Pixelschaltung, Ansteuerverfahren und Anzeigetafel
DE102012111634B4 (de) Organische Lichtemittierende Anzeigevorrichtung
DE102017128819A1 (de) Anzeigefeld und elektrolumineszenz-anzeige unter verwendung desselben
DE102013114348B4 (de) Organische lichtemittierende Diode Anzeigevorrichtung und Verfahren zum Betreiben derselben
DE102013112721B4 (de) Verfahren zum Treiben einer organischen Licht emittierenden Anzeigevorrichtung
DE102013110995B4 (de) Organische Lichtemittieranzeigevorrichtung und Verfahren, um diese zu betreiben
DE102015200022B4 (de) Pixelschaltung
DE102020115386A1 (de) Anzeigevorrichtung und Ansteuerverfahren dafür
DE102012112534B4 (de) Lichtemittierende Anzeigevorrichtung
DE102020116090A1 (de) Elektrolumineszenzanzeigefeld mit einer Pixelansteuerschaltung
DE102020132136A1 (de) Pixelansteuerschaltung und Elektrolumineszenz-Anzeigevorrichtung, die sie enthält
DE102020125417A1 (de) Anzeigevorrichtung und verfahren zu ihrer ansteuerung
DE112016002765T5 (de) Pixelschaltungen für Amoled-Displays
DE102014107824B4 (de) Pixelschaltung mit organischer Leuchtdiode, Anzeigefeld und Anzeigevorrichtung
DE102021131610A1 (de) Organische lichtemittierende anzeigeeinrichtung
DE102017115947A1 (de) Organisches Lichtanzeigefeld mit dazugehörigem Ansteuerungsverfahren und einer organischen Lichtanzeigevorrichtung
DE102019119979A1 (de) Organische lichtemittierende anzeigevorrichtung
DE102020132189A1 (de) Organische lichtemittierende anzeigevorrichtung und ansteuerungsverfahren davon
DE102018219989A1 (de) Pixelschaltung, Anzeige und Verfahren
DE102019205253A1 (de) Anzeigesystem mit steuerbarer Verbindung
DE102020127610A1 (de) Lichtemittierende anzeigevorrichtung und verfahren zum ansteuern derselben
DE102022133686A1 (de) Querverweis auf bezogene anmeldungen
DE102022124922A1 (de) Elektrolumineszenz-anzeigegerät

Legal Events

Date Code Title Description
R012 Request for examination validly filed