DE102008053645A1 - Verfahren zum Herstellen von mehreren Halbleiter-Bauelementen - Google Patents
Verfahren zum Herstellen von mehreren Halbleiter-Bauelementen Download PDFInfo
- Publication number
- DE102008053645A1 DE102008053645A1 DE102008053645A DE102008053645A DE102008053645A1 DE 102008053645 A1 DE102008053645 A1 DE 102008053645A1 DE 102008053645 A DE102008053645 A DE 102008053645A DE 102008053645 A DE102008053645 A DE 102008053645A DE 102008053645 A1 DE102008053645 A1 DE 102008053645A1
- Authority
- DE
- Germany
- Prior art keywords
- conductive layer
- electrically conductive
- semiconductor
- semiconductor wafer
- structuring
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Withdrawn
Links
- 239000004065 semiconductor Substances 0.000 title claims abstract description 192
- 238000004519 manufacturing process Methods 0.000 title claims abstract description 25
- 238000000034 method Methods 0.000 claims abstract description 67
- 239000000463 material Substances 0.000 claims description 44
- 238000000059 patterning Methods 0.000 claims description 21
- 238000005530 etching Methods 0.000 claims description 18
- 239000000853 adhesive Substances 0.000 claims description 12
- 230000001070 adhesive effect Effects 0.000 claims description 12
- 229910052751 metal Inorganic materials 0.000 claims description 11
- 239000002184 metal Substances 0.000 claims description 11
- 239000002245 particle Substances 0.000 claims description 9
- 239000002775 capsule Substances 0.000 claims description 4
- 239000010410 layer Substances 0.000 description 89
- 235000012431 wafers Nutrition 0.000 description 75
- 239000000543 intermediate Substances 0.000 description 21
- 239000012790 adhesive layer Substances 0.000 description 18
- KFZMGEQAYNKOFK-UHFFFAOYSA-N Isopropanol Chemical compound CC(C)O KFZMGEQAYNKOFK-UHFFFAOYSA-N 0.000 description 12
- 238000000465 moulding Methods 0.000 description 11
- 239000012778 molding material Substances 0.000 description 7
- 229920000642 polymer Polymers 0.000 description 6
- 239000000126 substance Substances 0.000 description 6
- 239000013067 intermediate product Substances 0.000 description 5
- 238000007747 plating Methods 0.000 description 5
- 238000005229 chemical vapour deposition Methods 0.000 description 4
- RYGMFSIKBFXOCR-UHFFFAOYSA-N Copper Chemical compound [Cu] RYGMFSIKBFXOCR-UHFFFAOYSA-N 0.000 description 3
- 239000011248 coating agent Substances 0.000 description 3
- 238000000576 coating method Methods 0.000 description 3
- 150000001875 compounds Chemical class 0.000 description 3
- 229910052802 copper Inorganic materials 0.000 description 3
- 239000010949 copper Substances 0.000 description 3
- 239000008367 deionised water Substances 0.000 description 3
- 229910021641 deionized water Inorganic materials 0.000 description 3
- 239000011888 foil Substances 0.000 description 3
- 238000004544 sputter deposition Methods 0.000 description 3
- 238000012360 testing method Methods 0.000 description 3
- XLYOFNOQVPJJNP-UHFFFAOYSA-N water Chemical compound O XLYOFNOQVPJJNP-UHFFFAOYSA-N 0.000 description 3
- PXHVJJICTQNCMI-UHFFFAOYSA-N Nickel Chemical compound [Ni] PXHVJJICTQNCMI-UHFFFAOYSA-N 0.000 description 2
- 239000002390 adhesive tape Substances 0.000 description 2
- 125000001931 aliphatic group Chemical group 0.000 description 2
- 229910052782 aluminium Inorganic materials 0.000 description 2
- XAGFODPZIPBFFR-UHFFFAOYSA-N aluminium Chemical compound [Al] XAGFODPZIPBFFR-UHFFFAOYSA-N 0.000 description 2
- 125000003118 aryl group Chemical group 0.000 description 2
- 230000008901 benefit Effects 0.000 description 2
- 239000004020 conductor Substances 0.000 description 2
- 238000002425 crystallisation Methods 0.000 description 2
- 230000008025 crystallization Effects 0.000 description 2
- 238000000151 deposition Methods 0.000 description 2
- 238000005538 encapsulation Methods 0.000 description 2
- PCHJSUWPFVWCPO-UHFFFAOYSA-N gold Chemical compound [Au] PCHJSUWPFVWCPO-UHFFFAOYSA-N 0.000 description 2
- 229910052737 gold Inorganic materials 0.000 description 2
- 239000010931 gold Substances 0.000 description 2
- 230000001678 irradiating effect Effects 0.000 description 2
- 238000003475 lamination Methods 0.000 description 2
- 229910001092 metal group alloy Inorganic materials 0.000 description 2
- 239000000203 mixture Substances 0.000 description 2
- 239000011368 organic material Substances 0.000 description 2
- -1 panels Substances 0.000 description 2
- 238000001020 plasma etching Methods 0.000 description 2
- 229920001169 thermoplastic Polymers 0.000 description 2
- 229920001187 thermosetting polymer Polymers 0.000 description 2
- 239000004416 thermosoftening plastic Substances 0.000 description 2
- 239000004593 Epoxy Substances 0.000 description 1
- 229910001218 Gallium arsenide Inorganic materials 0.000 description 1
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 description 1
- 229910000577 Silicon-germanium Inorganic materials 0.000 description 1
- 230000006978 adaptation Effects 0.000 description 1
- 238000005266 casting Methods 0.000 description 1
- 239000003518 caustics Substances 0.000 description 1
- 230000008021 deposition Effects 0.000 description 1
- 238000001035 drying Methods 0.000 description 1
- 239000000428 dust Substances 0.000 description 1
- 238000007772 electroless plating Methods 0.000 description 1
- 239000000839 emulsion Substances 0.000 description 1
- 230000009975 flexible effect Effects 0.000 description 1
- 230000014509 gene expression Effects 0.000 description 1
- 239000003292 glue Substances 0.000 description 1
- 238000005286 illumination Methods 0.000 description 1
- 238000007689 inspection Methods 0.000 description 1
- 238000010884 ion-beam technique Methods 0.000 description 1
- 238000000608 laser ablation Methods 0.000 description 1
- 230000000873 masking effect Effects 0.000 description 1
- 229910052759 nickel Inorganic materials 0.000 description 1
- 230000003287 optical effect Effects 0.000 description 1
- 238000000206 photolithography Methods 0.000 description 1
- 238000005240 physical vapour deposition Methods 0.000 description 1
- 238000007639 printing Methods 0.000 description 1
- 230000005855 radiation Effects 0.000 description 1
- 239000011347 resin Substances 0.000 description 1
- 229920005989 resin Polymers 0.000 description 1
- 239000000523 sample Substances 0.000 description 1
- 238000007650 screen-printing Methods 0.000 description 1
- 229910052710 silicon Inorganic materials 0.000 description 1
- 239000010703 silicon Substances 0.000 description 1
- 229910000679 solder Inorganic materials 0.000 description 1
- 238000011179 visual inspection Methods 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/93—Batch processes
- H01L24/95—Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips
- H01L24/97—Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips the devices being connected to a common substrate, e.g. interposer, said common substrate being separable into individual assemblies after connecting
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/48—Manufacture or treatment of parts, e.g. containers, prior to assembly of the devices, using processes not provided for in a single one of the subgroups H01L21/06 - H01L21/326
- H01L21/4814—Conductive parts
- H01L21/4821—Flat leads, e.g. lead frames with or without insulating supports
- H01L21/4842—Mechanical treatment, e.g. punching, cutting, deforming, cold welding
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/50—Assembly of semiconductor devices using processes or apparatus not provided for in a single one of the subgroups H01L21/06 - H01L21/326, e.g. sealing of a cap to a base of a container
- H01L21/56—Encapsulations, e.g. encapsulation layers, coatings
- H01L21/561—Batch processing
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/67—Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
- H01L21/683—Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping
- H01L21/6835—Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/28—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
- H01L23/31—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape
- H01L23/3107—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/544—Marks applied to semiconductor devices or parts, e.g. registration marks, alignment structures, wafer maps
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L24/26—Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
- H01L24/27—Manufacturing methods
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/80—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
- H01L24/85—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a wire connector
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/93—Batch processes
- H01L24/94—Batch processes at wafer-level, i.e. with connecting carried out on a wafer comprising a plurality of undiced individual devices
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2221/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof covered by H01L21/00
- H01L2221/67—Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere
- H01L2221/683—Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping
- H01L2221/68304—Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support
- H01L2221/68327—Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support used during dicing or grinding
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2221/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof covered by H01L21/00
- H01L2221/67—Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere
- H01L2221/683—Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping
- H01L2221/68304—Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support
- H01L2221/68327—Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support used during dicing or grinding
- H01L2221/68331—Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support used during dicing or grinding of passive members, e.g. die mounting substrate
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2221/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof covered by H01L21/00
- H01L2221/67—Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere
- H01L2221/683—Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping
- H01L2221/68304—Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support
- H01L2221/68377—Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support with parts of the auxiliary support remaining in the finished device
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2223/00—Details relating to semiconductor or other solid state devices covered by the group H01L23/00
- H01L2223/544—Marks applied to semiconductor devices or parts
- H01L2223/54473—Marks applied to semiconductor devices or parts for use after dicing
- H01L2223/54486—Located on package parts, e.g. encapsulation, leads, package substrate
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/26—Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
- H01L2224/27—Manufacturing methods
- H01L2224/274—Manufacturing methods by blanket deposition of the material of the layer connector
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L2224/48—Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
- H01L2224/4805—Shape
- H01L2224/4809—Loop shape
- H01L2224/48091—Arched
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L2224/48—Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
- H01L2224/481—Disposition
- H01L2224/48151—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
- H01L2224/48221—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
- H01L2224/48245—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic
- H01L2224/48247—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic connecting the wire to a bond pad of the item
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L2224/48—Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
- H01L2224/484—Connecting portions
- H01L2224/48463—Connecting portions the connecting portion on the bonding area of the semiconductor or solid-state body being a ball bond
- H01L2224/48465—Connecting portions the connecting portion on the bonding area of the semiconductor or solid-state body being a ball bond the other connecting portion not on the bonding area being a wedge bond, i.e. ball-to-wedge, regular stitch
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/80—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
- H01L2224/85—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a wire connector
- H01L2224/85001—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a wire connector involving a temporary auxiliary member not forming part of the bonding apparatus, e.g. removable or sacrificial coating, film or substrate
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/93—Batch processes
- H01L2224/95—Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips
- H01L2224/97—Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips the devices being connected to a common substrate, e.g. interposer, said common substrate being separable into individual assemblies after connecting
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L24/42—Wire connectors; Manufacturing methods related thereto
- H01L24/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L24/48—Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/0001—Technical content checked by a classifier
- H01L2924/00014—Technical content checked by a classifier the subject-matter covered by the group, the symbol of which is combined with the symbol of this group, being disclosed without further technical details
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01004—Beryllium [Be]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01005—Boron [B]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01006—Carbon [C]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01013—Aluminum [Al]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01014—Silicon [Si]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01028—Nickel [Ni]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01029—Copper [Cu]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01032—Germanium [Ge]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01033—Arsenic [As]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01068—Erbium [Er]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01078—Platinum [Pt]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01079—Gold [Au]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01082—Lead [Pb]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/013—Alloys
- H01L2924/0132—Binary Alloys
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/10—Details of semiconductor or other solid state devices to be connected
- H01L2924/102—Material of the semiconductor or solid state bodies
- H01L2924/1025—Semiconducting materials
- H01L2924/10251—Elemental semiconductors, i.e. Group IV
- H01L2924/10253—Silicon [Si]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/10—Details of semiconductor or other solid state devices to be connected
- H01L2924/102—Material of the semiconductor or solid state bodies
- H01L2924/1025—Semiconducting materials
- H01L2924/1026—Compound semiconductors
- H01L2924/1032—III-V
- H01L2924/10329—Gallium arsenide [GaAs]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/10—Details of semiconductor or other solid state devices to be connected
- H01L2924/11—Device type
- H01L2924/12—Passive devices, e.g. 2 terminal devices
- H01L2924/1204—Optical Diode
- H01L2924/12044—OLED
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/10—Details of semiconductor or other solid state devices to be connected
- H01L2924/11—Device type
- H01L2924/14—Integrated circuits
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/10—Details of semiconductor or other solid state devices to be connected
- H01L2924/146—Mixed devices
- H01L2924/1461—MEMS
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/15—Details of package parts other than the semiconductor or other solid state devices to be connected
- H01L2924/181—Encapsulation
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/15—Details of package parts other than the semiconductor or other solid state devices to be connected
- H01L2924/181—Encapsulation
- H01L2924/1815—Shape
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/19—Details of hybrid assemblies other than the semiconductor or other solid state devices to be connected
- H01L2924/1901—Structure
- H01L2924/1904—Component type
- H01L2924/19042—Component type being an inductor
Landscapes
- Engineering & Computer Science (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Manufacturing & Machinery (AREA)
- Encapsulation Of And Coatings For Semiconductor Or Solid State Devices (AREA)
- Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
Abstract
Ein Verfahren zum Herstellen mehrerer Halbleiter-Bauelemente. Eine elektrisch leitende Schicht wird auf einem Halbleiter-Wafer aufgebracht. Der Halbleiter-Wafer wird strukturiert, um mehrere Halbleiterchips herzustellen. Die elektrisch leitende Schicht wird strukturiert, um mehrere Halbleiter-Bauelemente herzustellen.
Description
- Querverweis auf verwandte Anmeldungen
- Diese Gebrauchsmusterpatentanmeldung ist eine Nachanmeldung mit Verbesserungen der am 2. November 2007 eingereichten US-Patentanmeldung mit der laufenden Nummer 11/934,428, die durch Bezugnahme hier aufgenommen ist.
- Allgemeiner Stand der Technik
- Die vorliegende Erfindung betrifft ein Verfahren zum Herstellen von mehreren Halbleiter-Bauelementen, ein Verfahren zum Herstellen von mehreren Halbleiter-Packages, ein Verfahren zum Herstellen eines Panels und ein Panel.
- Halbleiterchips enthalten elektrische Kontaktelemente auf einer oder mehreren ihrer Oberflächen. Beim Herstellen eines Halbleiterchip-Package wird der Halbleiterchip in einem Chip-Package untergebracht und die Kontaktpads des Halbleiterchips werden an externe Kontaktelemente des Chip-Package gekoppelt.
- Aus diesem und anderen Gründen besteht ein Bedarf an der vorliegenden Erfindung.
- Kurze Beschreibung der Zeichnungen
- Die beiliegenden Zeichnungen sind aufgenommen, um ein eingehenderes Verständnis von Ausführungsformen zu vermitteln, und sind in diese Spezifikation aufgenommen und stellen einen Teil dieser dar. Die Zeichnungen veranschaulichen Ausführungsformen und dienen zusammen mit der Beschreibung der Erläuterung von Prinzipien von Ausführungsformen. Andere Ausführungsformen und viele der damit einhergehenden Vorteile von Ausführungsformen lassen sich ohne weiteres verstehen, wenn sie durch Bezugnahme auf die folgende ausführliche Beschreibung besser verstanden werden. Die Elemente der Zeich nungen sind relativ zueinander nicht notwendigerweise maßstabsgetreu. Gleiche Bezugszahlen bezeichnen entsprechende ähnliche Teile.
-
1 zeigt ein Flussdiagramm einer Ausführungsform eines Verfahrens zum Herstellen von mehreren Halbleiter-Bauelementen. -
2A –C zeigen schematische Querschnittsdarstellungen von Zwischenprodukten und Halbleiter-Bauelementen, um eine Ausführungsform einer Ausführungsform wie in1 dargestellt zu veranschaulichen. -
3A –D zeigen schematische Perspektiv- oder Querschnittsdarstellungen von Zwischenprodukten und Halbleiter-Bauelementen, um eine Ausführungsform einer Ausführungsform wie in1 dargestellt zu veranschaulichen. -
4A , B zeigen schematische Perspektiv- oder Querschnittsdarstellungen von Zwischenprodukten und Halbleiter-Bauelementen, um eine Ausführungsform einer Ausführungsform wie in1 dargestellt zu veranschaulichen. -
5A –C zeigen schematische Querschnitts- oder Draufsichtsdarstellungen von Zwischenprodukten und Halbleiter-Bauelementen, um eine Ausführungsform einer Ausführungsform wie in1 dargestellt zu veranschaulichen. -
6 zeigt ein Flussdiagramm einer Ausführungsform eines Verfahrens zum Herstellen von mehreren Halbleiter-Packages. -
7A –D zeigen schematische Querschnittsdarstellungen von Zwischenprodukten und Halbleiter-Packages, um eine Ausführungsform einer Ausführungsform wie in6 dargestellt zu veranschaulichen. -
8 zeigt ein Flussdiagramm einer Ausführungsform eines Verfahrens zum Herstellen eines Panels. -
9A –C zeigen schematische Querschnittsdarstellungen von Zwischenprodukten und eines Panels, um eine Ausführungsform einer Ausführungsform wie in7 dargestellt zu veranschaulichen. -
10A –I zeigen schematische Querschnittsdarstellungen von Zwischenprodukten, Panels und Halbleiterchip-Packages, um eine Ausführungsform des Verfahrens wie in einer der1 bis9 gezeigt zu veranschaulichen. -
11 zeigt eine schematische Querschnittsdarstellung einer Ausführungsform eines Panels. -
12 zeigt eine schematische Perspektivdarstellung einer Ausführungsform eines Panels. - Ausführliche Beschreibung
- In der folgenden ausführlichen Beschreibung wird auf die beiliegenden Zeichnungen Bezug genommen, die einen Teil hiervon bilden und in denen als Veranschaulichung spezifische Ausführungsformen gezeigt sind, in denen die Erfindung praktiziert werden kann. In dieser Hinsicht wird Richtungsterminologie wie etwa „Oberseite", „Unterseite", „Vorderseite", „Rückseite", „vorderer „hinterer" und so weiter unter Bezugnahme auf die Orientierung der beschriebenen Figur(en) verwendet. Weil Komponenten von Ausführungsformen in einer Reihe verschiedener Orientierungen positioniert sein können, wird die Richtungsterminologie zu Zwecken der Darstellung verwendet und ist in keinerlei Weise beschränkend. Es versteht sich, dass andere Ausführungsformen genutzt und strukturelle oder logische Änderungen vorgenommen werden können, ohne von dem Schutzbereich der vorliegenden Erfindung abzuweichen. Die folgende ausführliche Beschreibung ist deshalb nicht in einem beschränkenden Sinne zu verstehen, und der Schutzbereich der vorliegenden Erfindung wird durch die beigefügten Ansprüche definiert.
- Es versteht sich, dass die Merkmale der verschiedenen hierin beschriebenen Ausführungsbeispiele miteinander kombiniert werden können, sofern nicht spezifisch etwas anderes angegeben ist.
- Die Ausführungsformen eines Verfahrens zum Herstellen mehrerer Halbleiter-Bauelemente, eines Verfahrens zum Herstellen mehrerer Halbleiter-Packages, eines Verfahrens zum Herstellen eines Panels und eines Panels können verschiedene Arten von Halbleiterchips oder in die Halbleiterchips integrierten Schaltungen verwenden, unter ihnen integrierte Logikschaltungen, integrierte Analogschaltungen, integrierte Mischsignalschaltungen, Sensorschaltungen, MEMS (Micro-Electro-Mechanical Systems – Mikroelektromechanische Systeme), integrierte Leistungsschaltungen, Chips mit integrierten passiven Elementen usw.
- Bei mehreren Ausführungsformen werden Schichten oder Schichtstapel aufeinander aufgebracht oder Materialien werden auf Schichten aufgebracht oder abgeschieden. Es versteht sich, dass alle solche Ausdrücke wie „aufgebracht" oder „abgeschieden" buchstäblich alle Arten und Techniken des Aufbringens von Schichten aufeinander bedeuten sollen. Sie sollen Techniken abdecken, bei denen Schichten auf einmal als ein Ganzes aufgebracht werden, wie beispielsweise Laminierungstechniken und auch Techniken, bei denen Schichten auf sequentielle Weise abgeschieden werden, wie etwa beispielsweise Sputtern, Plattieren, Formen, CVD usw.
- Die Halbleiterchips können Kontaktelemente oder Kontaktpads auf einer oder mehreren ihrer äußeren Oberflächen enthalten, wobei die Kontaktelemente zum elektrischen Kontaktieren der Halbleiterchips dienen. Die Kontaktelemente können eine be liebige gewünschte Form oder Gestalt besitzen. Sie können beispielsweise die Form von Kontaktflecken besitzen, d. h. flache Kontaktschichten auf einer äußeren Oberfläche des Halbleiter-Package. Die Kontaktelemente oder Kontaktpads können aus einem beliebigen elektrisch leitenden Material hergestellt sein, zum Beispiel aus einem Metall wie Aluminium, Gold oder Kupfer, als Beispiel, oder einer Metalllegierung oder einem elektrisch leitenden organischen Material oder einem elektrisch leitenden Halbleitermaterial.
- Die Halbleiterchips können mit einer Materialschicht oder Kapselungsschicht bedeckt sein. Das Material der Materialschicht kann ein beliebiges elektrisch isolierendes Material sein wie beispielsweise eine beliebige Art von Formmaterial, eine beliebige Art von Epoxidmaterial oder eine beliebige Art von Harzmaterial oder eine beliebige Art von Polymermaterial. Der Prozess des Aufbringens der Materialschicht kann ein beliebiger Prozess sein wie beispielsweise ein Ausform-Prozess wie beispielsweise ein Formpress-Prozess oder ein Gieß-Prozess.
-
1 zeigt ein Flussdiagramm einer Ausführungsform eines Verfahrens zum Herstellen von mehreren Halbleiter-Bauelementen. Das Verfahren beinhaltet das Aufbringen einer elektrisch leitenden Schicht auf einem Halbleiter-Wafer (s1), das Strukturieren des Halbleiter-Wafers, um mehrere Halbleiterchips herzustellen (s2) und das Strukturieren der elektrisch leitenden Schicht, um mehrere Halbleiter-Bauelemente herzustellen (s3). - Gemäß einer Ausführungsform beinhaltet das Strukturieren des Halbleiter-Wafers mindestens eines des Strukturierens des Halbleiter-Wafers durch Ätzen, durch Sägen, durch Bestrahlen mit einem Laserstrahl und durch Bestrahlen mit einem Strahl geladener Teilchen.
- Gemäß einer Ausführungsform beinhaltet das Verfahren weiterhin das Strukturieren der elektrisch leitenden Schicht, um mehrere Kontaktelemente für jedes Halbleiter-Bauelement herzustellen.
- Gemäß einer Ausführungsform beinhaltet das Verfahren weiterhin das Strukturieren der elektrisch leitenden Schicht nach dem Strukturieren des Halbleiter-Wafers.
- Gemäß einer Ausführungsform beinhaltet das Strukturieren der elektrisch leitenden Schicht mindestens eines des Strukturierens des Halbleiter-Wafers durch Ätzen, durch Sägen, durch Bestrahlen mit einem Laserstrahl und durch Bestrahlen mit einem Strahl geladener Teilchen.
- Gemäß einer Ausführungsform beinhaltet das Verfahren weiterhin das Drahtbonden der Halbleiterchips vor dem Strukturieren der elektrisch leitenden Schicht.
- Gemäß einer Ausführungsform beinhaltet das Verfahren weiterhin das Kapseln der Halbleiterchips mit einem Kapselungsmaterial vor dem Strukturieren der elektrisch leitenden Schicht.
- Gemäß Ausführungsformen kann die elektrisch leitende Schicht durch verschiedene Prozesse auf der zweiten Oberfläche des Halbleiter-Wafers aufgebracht werden. Bei einer Ausführungsform kann die elektrisch leitende Schicht als eine in sich stabile Folie bereitgestellt werden, beispielsweise eine Metallfolie, und sie kann als Ganzes beispielsweise unter Verwendung einer Klebesubstanz an der zweiten Oberfläche des Halbleiter-Wafers angebracht werden. Bei einer Ausführungsform kann die elektrisch leitende Schicht auf oder über der zweiten Oberfläche des Halbleiter-Wafers durch Verwendung beliebiger bekannter Abscheidungs- oder Beschichtungstechniken wie etwa beispielsweise Sputtern, Plattieren, chemische oder physikalische Abscheidung aus der Dampfphase usw. abgeschieden oder darauf aufgebracht werden.
- Gemäß einer Ausführungsform kann die elektrisch leitende Schicht durch Verwenden einer Klebesubstanz aufgebracht werden. Die Klebesubstanz kann als eine Klebeschicht auf einen oder beide des Halbleiter-Wafers und der elektrisch leitenden Schicht aufgebracht werden. Danach können der Halbleiter-Wafer und die elektrisch leitende Schicht aneinander angebracht werden, sodass die Klebesubstanz oder die Klebeschicht zwischen dem Halbleiter-Wafer und der elektrisch leitenden Schicht angeordnet ist.
- Unter Bezugnahme auf die
2A –C werden schematisch Querschnittsdarstellungen von Zwischenprodukten und Halbleiter-Bauelementen gezeigt, um eine Ausführungsform der Ausführungsform wie in1 dargestellt zu zeigen.2A zeigt das Aufbringen einer elektrisch leitenden Schicht3 auf einen Halbleiter-Wafer1 .2B veranschaulicht ein Ergebnis nach dem Strukturieren des Halbleiter-Wafers1 , wodurch mehrere Halbleiterchips1B erhalten werden.2C zeigt das Strukturieren der elektrisch leitenden Schicht, wodurch mehrere Halbleiter-Bauelemente1C erhalten werden. - Unter Bezugnahme auf die
3A –D werden schematische Perspektiv- und Querschnittsdarstellungen von Zwischenprodukten gezeigt, um eine Ausführungsform eines Verfahrens zum Herstellen mehrerer Halbleiterchips darzustellen. In3A ist eine Perspektivdarstellung eines Halbleiter-Wafers1 gezeigt. Der Halbleiter-Wafer1 kann beispielsweise ein Silizium-Wafer sein. Er kann jedoch auch ein Halbleiter-Wafer aus einem beliebigen anderen Element oder Verbundhalbleitermaterial sein wie etwa beispielsweise SiGe, Ge, GaAs, GaN oder ein beliebiges anderes Halbleitermaterial. - Der Halbleiter-Wafer
1 kann mehrere nicht gezeigte integrierte Schaltungen enthalten, die an einer und bei einer der Hauptoberflächen des Halbleiter-Wafers1 hergestellt sind. Die integrierten Schaltungen können im Wesentlichen gemäß ei nem beliebigen herkömmlichen Fabrikationsverfahren hergestellt sein wie etwa beispielsweise herkömmlicher Masken- und Photolithographie-Prozessierung, bei einer Ausführungsform in Form eines Wafer-Stepper-Verfahrens. Infolge dessen kann der Halbleiter-Wafer1 mehrere identische integrierte Schaltungen enthalten. Es kann jedoch auch der Fall sein, dass zwei oder mehr integrierte Schaltungen von unterschiedlicher Funktionalität beieinander gruppiert sind und mehrere solche Gruppen von integrierten Schaltungen hergestellt werden. - Unter Bezugnahme auf
3B wird das Aufbringen einer Klebeschicht2 dargestellt. Unter der Annahme, dass die integrierten Schaltungen an und bei einer ersten Hauptoberfläche des Halbleiter-Wafers1 hergestellt werden, wird dann die Klebeschicht2 auf einer zweiten Oberfläche des Halbleiter-Wafers1 gegenüber der ersten Oberfläche aufgebracht. Die Klebeschicht2 kann durch Verwendung eines Sieb- oder Schablonendruckprozesses und nachfolgendem Trocknen aufgebracht werden. Die Klebeschicht2 kann jedoch auch die Form einer klebenden doppelseitigen Folie aufweisen, die in vorgefertigtem Zustand geliefert und insgesamt auf der zweiten Oberfläche des Halbleiter-Wafers1 aufgebracht wird. - Die erste Oberfläche des Halbleiter-Wafers
1 kann die Vorderseite genannt werden, da die integrierten Schaltungen an und bei der ersten Oberfläche aufgebracht werden. Die zweite Oberfläche des Halbleiter-Wafers1 kann somit die Rückseite des Halbleiter-Wafers1 genannt werden. Gemäß einer Ausführungsform des Aufbringens der Klebesubstanz oder der Klebeschicht2 auf dem Halbleiter-Wafer1 , kann Wafer-Backside-Coating (WBC – Beschichtung der Waferrückseite) verwendet werden. Bei WBC wird die Klebesubstanz als eine spezifisch bezeichnete Paste geliefert, die auf der Rückseite des Halbleiter-Wafers1 aufgebracht und getrocknet wird. Die Klebepaste kann unter Verwendung einer Siebdruckplattform wie etwa jenen, die in Oberflächenmontageproduktionsstraßen verwendet werden, um Lötpaste abzuscheiden, schnell aufgebracht werden. - Die Plattformen sind ohne weiteres zu vernünftigen Kosten verfügbar und liefern ausreichende Präzision und Wiederholbarkeit, um eine vollständige Bedeckung des Wafers mit minimaler Paste zu ermöglichen. Unter Verwendung eines derartigen Druckers kann eine konzentrische Klebeschicht
2 auf der Wafer-Rückseite mit wenig Dickenvariation abgeschieden werden. Der ganze Prozess erfordert in der Regel 10–15 s zur Beendigung, wobei eine geeignete Kombination aus Schablone und Rakel verwendet wird. Ein Emulsionssieb kann je nach den Klebecharakteristiken eine geeignete Alternative zu einer Metallschablone liefern. - Unter Bezugnahme auf
3C ist der Prozess des Aufbringens einer elektrisch leitenden Schicht3 auf dem Halbleiter-Wafer1 in einer schematischen Perspektivdarstellung gezeigt. Die elektrisch leitende Schicht3 kann eine in sich stabile und in sich handhabbare Folie sein, die aus irgendeinem elektrisch leitenden Material wie beispielsweise einem elementaren Metall wie Kupfer, Gold, Nickel, Aluminium oder einer Metalllegierung oder einem elektrisch leitenden organischen Material oder einem elektrisch leitenden Halbleitermaterial hergestellt sein kann. Die elektrisch leitende Schicht3 kann auch eines oder mehrere der oben erwähnten Materialien in Form beispielsweise eines Schichtstapels enthalten. Die elektrisch leitende Schicht3 kann eine starre Eigenschaft oder bei einer Ausführungsform eine flexible Eigenschaft besitzen. - Unter Bezugnahme auf
3D wird in einer Seitenansicht oder einer Querschnittsansicht eine Ausführungsform eines Zwischenprodukts gezeigt, dass den Halbleiter-Wafer1 , die elektrisch leitende Schicht3 und die Klebeschicht2 zwischen dem Halbleiter-Wafer1 und der elektrisch leitenden Schicht3 enthält. - Es ist anzumerken, dass die Darstellungen der verschiedenen Schichten in
3A –D nicht notwendigerweise maßstabs getreu sind. Aus der Darstellung von3C scheint hervorzugehen, dass die elektrisch leitende Schicht3 eine Dicke besitzt, die kleiner ist als die Dicke des Halbleiter-Wafers1 . Es kann jedoch auch möglich sein, dass die elektrisch leitende Schicht3 eine Dicke besitzt, die größer ist als die Dicke des Halbleiter-Wafers1 . Wohingegen der Halbleiter-Wafer eine Dicke im Bereich von 150 μm bis 450 μm besitzen kann, kann die Dicke der elektrisch leitenden Schicht3 innerhalb eines weiten Bereichs von 5 μm bis 500 μm betragen. - Gemäß einer weiteren Ausführungsform nach
3A –D wird eine vorproduzierte elektrisch leitende Schicht3 verwendet und als Ganzes auf dem Halbleiter-Wafer1 aufgebracht. Gemäß einer weiteren Ausführungsform jedoch ist es auch möglich, dass die elektrisch leitende Schicht3 auf sequentielle Weise auf der hinteren Oberfläche des Halbleiter-Wafers1 aufgebracht wird. Die elektrisch leitende Schicht3 kann beispielsweise durch einen Sputter-Prozess oder durch einen Prozess der chemischen Abscheidung aus der Dampfphase (CVD) oder durch einen Plattierungs-Prozess, wobei die Plattierung eine elektrochemische Plattierung oder ein stromloser Plattierungs-Prozess sein kann, abgeschieden. Als weitere Alternative kann die elektrisch leitende Schicht3 durch Verwenden eines MICC-Prozesses (Metal-Induced-Crystallization using a Cap – metallinduzierte Kristallisation unter Verwendung einer Kappe) abgeschieden werden. - Unter Bezugnahme auf
4A , B werden schematische Perspektiv- und Querschnittsansichten von Zwischenprodukten gezeigt, um eine Ausführungsform des Verfahrens wie in1 und2 dargestellt zu veranschaulichen. Bei dieser Ausführungsform ist ein Beispiel für das Strukturieren des Halbleiter-Wafers gezeigt. Das Strukturieren wird durchgeführt, indem vorbestimmte erste Gebiete des Halbleiter-Wafers zwischen die integrierten Schaltungen enthaltenden vorbestimmten zweiten Gebieten entfernt wird. Der Prozess des Entfernens der ersten Gebiete ist schematisch in4A dargestellt. Im linken Teilbild von4A ist ein Zwischenprodukt10 gezeigt, wie es beispielsweise gemäß einer Ausführungsform der3A –D erhalten wird. Schematisch gezeigt ist außerdem eine Säge5 , die beispielsweise eine Bogensäge sein kann. Die Bogensäge5 wird verwendet, um die vorbestimmten ersten Gebiete des Halbleiter-Wafers auszusägen. Dies ist im rechten Teilbild von4A genauer dargestellt, das eine vergrößerte Sektion zeigt, wie durch das umschließende schraffierte Oval im linken Teilbild von4A angegeben. Die zweiten Gebiete1B sind jene Gebiete, die die integrierten Schaltungen enthalten, und die zweiten Gebiete1B sollen weiter bearbeitet werden, um Halbleiterchips bzw. Halbleiterchip-Packages zu werden. Deshalb sind die zweiten Gebiete1B auf der Ebene des Halbleiter-Wafers1 voneinander getrennt. Die zweiten Gebiete1B enthalten möglicherweise nur eine integrierte Schaltung. Es ist jedoch auch möglich, dass die zweiten Gebiete1B jeweils zwei integrierte Schaltungen enthalten, wobei beispielsweise eine erste Schaltung eine Sensorschaltung umfasst und eine zweite Schaltung eine Prozessorschaltung umfasst. - Eine Ausführungsform, wie in
4A , B dargestellt, entspricht der Ausführungsform wie in3A –D dargestellt, wobei die elektrisch leitende Schicht3 unter Verwendung einer Zwischenklebeschicht2 auf dem Halbleiter-Wafer1 aufgebracht wird. Es sei jedoch angemerkt, dass die Klebeschicht2 in Fällen, wo beispielsweise die elektrisch leitende Schicht3 durch andere Mittel ohne Verwendung einer Klebeschicht2 auf dem Halbleiter-Wafer1 aufgebracht wird, nicht notwendigerweise vorliegt. - Gemäß einer Ausführungsform der
4A , B werden die ersten Gebiete zwischen den zweiten Gebieten15 entfernt, indem in den Halbleiter-Wafer1 hinunter zur Klebeschicht2 gesägt wird, wodurch leere Räume1A zurückbleiben, wo zuvor die ersten Gebiete waren. Unter den leeren Räumen1A befindet sich immer noch die Klebeschicht2 , da sie nicht durch die Säge5 entfernt wird. - In
4B ist dargestellt, wie jene Abschnitte der Klebeschicht, die unter den leeren Räumen1A liegen, entfernt werden. Im linken Teilbild von4B ist eine Perspektivansicht eines Zwischenprodukts20 gezeigt, wie es nach dem Aussägen der ersten Gebiete wie in4a dargestellt erhalten wird. Außerdem im linken Teilbild von4B ist eine Dispensiereinheit15 zum Dispensieren von heißem IPA (Isopropylalkohol) und entionisiertem Wasser dargestellt, um den Kleberest der Klebeschicht2 in den Gebieten unter den leeren Räumen1A zu entfernen. Die Dispensiereinheit15 kann derart ausgelegt und gesteuert werden, dass Spülen mit heißem IPA und entionisiertem Wasser durchgeführt wird. Der heiße IPA und das entionisierte Wasser dienen auch dazu, den Staub zu entfernen, wie er von dem Säge-Prozess von4A zurückgeblieben ist. - In dem rechten Teilbild von
4B ist eine detaillierte Querschnittsansicht des rechten Abschnitts des Zwischenprodukts20 gezeigt, wie in dem linken Teilbild von4B mit dem umgebenden schraffierten Oval angegeben. Infolge dessen sind die zweiten Abschnitte1B immer noch durch verbleibende Abschnitte2A der Klebeschicht2 mit der elektrisch leitenden Schicht3 gekoppelt. - Wieder unter Bezugnahme auf das rechte Teilbild von
4B wird eine Querschnittsdarstellung eines Zwischenprodukts20 gezeigt. Das Zwischenprodukt20 enthält mehrere Halbleiterchips1B jeweils mit einer ersten Oberfläche bzw. einer zweiten Oberfläche und einer kohäsiven elektrisch leitenden Schicht3 , auf den ersten Oberflächen der Halbleiterchips1B aufgebracht. - Unter Bezugnahme auf
5A –C sind Querschnitts- und Draufsichten von Zwischenprodukten dargestellt, um eine Aus führungsform des Verfahrens wie in1 und2 gezeigt zu veranschaulichen. Bei einer Ausführungsform wie von4A , B wurde dargestellt, dass die Produktion der Halbleiterchips durch Strukturieren des Halbleiter-Wafers durch Sägen ausgeführt werden kann. Wenn identische Chips mit gleichen Abständen voneinander, die beispielsweise in Form eines regelmäßigen Arrays angeordnet sind, hergestellt werden sollen, ist das Sägen eine praktische und effiziente Lösung, da nur eine bestimmte Sägezahnblattbreite erforderlich ist, und durch Sägen kann das Material sehr schnell entfernt werden. In einem Fall jedoch, bei dem Chips von unterschiedlichen Formen und variierenden Abständen voneinander erforderlich sind, könnte Sägen möglicherweise nicht die beste Lösung darstellen. Die5A –C zeigen, dass bei dieser Ausführungsform das Ätzen das adäquateste Verfahren zum Strukturieren des Halbleiter-Wafers sein könnte.5A zeigt eine Querschnittsdarstellung eines Zwischenprodukts einschließlich des an der elektrisch leitenden Schicht3 angebrachten Halbleiter-Wafers1 . Im unteren Teilbild von5C ist eine Draufsicht auf den strukturierten Halbleiter-Wafer1 dargestellt, bei der entlang einer Linie B-B Chips von unterschiedlicher Form und mit unterschiedlichen und variierenden Abständen voneinander dargestellt sind.5B ist eine Querschnittsdarstellung entlang der Linie B-B von5C , und sie zeigt, wie das Strukturieren durch Ätzen durchgeführt werden kann. Über dem Zwischenprodukt wie von5A ist eine Ätzmaske angeordnet, wobei die Ätzmaske Maskenabschnitte entsprechend den gewünschten Formen der Halbleiterchips und Öffnungen für jene zu entfernenden Abschnitte zwischen den Chips aufweist. Dann wird ein isotroper Ätzprozess wie beispielsweise reaktives Ionenätzen (RIE) oder reaktives Ionenstrahlätzen (RIBE) durchgeführt, indem eine ätzende Substanz von oberhalb der Maske durch die Maskenöffnungen auf den Halbleiter-Wafer gelenkt wird. Das Ergebnis ist in dem oberen Teilbild von5c dargestellt, und das untere Teilbild. zeigt den strukturierten Halbleiter-Wafer. Gemäß einer Ausführungsform kann die Ätzmaske auch als eine strukturierte Maskenschicht aus einem Material wie beispielsweise SiN gebildet werden, hergestellt durch photolithographisches Strukturieren auf der oberen Oberfläche des Halbleiter-Wafers und entfernt nach dem Ätzprozess. Bei einer Ausführungsform kann das Ätzen im Vergleich zu dem Sägen vorteilhaft sein, da es ein paralleler Prozess ist, während das Sägen ein serieller Prozess ist. Ein weiterer Vorteil des Ätzens liegt darin, dass Gebiete entfernt werden können, wo ein Chip an ein benachbartes Metallgebiet gebondet werden soll. - Unter Bezugnahme auf
6 ist ein Flussdiagramm einer Ausführungsform eines Verfahrens zum Herstellen mehrerer Halbleiter-Packages gezeigt, wobei das Verfahren das Aufbringen einer elektrisch leitenden Schicht auf einem Halbleiter-Wafer (s1), das Strukturieren des Halbleiter-Wafers, um mehrere Halbleiterchips herzustellen (s2), das Kapseln des strukturierten Halbleiter-Wafers mit einem Kapselungsmaterial, um ein Panel herzustellen (s3) und das Strukturieren des Panels, um mehrere Halbleiter-Packages herzustellen (s4), beinhaltet. - Gemäß einer Ausführungsform der Ausführungsform von
6 beinhaltet das Strukturieren des Halbleiter-Wafers mindestens eines des Strukturierens des Halbleiter-Wafers durch Ätzen, durch Sägen, durch Bestrahlen mit einem Laserstrahl und durch Bestrahlen mit einem Strahl aus geladenen Teilchen. Bei einer Ausführungsform kann das Verfahren wie in Verbindung mit5A –C beschrieben auch auf einer Ausführungsform von6 angewendet werden. - Gemäß einer Ausführungsform der Ausführungsform von
6 beinhaltet das Strukturieren des Panels mindestens eines des Strukturierens der Panelschicht durch Ätzen, durch Sägen, durch Bestrahlen mit einem Laserstrahl und durch Bestrahlen mit einem Strahl aus geladenen Teilchen. - Gemäß einer Ausführungsform der Ausführungsform von
6 beinhaltet das Verfahren weiterhin das Drahtbonden der Halbleiterchips an die elektrisch leitende Schicht. - Gemäß einer Ausführungsform der Ausführungsform von
6 beinhaltet das Verfahren weiterhin das Strukturieren des Panels beinhaltet das Strukturieren der elektrisch leitenden Schicht. - Gemäß einer Ausführungsform der Ausführungsform von
6 beinhaltet das Verfahren weiterhin das Strukturieren der elektrisch leitenden Schicht, um mehrere Kontaktelemente in jedem Halbleiter-Package herzustellen. - Wie mit dem Bezugszeichen s3 bezeichnet, wird ein Kapselungsmaterial auf dem strukturierten Halbleiter-Wafer aufgebracht. Gemäß einer Ausführungsform kann das Aufbringen der Kapselungsmaterialschicht das Ausformen beinhalten, wobei ein geeignetes Formmaterial verwendet wird. Zu den potentiellen Formmaterialien zählen beispielsweise aliphatische und aromatische Polymere einschließlich Polymere vom thermoplastischen und wärmehärtenden Typ und Mischungen aus diesen und auch andere verschiedene Arten von Polymeren. Nach dem Formen der Metallschicht wird die Formmasse normalerweise gehärtet.
- Gemäß einer Ausführungsform des Verfahrens zum Herstellen von mehreren Halbleiterchip-Packages können die Chips elektrisch mit vorbestimmten Gebieten der elektrisch leitenden Schicht gekoppelt werden. Solche vorbestimmten Gebiete der elektrisch leitenden Schicht werden die äußeren elektrischen Kontaktelemente („Kontaktflecken") der herzustellenden Halbleiterchip-Packages. Vor oder nach dem elektrischen Verbinden der Chips mit den vorbestimmten Gebieten der elektrisch leitenden Schicht können die vorbestimmten Gebiete jeweils von dem verbleibenden Teil der elektrisch leitenden Schicht isoliert werden. Dies kann erfolgen, indem vorbestimmte Abschnitte der elektrisch leitenden Schicht entfernt werden, sodass im We sentlichen nur die vorbestimmten Gebiete und die die Halbleiterchips tragenden Gebiete verbleiben.
- Unter Bezugnahme auf die
7A –D werden schematische Querschnittsdarstellungen von Zwischenprodukten und Halbleiter-Packages gezeigt, um eine Ausführungsform der Ausführungsform eines Verfahrens wie in6 dargestellt zu veranschaulichen.7A zeigt das Anbringen einer elektrisch leitenden Schicht3 an einen Halbleiter-Wafer1 .7B zeigt ein Zwischenprodukt nach dem Strukturieren des Halbleiter-Wafers1 , wodurch mehrere Halbleiterchips1B erhalten werden.7C zeigt das Kapseln des strukturierten Wafers mit einem Kapselungsmaterial5 , wodurch ein Panel entsteht.7D zeigt das Strukturieren des Panels, um mehrere Halbleiter-Packages5.1 zu erhalten. - Unter Bezugnahme auf
8 ist ein Flussdiagramm einer Ausführungsform eines Verfahrens zum Herstellen eines Panels gezeigt, wobei das Verfahren das Anbringen einer elektrisch leitenden Schicht auf einen Halbleiter-Wafer (s1), das Strukturieren des Halbleiter-Wafers, um mehrere Halbleiterchips herzustellen (s2) und das Kapseln des strukturierten Halbleiter-Wafers mit einem Kapselungsmaterial, um ein Panel herzustellen (s3), beinhaltet. - Gemäß einer Ausführungsform der Ausführungsform von
8 beinhaltet das Strukturieren des Halbleiter-Wafers mindestens das Strukturieren des Halbleiter-Wafers durch Ätzen, durch Sägen, durch Bestrahlen mit einem Laserstrahl und durch Bestrahlen mit einem Strahl aus geladenen Teilchen. - Wie mit dem Bezugszeichen s3 bezeichnet, wird ein Kapselungsmaterial auf dem strukturierten Halbleiter-Wafer aufgebracht. Gemäß einer Ausführungsform kann das Aufbringen der Kapselungsmaterialschicht das Ausformen beinhalten, wobei ein geeignetes Formmaterial verwendet wird. Zu den potentiellen Formmaterialien zählen beispielsweise aliphatische und aroma tische Polymere einschließlich Polymere vom thermoplastischen und wärmehärtenden Typ und Mischungen aus diesen und andere verschiedene Arten von Polymeren. Nach dem Formen der Metallschicht wird die Formmasse normalerweise gehärtet.
- Unter Bezugnahme auf die
9A –C werden schematische Querschnittsdarstellungen von Zwischenprodukten und eines Panels gezeigt, um eine Ausführungsform der Ausführungsform eines Verfahrens wie in8 dargestellt zu veranschaulichen.9A zeigt das Aufbringen einer elektrisch leitenden Schicht3 auf einen Halbleiter-Wafer1 .9B zeigt ein Zwischenprodukt nach dem Strukturieren des Halbleiter-Wafers1 , wodurch mehrere Halbleiterchips13 erhalten werden.9C zeigt das Kapseln des strukturierten Wafers mit einem Kapselungsmaterial5 , wodurch ein Panel30 entsteht. - Unter Bezugnahme auf
10A –I sind schematische Querschnittsansichten von Sektionen von Zwischenprodukten gezeigt, die verarbeitet werden, um einzelne Halbleiterchip-Packages herzustellen. Es ist anzumerken, dass zu Veranschaulichungszwecken in jeder einzelnen der Darstellungen der10A –I zwei Halbleiterchips von den mehreren Halbleiterchips des Panels gezeigt sind, wobei die beiden Halbleiterchips jeweils in einem eigenen Halbleiterchip-Package untergebracht werden sollen. - Unter Bezugnahme auf
10A sind die beiden Halbleiterchips1B an der elektrisch leitenden Schicht3 angebracht gezeigt, wie dies beispielsweise gemäß der Ausführungsform wie oben in Verbindung mit2A –C beschrieben erreicht wurde. Die Halbleiterchips1B können unter Verwendung einer Klebeschicht, die in der Darstellung von10A nicht gezeigt ist, an der elektrisch leitenden Schicht3 angebracht werden. Die elektrisch leitende Schicht3 kann aus einem beliebigen Material bestehen und eine beliebige Konstitution besitzen, wie weiter oben umrissen wurde. Sie kann beispielsweise eine Folie aus Kupfermaterial sein. -
10A zeigt auch, dass die Halbleiterchips1B jeweils zwei Kontaktpads1D enthalten. Die Kontaktpads1D sind über Bonddrähte4 an vorbestimmte Bereiche der elektrisch leitenden Schicht3 gekoppelt, wobei die vorbestimmten Bereiche der elektrisch leitenden Schicht3 äußere elektrische Kontaktelemente des herzustellenden Halbleiterchip-Package werden sollen. - Unter Bezugnahme auf
10B ist das Zwischenprodukt nach der Beendigung eines weiteren Prozesses gezeigt. Bei diesem Prozess wird eine Material- oder Kapselungsschicht5 auf den Halbleiterchips1B aufgebracht, sodass die Materialschicht5 die Halbleiterchips1B und die Bonddrähte4 und die elektrisch leitende Schicht3 bedeckt und einbettet, d. h. jene Abschnitte der elektrisch leitenden Schicht3 , die nicht mit Halbleiterchips1B bestückt sind. - Die Materialschicht
5 kann durch Formen aufgebracht werden, bei einer Ausführungsform Preßformen. Die für das Preßformen verwendete Form kann einen inneren Hohlraum besitzen, der der Größe des Wafers entspricht. Unter Bezugnahme auf12 ist eine schematische Perspektivansicht des gesamten eingebetteten Wafers gezeigt nach dem Aufbringen des Kapselungsmaterials5 , das ein Formmaterial sein kann.12 veranschaulicht ein Panel40 , das nach dem Durchführen des Formens mit der Formmaterialschicht5 erhalten wird. - Unter Bezugnahme auf
10C sind die individuellen Einheiten, die individuelle Chip-Packages werden sollen, auf der oberen Oberfläche der Materialschicht5 markiert. Dazu werden kleine Nuten5A mit einem Laserstrahl durch Laserablation der Materialschicht5 an vorbestimmten Gebieten ihrer oberen Oberfläche erzeugt. - Unter Bezugnahme auf
10D wird ein Klebeband6 an der oberen Oberfläche der Materialschicht5 gegenüber der elektrisch leitenden Schicht3 fixiert. Das Klebeband6 besitzt die Funktion eines Package-Laminierungsbandes, da in dem nächsten Prozess nach10D die Packages vereinzelt werden sollen. - Unter Bezugnahme auf
10E werden die mehreren individuellen Packages von dem Panel30 vereinzelt. Dies wird durchgeführt, indem das Panel30 und mehrere Linien30.1 gesägt werden. In10E ist eine solcher Linien30.1 zwischen den beiden Halbleiterchip-Packages positioniert gezeigt. Die mehreren Packages sind nach dem Package-Vereinzelungs-Prozess immer noch an dem Klebeband6 angebracht. Gleichzeitig kann beim Sägen entlang der Linien30.1 und Vereinzeln der Packages die elektrisch leitende Schicht an den Linien3.1 gesägt und somit in mehrere verschiedene Gebiete3A ,3B getrennt werden, die voneinander isoliert sind. Die Gebiete3A sind jeweils einzeln mit einem der Drahtbonds gekoppelt, und die Gebiete3A fungieren als äußere elektrische Kontaktelemente der Halbleiterchip-Packages. Das Gebiet3B fungiert als der Träger des Halbleiterchips. Im Prinzip ist es jedoch auch möglich, dass der Halbleiterchip ein Kontaktelement an seiner ersten Oberfläche enthält, das mit dem Träger3B in Kontakt steht, sodass auch der Träger3B als ein äußeres elektrisches Kontaktelement zum Kontaktieren des Halbleiterchips fungieren kann. Mit dem Vereinzelungsprozess wie in10E gezeigt werden zwei individuelle Halbleiterchip-Packages5.1 und5.2 hergestellt. - Unter Bezugnahme auf
10F erfährt die Baugruppe aus vereinzelten Halbleiterchip-Packages, die an dem Klebeband6 angebracht ist, eine optische und visuelle Inspektion durch Verwendung eines Videoinspektionssystems100 . - Unter Bezugnahme auf
10G erfährt die aus vereinzelten Halbleiterchip-Packages, die an dem Klebeband6 angebracht sind, bestehende Baugruppe ein elektrisches Testen durch Verwenden eines elektrischen Testsystems200 mit beispielsweise Sonden210 . - Unter Bezugnahme auf
10H wird das Klebeband6 dann von den mehreren Halbleiterchip-Packages entfernt. Dies kann leicht erfolgen, indem die Klebebänder6 mit UV-Strahlung bestrahlt werden, wodurch das Klebeband sauber von der Formmaterialschicht6 der individuellen Halbleiterchip-Packages entfernt werden kann. Das UV-Beleuchtungssystem ist mit dem Bezugszeichen300 bezeichnet. - Unter Bezugnahme auf
10I werden die individuellen Halbleiterchip-Packages dann in ein Transportband400 gepackt, das später zum Kunden oder zum Verwendungspunkt versandt werden kann. In dem oberen Teilbild von10I ist das Transportband400 in einer Draufsicht gezeigt. Es sind nur zwei Segmente410 des Transportbands400 gezeigt, wobei jedes Segment zum Aufnehmen eines Halbleiterchip-Package verwendet werden kann. Das linke Segment ist leer, wohingegen das rechte Segment mit einem Halbleiterchip-Package bestückt ist. Die Halbleiterchip-Packages können durch geeignete Mittel in den Segmenten des Transportbands400 fixiert werden. Das Transportband400 kann sich weiter nach links oder rechts erstrecken und es kann mehrere Segmente410 enthalten. In der unteren Teilfigur von10I ist eine Seitenansicht des Transportbands400 mit zwei in benachbarten Segmenten des Transportbands400 fixierten Halbleiterchip-Packages5.1 und5.2 gezeigt. - Unter Bezugnahme auf
11 ist eine Querschnittsdarstellung einer Ausführungsform eines Panels gezeigt. Das Panel30 enthält eine scheibenförmige elektrisch leitende Schicht3 , mehrere an der scheibenförmigen elektrisch leitenden Schicht3 angebrachte Halbleiterchips1B und ein die Halbleiterchips1B kapselndes Kapselungsmaterial5 . Bei einer Ausführungsform wurde das Panel wie in11 gezeigt in dem wie in Verbindung mit9A –C beschriebenen Verfahren erhalten. - Gemäß einer Ausführungsform des Panels wie in
11 gezeigt, werden Drahtbonds bereitgestellt, um die Halbleiterchips5 1B mit der scheibenförmigen elektrisch leitenden Schicht3 zu verbinden. - Gemäß einer Ausführungsform des Panels wie in
11 gezeigt wird ein Klebematerial zwischen jedem Halbleiterchip1B und der scheibenförmigen elektrisch leitenden Schicht3 bereitgestellt. - Gemäß einer Ausführungsform des Panels wie in
11 gezeigt besteht die elektrisch leitende Schicht3 aus einer Metallschicht. - Unter Bezugnahme auf
12 wird eine Perspektivdarstellung einer Ausführungsform eines Panels gezeigt, wie sie bereits in Verbindung mit10B erläutert wurde. Das Panel40 enthält eine scheibenförmige elektrisch leitende Schicht3 , mehrere an der scheibenförmigen elektrisch leitenden Schicht angebrachte nicht gezeigte Halbleiterchips und ein die Halbleiterchips kapselndes Kapselungsmaterial5 . - Es versteht sich, dass viele der oben beschriebenen Merkmale, die nur in Verbindung mit bestimmten Ausführungsformen erläutert wurden, auch auf andere der beschriebenen Ausführungsformen angewendet werden können, wenngleich in der Beschreibung der anderen Ausführungsformen nicht explizit erwähnt.
- Wenngleich hierin spezifische Ausführungsformen gezeigt und beschrieben worden sind, versteht der Durchschnittsfachmann, dass eine Vielzahl von alternativen und/oder äquivalenten Implementierungen für die gezeigten und beschriebenen spezifischen Ausführungsformen substituiert werden können, ohne von dem Schutzbereich der vorliegenden Erfindung abzuweichen. Diese Anmeldung soll alle Adaptationen oder Variationen der hierin erörterten spezifischen Ausführungsformen abdecken.
- Deshalb soll die vorliegende Erfindung nur durch die Ansprüche und die Äquivalente davon beschränkt sein.
Claims (22)
- Verfahren zum Herstellen mehrerer Halbleiter-Bauelemente, umfassend: Aufbringen einer elektrisch leitenden Schicht auf einem Halbleiter-Wafer; Strukturieren des Halbleiter-Wafers, um mehrere Halbleiterchips herzustellen; und Strukturieren der elektrisch leitenden Schicht, um mehrere Halbleiter-Bauelemente herzustellen.
- Verfahren nach Anspruch 1, wobei das Strukturieren des Halbleiter-Wafers mindestens eines des Strukturierens des Halbleiter-Wafers durch Ätzen, durch Sägen, durch Bestrahlen mit einem Laserstrahl und durch Bestrahlen mit einem Strahl geladener Teilchen umfasst.
- Verfahren nach Anspruch 1, weiterhin umfassend: Strukturieren der elektrisch leitenden Schicht, um mehrere Kontaktelemente für jedes Halbleiter-Bauelement herzustellen.
- Verfahren nach Anspruch 1, weiterhin umfassend: Strukturieren der elektrisch leitenden Schicht nach dem Strukturieren des Halbleiter-Wafers.
- Verfahren nach Anspruch 1, wobei das Strukturieren der elektrisch leitenden Schicht mindestens eines des Strukturierens der elektrisch leitenden Schicht durch Ätzen, durch Sägen, durch Bestrahlen mit einem Laserstrahl und durch Bestrahlen mit einem Strahl geladener Teilchen umfasst.
- Verfahren nach Anspruch 1, weiterhin umfassend: Drahtbonden der Halbleiterchips vor dem Strukturieren der elektrisch leitenden Schicht.
- Verfahren nach Anspruch 1, weiterhin umfassend: Kapseln der Halbleiterchips mit einem Kapselungsmaterial vor dem Strukturieren der elektrisch leitenden Schicht.
- Verfahren zum Herstellen mehrerer Halbleiter-Packages, umfassend: Aufbringen einer elektrisch leitenden Schicht auf einem Halbleiter-Wafer; Strukturieren des Halbleiter-Wafers, um mehrere Halbleiterchips herzustellen; und Kapseln des strukturierten Halbleiter-Wafers mit einem Kapselungsmaterial, um ein Panel herzustellen; Strukturieren des Panels, um mehrere Halbleiter-Packages herzustellen.
- Verfahren nach Anspruch 8, wobei das Strukturieren des Halbleiter-Wafers mindestens eines des Strukturierens des Halbleiter-Wafers durch Ätzen, durch Sägen, durch Bestrahlen mit einem Laserstrahl und durch Bestrahlen mit einem Strahl geladener Teilchen umfasst.
- Verfahren nach Anspruch 8, wobei das Strukturieren des Panels mindestens eines des Strukturierens der Panelschicht durch Ätzen, durch Sägen, durch Bestrahlen mit einem Laserstrahl und durch Bestrahlen mit einem Strahl geladener Teilchen umfasst.
- Verfahren nach Anspruch 8, weiterhin umfassend: Drahtbonden der Halbleiterchips an die elektrisch leitende Schicht.
- Verfahren nach Anspruch 8, weiterhin umfassend: Das Strukturieren des Panels umfasst das Strukturieren der elektrisch leitenden Schicht.
- Verfahren nach Anspruch 8, weiterhin umfassend: Strukturieren der elektrisch leitenden Schicht, um mehrere Kontaktelemente in jedem Halbleiter-Package herzustellen.
- Verfahren zum Herstellen eines Panels, umfassend: Aufbringen einer elektrisch leitenden Schicht auf einem Halbleiter-Wafer; Strukturieren des Halbleiter-Wafers und Kapseln des strukturierten Halbleiter-Wafers mit einem Kapselungsmaterial.
- Verfahren nach Anspruch 14, weiterhin umfassend: Strukturieren des Halbleiter-Wafers, um mehrere Halbleiterchips herzustellen.
- Verfahren nach Anspruch 15, weiterhin umfassend: Drahtbonden der Halbleiterchips.
- Verfahren nach Anspruch 14, weiterhin umfassend: Aufbringen der elektrisch leitenden Schicht durch Verwenden eines Klebematerials.
- Verfahren nach Anspruch 14, weiterhin umfassend: Strukturieren des Halbleiter-Wafers durch Sägen.
- Panel, umfassend: eine scheibenförmige elektrisch leitende Schicht; mehrere an der scheibenförmigen elektrisch leitenden Schicht angebrachte Halbleiterchips und ein die Halbleiterchips kapselndes Kapselungsmaterial.
- Panel nach Anspruch 19, weiterhin umfassend: Drahtbonds, die die Halbleiterchips mit der scheibenförmigen elektrisch leitenden Schicht verbinden.
- Panel nach Anspruch 19, weiterhin umfassend: Klebematerial zwischen jedem Halbleiterchip und der scheibenförmigen elektrisch leitenden Schicht.
- Panel nach Anspruch 19, weiterhin umfassend: Die elektrisch leitende Schicht ist eine Metallschicht.
Applications Claiming Priority (4)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US93442807A | 2007-11-02 | 2007-11-02 | |
US11/934,428 | 2007-11-02 | ||
US12/234,192 | 2008-09-19 | ||
US12/234,192 US8053280B2 (en) | 2007-11-02 | 2008-09-19 | Method of producing multiple semiconductor devices |
Publications (1)
Publication Number | Publication Date |
---|---|
DE102008053645A1 true DE102008053645A1 (de) | 2009-07-30 |
Family
ID=40668989
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
DE102008053645A Withdrawn DE102008053645A1 (de) | 2007-11-02 | 2008-10-29 | Verfahren zum Herstellen von mehreren Halbleiter-Bauelementen |
Country Status (3)
Country | Link |
---|---|
US (1) | US8053280B2 (de) |
CN (1) | CN101431050B (de) |
DE (1) | DE102008053645A1 (de) |
Families Citing this family (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2008235398A (ja) * | 2007-03-19 | 2008-10-02 | Disco Abrasive Syst Ltd | デバイスの製造方法 |
JP5619542B2 (ja) * | 2010-09-08 | 2014-11-05 | ピーエスフォー ルクスコ エスエイアールエルPS4 Luxco S.a.r.l. | 半導体基板の処理方法及び半導体装置の製造方法 |
US20150147850A1 (en) * | 2013-11-25 | 2015-05-28 | Infineon Technologies Ag | Methods for processing a semiconductor workpiece |
US10535812B2 (en) * | 2017-09-04 | 2020-01-14 | Rohm Co., Ltd. | Semiconductor device |
Family Cites Families (11)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100462980B1 (ko) * | 1999-09-13 | 2004-12-23 | 비쉐이 메저먼츠 그룹, 인코포레이티드 | 반도체장치용 칩 스케일 표면 장착 패키지 및 그 제조공정 |
US6316287B1 (en) * | 1999-09-13 | 2001-11-13 | Vishay Intertechnology, Inc. | Chip scale surface mount packages for semiconductor device and process of fabricating the same |
US6242283B1 (en) * | 1999-12-30 | 2001-06-05 | Siliconware Precision Industries Co., Ltd. | Wafer level packaging process of semiconductor |
US6979594B1 (en) * | 2002-07-19 | 2005-12-27 | Asat Ltd. | Process for manufacturing ball grid array package |
JP4159431B2 (ja) * | 2002-11-15 | 2008-10-01 | 株式会社ルネサステクノロジ | 半導体装置の製造方法 |
JP2005203390A (ja) * | 2004-01-13 | 2005-07-28 | Seiko Instruments Inc | 樹脂封止型半導体装置の製造方法 |
WO2006079865A1 (en) | 2005-01-27 | 2006-08-03 | Infineon Technologies Ag | Semiconductor package and method of assembling the same |
US7956459B2 (en) | 2005-02-28 | 2011-06-07 | Infineon Technologies Ag | Semiconductor device and method of assembly |
US7442564B2 (en) * | 2006-01-19 | 2008-10-28 | Cree, Inc. | Dispensed electrical interconnections |
TW200739703A (en) * | 2006-04-13 | 2007-10-16 | shi-jun Chen | Chip scale package |
DE102006046789A1 (de) * | 2006-10-02 | 2008-04-03 | Infineon Technologies Ag | Elektronisches Bauteil und Verfahren zur Herstellung elektronischer Bauteile |
-
2008
- 2008-09-19 US US12/234,192 patent/US8053280B2/en not_active Expired - Fee Related
- 2008-10-29 DE DE102008053645A patent/DE102008053645A1/de not_active Withdrawn
- 2008-11-03 CN CN200810177319.6A patent/CN101431050B/zh not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
US20090134512A1 (en) | 2009-05-28 |
CN101431050A (zh) | 2009-05-13 |
CN101431050B (zh) | 2016-01-13 |
US8053280B2 (en) | 2011-11-08 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
DE102008039388B4 (de) | Gestapelte Halbleiterchips und Herstellungsverfahren | |
DE102008028072B4 (de) | Verfahren zum Herstellen von Halbleitervorrichtungen | |
DE69521954T2 (de) | Herstellungsverfahren einer Halbleiterpackungsanordnung mit Chipumfang | |
DE102006005645B4 (de) | Stapelbarer Baustein, Bausteinstapel und Verfahren zu deren Herstellung | |
DE10229182B4 (de) | Verfahren zur Herstellung einer gestapelten Chip-Packung | |
DE2625383C2 (de) | Verbindungsträger zur Bildung der elektrischen Verbindungen zwischen Anschlußleitern eines Packungsrahmens und Kontaktierungsstellen mindestens einer innerhalb des Packungsrahmens gelegenen integrierten Schaltung und Verfahren zur Herstellung eines solchen Verbindungsträgers | |
DE102010016696B4 (de) | Halbleiter-Bauelement | |
DE10305021B4 (de) | Verfahren zur Herstellung oberflächenmontierbarer Hochleistungs-Leuchtdioden | |
DE102009029873A1 (de) | Reparierbares Halbleiterbauelement und Verfahren | |
DE102008047416A1 (de) | Halbleiteranordnung und Verfahren zur Herstelllung von Halbleiteranordnungen | |
DE102009042920B4 (de) | Verfahren zur Herstellung eines Halbleiter-Bauelements und Verfahren zur Herstellung mehrerer Halbleiter-Bauelemente | |
DE1564491B2 (de) | Integriertes halbleiterbauelement und verfahren zu seiner herstellung | |
DE10137184A1 (de) | Elektronisches Bauteil mit einem Kunststoffgehäuse und Verfahren zu seiner Herstellung | |
DE102008032395A1 (de) | Halbleiterbauelement | |
DE102009007708A1 (de) | Elektronikeinrichtung | |
WO2005115072A2 (de) | Träger mit lotkugelelementen und ein verfahren zum bestücken von substraten mit kugelkontakten | |
DE112004002702B4 (de) | Verfahren zum Herstellen einer Halbleiterbaugruppe und Matrixbaugruppe | |
WO2018065537A1 (de) | Sensor | |
WO2018065534A1 (de) | Herstellung von sensoren | |
EP0865081B1 (de) | Verfahren zum Herstellen von elektronischen Elementen | |
EP0948813B1 (de) | Chipmodul sowie verfahren zur herstellung eines chipmoduls | |
DE102008053645A1 (de) | Verfahren zum Herstellen von mehreren Halbleiter-Bauelementen | |
WO2015124608A1 (de) | Herstellung optoelektronischer bauelemente | |
DE102004010703B4 (de) | Bauelement mit WLP-fähiger Verkapselung und Herstellverfahren | |
DE102016202548B3 (de) | Verfahren zur Herstellung eines elektronischen Bauelements und elektronisches Bauelement |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
OP8 | Request for examination as to paragraph 44 patent law | ||
R016 | Response to examination communication | ||
R082 | Change of representative |
Representative=s name: PATENTANWAELTE LAMBSDORFF & LANGE, DE Representative=s name: LAMBSDORFF & LANGE PATENTANWAELTE PARTNERSCHAF, DE |
|
R016 | Response to examination communication | ||
R002 | Refusal decision in examination/registration proceedings | ||
R006 | Appeal filed | ||
R007 | Decision rectified on appeal | ||
R119 | Application deemed withdrawn, or ip right lapsed, due to non-payment of renewal fee |