CS273427B1 - Double-processor control system for acoustic emission's signals processing - Google Patents
Double-processor control system for acoustic emission's signals processing Download PDFInfo
- Publication number
- CS273427B1 CS273427B1 CS820988A CS820988A CS273427B1 CS 273427 B1 CS273427 B1 CS 273427B1 CS 820988 A CS820988 A CS 820988A CS 820988 A CS820988 A CS 820988A CS 273427 B1 CS273427 B1 CS 273427B1
- Authority
- CS
- Czechoslovakia
- Prior art keywords
- terminal
- processor
- acoustic emission
- control
- signals
- Prior art date
Links
- 230000006870 function Effects 0.000 abstract description 7
- 238000005259 measurement Methods 0.000 abstract description 3
- 230000003287 optical effect Effects 0.000 abstract description 3
- 238000012544 monitoring process Methods 0.000 description 2
- 230000002093 peripheral effect Effects 0.000 description 1
Landscapes
- Multi Processors (AREA)
Description
(57) Sešení má uplatnění v zařízeních pro práci se signály velkého dynamického rozsahu, především se signály akustické emise. Dále v jiných akustických a ultraakustických systémech á popřípadě i v systémech, založených na práci s optickými nebo rentgenovými signály. Umožňuje zvýšení rychlosti řídicích akcí. Známá zapojení řídicích soustav pro zpracování signálů akustické emise mají značné Časové ztráty při plnění okrajových funkcí. Tuto nevýhodu odstraňuje soustava zapojená tak, že obsahuje první procesor Cl), druhý procesor (2), společnou operační pamět (3)> blok (4) styčných obvodů, blok (5) programovatelných obvodů časového měření a řízení, blok (6) programovatelných vstupních a výstupních obvodů, blok (8) paralelních číslicových a číslicově analogových obvodů akustické emise, blok (9) programovatelných obvodů pro měření reálného času, časový generátor (10) a rozdělovač (60) časovačích signálů přesně definovaných kmitočtů. Druhý procesor (2) přejímá od prvního procesoru (1) plnění okrajových funkcí. Soustava je vhodná pro práci se signály akustické emise.
(W 27 3 42 7 (13) Bl (51) Int. Cl. 5
G 06 F 13/00
CS 273427 Bl
Vynález se týká dvojprocesorové řídicí soustavy pro zpracování signálů akustické emise, snímaných, z akustických čidel, technickými i programovanými prostředky této soustavy.
Dosud známá uspořádání a zapojení řídicích soustav pro zpracování signálů akustické emise jsou založena na jediném procesoru, který však na všechny funkce spojené se snímáním a zpracováním signálů akustické emise i při velké výpočetní rychlosti nestačí v důsledku značných časových ztrát při plnění okrajových funkcí, ke kterým patří například styk s vnější pamětí a záznam probíhajícího reálného času k Časové definici hodnot zaznamenávaných postupně do operační paměti.
Tyto nedostatky odstraňuje dvojprocesorová řídicí soustava pro zpracování signálů akustické emise se společnou operační pamětí, jejíž podstata spočívá v tom, že styčná svorka prvního procesoru je připojena k řídicí svorce bloku styčných obvodů, jehož vstupní a výstupní svorka je připojena ke styčné svorce bloku programovatelných vstupních a výstupních obvodů, jehož číslicová svorka je připojena ke vstupní a výstupní svorce bloku paralelních číslicových a číslicově analogových obvodů akustické emise. Časovači svorka bloku styčných obvodů je připojena ke styčné svorce bloku programovatelných obvodů časového měření a řízení, jehož kmitočtová svorka je připojena ke třetí distribuční svorce rozdělovače časovačích signálů přesně definovaných kmitočtů, jehož první distribuční svorka je připojena ke kmitočtové svorce bloku programovatelných obvodů pro měření reálného času, jehož řídicí svorka je připojena k Časovači svorce druhého procesoru. Výstup časového generátoru je připojen ke vstupu rozdělovače časovačích signálů přesně definovaných kmitočtů, jehož druhá distribuční svorka je připojena ke kmitočtové svorce bloku paralelních číslicových a číslicově analogových obvodů akustické emise. Raměíová svorka prvního procesoru je připojena k první řídicí svorce společné operační paměti, jejíž druhá řídicí svorka je připojena k paměíové svorce druhého procesoru.
Jednotlivé části dvojprocesorová řídicí soustavy mohou být navzájem propojeny pomocí sběrnice prvního procesoru a sběrnice druhého procesoru.
Dvojprocesorová řídicí soustava pro zpracování signálů akustické emise má tyto výhody: Rychlost řídicích akcí je podstatně zvýšena,protože první procesor je odlehčen činností spolupracujícího druhého procesoru; ten od prvního procesoru přejímá zejména styk s vnější pamětí, sledování s záznam průběhu reálného času, popřípadě i styk s operátorem řídicí soustavy.
Na připojeném výkresu je na obr. 1 zapojení dvojprocesorové řídicí soustavy a na obr. 2 je spojení jejich jednotlivých částí pomocí sběmic obou procesorů.
Styčná svorka 121 prvního procesoru_1_ je připojena k řídicí svorce 411 bloku_4 styčných obvodů, jehož vstupní a výstupní svorka 422 je připojena ke styčné svorce 611 bloku 6 programovatelných vstupních a výstupních obvodů, jehož číslicová svorka 621 je připojena ke vstupní a výstupní svorce 811 bloku 8 paralelních číslicových a číslicově analogových obvodů akustické emise. Časovači svorka 421 bloku 4_styčných obvodů je připojena ke styčné svorce 511 bloku_5_programovatelných obvodů časového měření a řízení, jehož kmitočtová svorka 521 je připojena ke třetí distribuční svorce 6023 rozdělovače 60 časovačích signálů přesně definovaných kmitočtů, jehož první distribuční svorka 6021 je připojena ke kmitočtové svorce 921 bloku_9_programovatelných obvodů pro měření reálného času, jehož řídicí svorka 911 je připojena k časovacící svorce 221 druhého procesoru 2. Výstup 1021 časového generátoru 10 je připojen ke vstupu 6011 rozdělovače 60 časovačích signálů přesně definovaných kmitočtů, jehož druhá distribuční svorka 6022 je připojena ke kmitočtové svorce 821 bloku _8 paralelních Číslicových a číslicově analogových obvodů akustické emise, přičemž paměíová
CS 273427 Bl svorka 122 prvního procesoru _1_ je připojena k první řídicí svorce 311 společné operační paměti 3, jejíž druhá řídicí svorka 312 je připojena k paměíové svorce 222 druhého procesoru 2. Vnější paměíová svorka 223 druhého procesoru 2 je připojena k řídicí svorce 2021 řídicí elektroniky 20 vnější paměti 30, jejíž paměíová svorka 2022 je připojena k řídicí svorce 3011 vnější paměti 30. První vnější svorka 111 prvního procesoru 1 je připojena k výstupu 4021 klávesnice 40, druhá vnější svorka 123 prvního procesoru_1_ je připojena ke vstupu 5011 zobrazovací jednotky 50. Ovládací svorka 423 bloku 4_ styčných obvodů je připojena ke vstupu 711 bloku 7 vedlejších řízených obvodů.
Funkce dvojprocesorové řídicí soustavy podle vynálezu je následující:
Zpracování signálů akustické emise je řízeno činností prvního procesoru £_a druhého procesoru_2_, spojených se společnou operační pamětí 3. Spolupracující druhý procesor 2 přejímá od řídicího prvního procesoru 1 zejména styk s vnější pamětí 30, sledování a záznam signálů z bloku_9_programovatelných obvodů pro měření reálného času, popřípadě i styk s operátorem řídicí soustavy prostřednictvím klávesnice 40 a zobrazovací jednotky 50.
Dvojprocesorová řídicí soustava může nalézt uplatnění v zařízeních pro práci se signály velkého dynamického rozsahu, především se signály akustické emise. Dále v jiných akustických a ultraakustických systémech a popřípadě i v systémech, založených na práci s optickými nebo rentgenovými signály.
PŘEDMĚT VYNÁLEZU
Claims (2)
1. Dvojprocesorová řídicí soustava pro zpracováni signálů akustické emise vyznačující se tím, že styčná svorka (121) prvního procesoru (1) je připojena k řídicí svorce (411) bloku (4) styčných obvodů, jehož vstupní a výstupní svorka (422) je připojena ke styčné svorce (611) bloku (6) programovatelných vstupních a výstupních obvodů, jehož číslicová svorka (621) je připojena ke vstupní a výstupní svorce (811) bloku (8) paralelních číslicových a Číslicově analogových obvodů akustické emise, přičemž časovači svorka (521) bloku (4) styčných obvodů je připojena ke styčné svorce (511) bloku (5) programovatelných obvodů časového měření a řízení, jehož kmitočtová svorka (521) je připojena ke třetí distribuční svorce (6023) rozdělovače (60) časovačích signálů přesně definovaných kmitočtů, jehož první distribuční svorka (6021) je připojena ke kmitočtové svorce (921) bloku (9) programovatelných obvodů pro měření reálného času, jehož řídicí svorka (911) je připojena k časovači svorce (221) druhého procesoru (2), přičemž výstup (1021) časového generátoru (10) je připojen ke vstupu (6011) rozdělovače (60) časovačích signálů přesně definovaných kmitočtů, jehož druhá distribuční svorka (6022) je připojena ke kmitočtové svorce (821) bloku (8) paralelních číslicových a číslicově analogových obvodů akustické emise, přičemž pamětová svorka (122) prvního procesoru (1) je připojena k první řídicí svorce(311) společné operační paměti (3), jejíž druhá řídicí svorka (312) je připojena k paměíové svorce (222) druhého procesoru (2).
2. Dvojprocesorová řídicí soustava podle bodu 1, vyznačující se tím, že její jednotlivé části jsou spojeny pomocí sběrnice (100) prvního procesoru (1) a sběrnice (200) druhého procesoru (2).
2 výkresy
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| CS820988A CS273427B1 (en) | 1988-12-12 | 1988-12-12 | Double-processor control system for acoustic emission's signals processing |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| CS820988A CS273427B1 (en) | 1988-12-12 | 1988-12-12 | Double-processor control system for acoustic emission's signals processing |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| CS820988A1 CS820988A1 (en) | 1990-07-12 |
| CS273427B1 true CS273427B1 (en) | 1991-03-12 |
Family
ID=5432363
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| CS820988A CS273427B1 (en) | 1988-12-12 | 1988-12-12 | Double-processor control system for acoustic emission's signals processing |
Country Status (1)
| Country | Link |
|---|---|
| CS (1) | CS273427B1 (cs) |
-
1988
- 1988-12-12 CS CS820988A patent/CS273427B1/cs unknown
Also Published As
| Publication number | Publication date |
|---|---|
| CS820988A1 (en) | 1990-07-12 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| MY104394A (en) | Function inspecting system | |
| CS273427B1 (en) | Double-processor control system for acoustic emission's signals processing | |
| JPS54124751A (en) | Display meter | |
| JPS56147205A (en) | Software automatic testing system of programmable controller | |
| JPS5680755A (en) | Power source monitoring system of electronic computer system | |
| JPS5549760A (en) | Information processing unit diagnostic system | |
| JPS526568A (en) | Time measuring unit | |
| CS204817B1 (cs) | Zapojení pro nastavení počáteční adresy | |
| KR890002140Y1 (ko) | 테이프 인터페이스용 온 라인(onl)신호 발생장치 | |
| SE7710847L (sv) | Anordning for alstring av for en vald analog signal utmerkande digitala data | |
| JPS55163699A (en) | Testing system for memory board | |
| JPS61250764A (ja) | マイクロプロセツサ装置 | |
| JPS55166760A (en) | Data processing system | |
| JP2935710B2 (ja) | プロセッサ集積回路装置のテスト装置 | |
| JPS54133851A (en) | Data transfer controller | |
| JPS51117845A (en) | Electronic computer fault diagnostic equipment | |
| JPS62130437A (ja) | Lsiトレ−ス方式 | |
| JPH02103482A (ja) | 集積回路装置 | |
| JPS6113343A (ja) | コンソ−ル装置 | |
| JPS5583940A (en) | Order extension system | |
| JPS5549761A (en) | Logical operation circuit testing unit | |
| JPS6473876A (en) | Moving image processor | |
| JPS57187757A (en) | Data processing device | |
| JPS5549758A (en) | Information processing unit diagnostic system | |
| JPH0511076U (ja) | 例外処理シーケンサ |