CS252214B1 - Dynamic display with store - Google Patents

Dynamic display with store Download PDF

Info

Publication number
CS252214B1
CS252214B1 CS854086A CS408685A CS252214B1 CS 252214 B1 CS252214 B1 CS 252214B1 CS 854086 A CS854086 A CS 854086A CS 408685 A CS408685 A CS 408685A CS 252214 B1 CS252214 B1 CS 252214B1
Authority
CS
Czechoslovakia
Prior art keywords
input
output
address
data
decoder
Prior art date
Application number
CS854086A
Other languages
Czech (cs)
Other versions
CS408685A1 (en
Inventor
Pavel Prochazka
Original Assignee
Pavel Prochazka
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Pavel Prochazka filed Critical Pavel Prochazka
Priority to CS854086A priority Critical patent/CS252214B1/en
Publication of CS408685A1 publication Critical patent/CS408685A1/en
Publication of CS252214B1 publication Critical patent/CS252214B1/en

Links

Landscapes

  • Controls And Circuits For Display Device (AREA)

Abstract

Podstata zobrazovače spočívá v tom, že mezi zdroj dat a blok katodových spínačů jsou zapojeny adresový dekodér a pamět s libovolným přístupem, jejíž výstup je spojen se vstupem bloku katodových spínačů a datový vstup je spojen s datovým výstupem zdroje dat, řídicí vstup paměti s libovolným přístupem je spojen s výstupem adresového dekodéru, jehož řídicí vstup je spojen s řídicím výstupem zdroje dat, a adresový vstup je spojen s prvním adresovým výstupem zdroje dat, mezi zdroj dat a dekodér je zapojen kruhový čítač s předvolbou, jehož výstup je spojen se vstupem dekodéru a zároveň s adresovým vstupem paměti s libovolným přístupem, řídicí vstup kruhového čítače s předvolbou je napojen na řídicí výstup adresového dekodéru, datový vstup je spojen s druhým adresovým výstupem zdroje dat a hodinovým vstupem je spojen s výstupem generátoru hodinové frekvence.The essence of the viewer is that that between data source and cathode block switches are connected to the address decoder and random access memory the output is connected to the cathode block input switches and data input is connected with data source data output control the random access memory input is connected to the address decoder output, whose control input is connected to the control the data source output, and the address input is connected to the first address source output between the data source and the decoder is connected a circular counter with a prefix whose output is connected to the decoder input and at the same time with memory address input with any access, control input of the circular counter with preset is connected to the control output address decoder, data input is connected to the second address source output data input and the hourly input is connected to the output clock frequency generator.

Description

Vynález se týká dynamického zobrazovaČe s pamětí. Umožňuje zobrazení dat v dynamickém režimu nezávisle na činnosti zdroje dat.The present invention relates to a dynamic display with memory. Allows data to be displayed in dynamic mode regardless of the activity of the data source.

Dosud používané dynamické zobrazovací jednotky obsahují zdroj dat spojený s katodovým spínačem, jehož výstup je spojen se vstupem zobrazovaČe. Jeho anodový vstup je spojen s výstupem anodového spínače, který je řízen z dekodéru 1 z n, na jehož vstup je přiveden adresový signál ze zdroje dat.The dynamic display units used so far contain a data source connected to the cathode switch, the output of which is connected to the input of the display. Its anode input is coupled to the output of an anode switch which is controlled from the decoder 1 of n, to which an address signal from a data source is input.

Takto uspořádané zobrazovaČe jsou závislé na činnosti zdroje dat, který musí v přesných časových intervalech přivádět střídavě data, která mají být zobrazena na jednotlivých segmentech zobrazovaČe. To je nevýhodné zejména v mikroprocesorových systémech, protože správná činnost zobrazovaČe je podmíněna vyvoláním jeho příslušného obslužního programu, který dynamickou obměnu dat zajištuje. Při chodu jakéhokoliv jiného programu, kdy není zobrazovač programově obsluhován, nemůže být žádný údaj zobrazován a data ze zobrazovaČe jsou ztracena.The displays arranged in this way depend on the operation of the data source, which must, in exact time intervals, supply the data to be displayed on each segment of the display alternately. This is particularly disadvantageous in microprocessor systems, since the proper operation of the imager is conditional on calling its respective utility, which ensures dynamic data modification. During operation of any other program where the display is not programmed, no data can be displayed and data from the display is lost.

Uvedené nevýhody odstraňuje dynamický zobrazovač s pamětí. Podstata vynálezu spočívá v tom, že mezi zdroj dat a blok katodových spínačů jsou zapojeny adresový dekodér a pamět s libovolným přístupem, jejíž výstup je spojen se vstupem bloku katodových spínačů a datový vstup je spojen s datovým výstupem zdroje dat, řídicí vstup paměti s libovolným přístupem je spojen s výstupem adresového dekodéru, jehož řídicí vstup je spojen s řídicím výstupem zdroje dat a adresový vstup je spojen s prvním adresovým výstupem zdroje dat, mezi zdroj dat a dekodér je zapojen kruhový čítač s předvolbou, jehož výstup je spojen se vstupem dekodéru a zároveň s adresovým vstupem paměti t libovolným přístupem, řídicí vstup kruhového čítače s předvolbou je napojen na řídicí výstup adresového dekodéru, datový vstup je spojen s druhým adresovým výstupem zdroje dat a hodinovým vstupem je spojen s ‘Výstupem generátoru hodinové frekvence.These disadvantages are overcome by a dynamic display with memory. SUMMARY OF THE INVENTION An address decoder and random access memory is connected between the data source and the cathode switch block, the output of which is connected to the input of the cathode switch block and the data input is connected to the data output of the data source, the random access memory control input. it is connected to the output of the address decoder, whose control input is connected to the control output of the data source and the address input is connected to the first address output of the data source, a circular counter with a preset is connected between the data source and the decoder. with the random access address memory input, the preset circular counter control input is coupled to the address output decoder control output, the data input is coupled to the second data source address output, and the clock input is coupled to the clock frequency generator output.

Přednost dynamického zobrazovaČe s pamětí spočívá v tom, že umožňuje uchování a zobrazování dat, které je nezávislé na činnosti zdroje dat, který může během zobrazování provádět jiné operace. Jeho zapojení přitom dovoluje využít přednosti dynamického režimu zobrazovaČe.The advantage of a dynamic memory imager is that it enables data storage and display that is independent of the activity of the data source, which can perform other operations during display. Its connection allows you to take advantage of the dynamic display mode.

Dynamický zobrazovač podle vynálezu a jeho výhody jsou blíže vysvětleny na příkladu jeho provedení pomocí popisu přiloženého výkresu, kde je znázorněno blokové schéma možné varianty zapojení podle vynálezu.The dynamic display according to the invention and its advantages are explained in more detail by way of example with reference to the accompanying drawing, in which a block diagram of a possible variant of the connection according to the invention is shown.

Dynamický zobrazovač podle vynálezu sestává z bloku _4 katodových spínačů, jejichž výstup je spojen s katodovým vstupem zobrazovaČe 9_, jehož anodový vstup je spojen s výstupem anodových spínačů jejichž vstup je spojen s výstupem dekodéru jehož vstup je spojen s výstupem kruhového čítače 6 s předvolbou a zároveň s adresovým vstupem paměti 3. s libovolným přístupem, jejíž výstup je spojen se vstupem bloku 2 katodových spínačů a jejíž datový vstup je spojen s datovým výstupem zdroje _1 dat a jejíž řídicí vstup je spojen s řídicím vstupem předvolby kruhového čítače 6 a zároveň s výstupem adresového dekodéru 2, jehož řídicí vstup je spojen s řídicím výstupem zdroje 2 dat a jehož adresový vstup je spojen s prvním adresovým výstupem zdroje _1 dat, jehož druhý adresový výstup je spojen s datovým vstupem kruhového čítače 2* jehož hodinový vstup je spojen s výstupem generátoru 2 hodinové frekvence.The dynamic display according to the invention consists of a block 4 of cathode switches whose output is connected to the cathode input of a display 9, whose anode input is connected to the output of anode switches whose input is connected to the decoder output. the address input of random access memory 3, the output of which is connected to the input of the cathode switch block 2 and whose data input is connected to the data output of the data source 1 and whose control input is connected to the control input of the preset ring counter 6 and a decoder 2 whose control input is coupled to the control output of the data source 2 and whose address input is coupled to the first address output of the data source 1, the second address output of which is connected to the data input of the circular counter 2 clock frequency.

Zapojení podle vynálezu pracuje tak, že nejprve jsou do paměti 2 s libovolným přístupem zaznamenána zobrazovaná data. Zdroj 2 dat přivede na datový výstup spojený s datovým vstupem paměti 2 s libovolným výběrem data a na první adresový výstup adresu, která je dekódována v adresovém dekodéru 2 a na druhý adresový výstup adresu pro uložení dat, která je na adresový vstup paměti 2 s libovolným přístupem přivedena přes datový vstup a výstup kruhového čítače 2 s předvolbou. Platnost dar a adres potvrzuje zdroj 2 <^at signály na řídicím výstupu, které uvolňují dekódování adresy v adresovém dekodéru 2, jehož výstup jednak povoluje záznam dat do paměti a jednak nastavení druhového čítače 2 s předvolbou do řídicího vstupu předvolby, takže druhá část adresy jo přivedena přes čítač 2 na adresový vstup paměti 2 s libovolným přístupem.The circuit according to the invention operates by first displaying the displayed data in the random access memory 2. Source 2 Data fed to the data output coupled to the data input of the memory 2 with the random access data, and the first address output of the address which is decoded in the address decoder 2 and the second address output address for storing data which is to the address input of memory 2 with any access via the data input and output of the preset circular counter 2. The validity of the gift and address is confirmed by the source 2 <^ at signals on the control output, which release the address decoding in the address decoder 2, whose output both enables data recording into memory and setting the counter 2 to the preset control input. brought over the counter 2 to the address input of memory 2 random access.

Po ukončení záznamu všech dat přechází dynamická zobrazovací jednotka do režimu zobrazení, v němž pracuje nezávisle na zdroji ^1 dat. Řídicí vstup předvolby kruhového Čítače 6 s předvolbou je uvolněn a pamět 2 s libovolným přístupem přechází do režimu čtení. Její adresa a zároveň adresa na vstupu dekodéru 7. 3e určena stavem kruhového čítače £ s předvolbou, který se mění vždy s příchodem hodinového impulzu z generátoru 5. hodinové frekvence. Výstup z dekodéru 7_ řídí přes anodové spínače j? výběr aktivního prvku zobrazovaČe j), zatímco data jsou k němu přiváděna přes blok £ katodových spínačů.When all data has been recorded, the dynamic imaging unit enters display mode in which it operates independently of the data source ^ 1. The control input preferences circular counters with 6 preset memory is released and 2 random access passes to the reading mode. Its address and an address of the input decoder 7. 3 E to state circular counter £ with prefix which changes each time the arrival of the clock pulse generator of the fifth clock frequency. The output of the decoder 7 is controlled via the anode switches 6 and 7. selecting the active display element j) while the data is fed to it via the cathode switch block 6.

Dynamické zobrazovací jednotky s pamětí lze využívat zejména v informačních měřicích systémech řízených mikropočítači pro zobrazování numerických a alfanumerických dat.Dynamic display units with memory can be used especially in information measuring systems controlled by microcomputers for displaying numerical and alphanumeric data.

PŘEDMĚT VYNÁLEZUSUBJECT OF THE INVENTION

Claims (1)

PŘEDMĚT VYNÁLEZUSUBJECT OF THE INVENTION Dynamický zobrazovač s pamětí, obsahující zdroj dat, jehož datový výstup je spojen přes blok katodových spínačů s katodovým vstupem zobrazovaČe a anodový vstup zobrazovaČe je spojen přes blok anodových spínačů a dekodér s adresovým výstupem zdroje dat, vyznačený tím, že mezi zdroj (1) dat a blok (4) katodových spínačů jsou zapojeny adresový dekodér (2) a pamět (3), jejíž výstup je spojen se vstupem bloku (4) katodových spínačů a datový vstup je spojen s datovým výstupem zdroje (1) dat, přičemž řídicí vstup paměti (3) je spojen s výstupem adresového dekodéru (2), jehož řídicí vstup je spojen s řídicím výstupem zdroje (1) dat, a adresový vstup je spojen s prvním adresovým výstupem zdroje (1) dat, a mezi zdroj (1) dat a dekodér (7) je zapojen kruhový čítač (6) s předvolbou, jehož výstup je spojen se vstupem dekodéru (7) a zároveň s adresovým vstupem paměti (3), řídicí vstup kruhového čítače (6) s předvolbou je napojen na řídicí výstup adresového dekodéru (2), datový vstup je spojen s druhým adresovým výstupem zdroje (1) dat a hodinovým vstupem je spojen s výstupem generátoru (5) hodinové frekvence.A dynamic memory display device comprising a data source whose data output is coupled through a cathode switch block to a cathode input of the display and the anode input of the display is coupled through an anode switch block and a decoder to an address output of the data source; and the cathode switch block (4) is connected to an address decoder (2) and a memory (3), the output of which is connected to the input of the cathode switch block (4) and the data input is connected to the data output of the data source (1). (3) is coupled to the output of the address decoder (2), the control input of which is coupled to the control output of the data source (1), and the address input is coupled to the first address output of the data source (1); the decoder (7) is connected to the preset ring counter (6), the output of which is connected to the decoder input (7) and also to the address memory input (3), the ring counter control input (6) it is connected to the control output of the address decoder (2), the data input is connected to the second address output of the data source (1) and the clock input is connected to the output of the clock frequency generator (5). 1 výkres1 drawing
CS854086A 1985-06-07 1985-06-07 Dynamic display with store CS252214B1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CS854086A CS252214B1 (en) 1985-06-07 1985-06-07 Dynamic display with store

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CS854086A CS252214B1 (en) 1985-06-07 1985-06-07 Dynamic display with store

Publications (2)

Publication Number Publication Date
CS408685A1 CS408685A1 (en) 1987-01-15
CS252214B1 true CS252214B1 (en) 1987-08-13

Family

ID=5382839

Family Applications (1)

Application Number Title Priority Date Filing Date
CS854086A CS252214B1 (en) 1985-06-07 1985-06-07 Dynamic display with store

Country Status (1)

Country Link
CS (1) CS252214B1 (en)

Also Published As

Publication number Publication date
CS408685A1 (en) 1987-01-15

Similar Documents

Publication Publication Date Title
KR920014184A (en) Video signal conversion device
GB1394881A (en) Method of and apparatus for displaying a plurality of information display segments on a cyclically refreshed display device
US3788058A (en) Electronic digital clock apparatus
GB1441607A (en) Memory control for toll systems
EP0200036B1 (en) Method and system for displaying images in adjacent display areas
US4918586A (en) Extended memory device with instruction read from first control store containing information for accessing second control store
CS252214B1 (en) Dynamic display with store
KR920701936A (en) Monitor control circuit
US4424513A (en) Method and apparatus for controlling a dynamic or static type digital display device
JPH06236695A (en) Non-volatile memory device with exchange display function
JPS6419445A (en) Data storage system
SU809358A1 (en) Buffer storage
SU1600002A1 (en) Device for memory of frame of digital tv image
SU1621073A1 (en) Device for displaying information
SU756442A1 (en) Device for signalling state of object being monitored
JPH0311754Y2 (en)
JPS6165334A (en) Start address specification method
JPH0546951B2 (en)
SU1179397A2 (en) Device for counting objects which are placed in disorder
JP2720401B2 (en) Instruction memory range expansion device
SU1275523A1 (en) Indication device
JPS57139846A (en) Faulty digit display system
SU949720A1 (en) Device for checking information recorded in storage units
KR910001981A (en) Integrated circuit including programmable circuit
JPH0365727A (en) Microprogram storage system