CS252214B1 - Dynamický zobrazovač a pamětí - Google Patents
Dynamický zobrazovač a pamětí Download PDFInfo
- Publication number
- CS252214B1 CS252214B1 CS854086A CS408685A CS252214B1 CS 252214 B1 CS252214 B1 CS 252214B1 CS 854086 A CS854086 A CS 854086A CS 408685 A CS408685 A CS 408685A CS 252214 B1 CS252214 B1 CS 252214B1
- Authority
- CS
- Czechoslovakia
- Prior art keywords
- input
- output
- address
- data
- data source
- Prior art date
Links
Landscapes
- Controls And Circuits For Display Device (AREA)
Abstract
Podstata zobrazovače spočívá v tom, že mezi zdroj dat a blok katodových spínačů jsou zapojeny adresový dekodér a pamět s libovolným přístupem, jejíž výstup je spojen se vstupem bloku katodových spínačů a datový vstup je spojen s datovým výstupem zdroje dat, řídicí vstup paměti s libovolným přístupem je spojen s výstupem adresového dekodéru, jehož řídicí vstup je spojen s řídicím výstupem zdroje dat, a adresový vstup je spojen s prvním adresovým výstupem zdroje dat, mezi zdroj dat a dekodér je zapojen kruhový čítač s předvolbou, jehož výstup je spojen se vstupem dekodéru a zároveň s adresovým vstupem paměti s libovolným přístupem, řídicí vstup kruhového čítače s předvolbou je napojen na řídicí výstup adresového dekodéru, datový vstup je spojen s druhým adresovým výstupem zdroje dat a hodinovým vstupem je spojen s výstupem generátoru hodinové frekvence.
Description
Vynález se týká dynamického zobrazovaČe s pamětí. Umožňuje zobrazení dat v dynamickém režimu nezávisle na činnosti zdroje dat.
Dosud používané dynamické zobrazovací jednotky obsahují zdroj dat spojený s katodovým spínačem, jehož výstup je spojen se vstupem zobrazovaČe. Jeho anodový vstup je spojen s výstupem anodového spínače, který je řízen z dekodéru 1 z n, na jehož vstup je přiveden adresový signál ze zdroje dat.
Takto uspořádané zobrazovaČe jsou závislé na činnosti zdroje dat, který musí v přesných časových intervalech přivádět střídavě data, která mají být zobrazena na jednotlivých segmentech zobrazovaČe. To je nevýhodné zejména v mikroprocesorových systémech, protože správná činnost zobrazovaČe je podmíněna vyvoláním jeho příslušného obslužního programu, který dynamickou obměnu dat zajištuje. Při chodu jakéhokoliv jiného programu, kdy není zobrazovač programově obsluhován, nemůže být žádný údaj zobrazován a data ze zobrazovaČe jsou ztracena.
Uvedené nevýhody odstraňuje dynamický zobrazovač s pamětí. Podstata vynálezu spočívá v tom, že mezi zdroj dat a blok katodových spínačů jsou zapojeny adresový dekodér a pamět s libovolným přístupem, jejíž výstup je spojen se vstupem bloku katodových spínačů a datový vstup je spojen s datovým výstupem zdroje dat, řídicí vstup paměti s libovolným přístupem je spojen s výstupem adresového dekodéru, jehož řídicí vstup je spojen s řídicím výstupem zdroje dat a adresový vstup je spojen s prvním adresovým výstupem zdroje dat, mezi zdroj dat a dekodér je zapojen kruhový čítač s předvolbou, jehož výstup je spojen se vstupem dekodéru a zároveň s adresovým vstupem paměti t libovolným přístupem, řídicí vstup kruhového čítače s předvolbou je napojen na řídicí výstup adresového dekodéru, datový vstup je spojen s druhým adresovým výstupem zdroje dat a hodinovým vstupem je spojen s ‘Výstupem generátoru hodinové frekvence.
Přednost dynamického zobrazovaČe s pamětí spočívá v tom, že umožňuje uchování a zobrazování dat, které je nezávislé na činnosti zdroje dat, který může během zobrazování provádět jiné operace. Jeho zapojení přitom dovoluje využít přednosti dynamického režimu zobrazovaČe.
Dynamický zobrazovač podle vynálezu a jeho výhody jsou blíže vysvětleny na příkladu jeho provedení pomocí popisu přiloženého výkresu, kde je znázorněno blokové schéma možné varianty zapojení podle vynálezu.
Dynamický zobrazovač podle vynálezu sestává z bloku _4 katodových spínačů, jejichž výstup je spojen s katodovým vstupem zobrazovaČe 9_, jehož anodový vstup je spojen s výstupem anodových spínačů jejichž vstup je spojen s výstupem dekodéru jehož vstup je spojen s výstupem kruhového čítače 6 s předvolbou a zároveň s adresovým vstupem paměti 3. s libovolným přístupem, jejíž výstup je spojen se vstupem bloku 2 katodových spínačů a jejíž datový vstup je spojen s datovým výstupem zdroje _1 dat a jejíž řídicí vstup je spojen s řídicím vstupem předvolby kruhového čítače 6 a zároveň s výstupem adresového dekodéru 2, jehož řídicí vstup je spojen s řídicím výstupem zdroje 2 dat a jehož adresový vstup je spojen s prvním adresovým výstupem zdroje _1 dat, jehož druhý adresový výstup je spojen s datovým vstupem kruhového čítače 2* jehož hodinový vstup je spojen s výstupem generátoru 2 hodinové frekvence.
Zapojení podle vynálezu pracuje tak, že nejprve jsou do paměti 2 s libovolným přístupem zaznamenána zobrazovaná data. Zdroj 2 dat přivede na datový výstup spojený s datovým vstupem paměti 2 s libovolným výběrem data a na první adresový výstup adresu, která je dekódována v adresovém dekodéru 2 a na druhý adresový výstup adresu pro uložení dat, která je na adresový vstup paměti 2 s libovolným přístupem přivedena přes datový vstup a výstup kruhového čítače 2 s předvolbou. Platnost dar a adres potvrzuje zdroj 2 <^at signály na řídicím výstupu, které uvolňují dekódování adresy v adresovém dekodéru 2, jehož výstup jednak povoluje záznam dat do paměti a jednak nastavení druhového čítače 2 s předvolbou do řídicího vstupu předvolby, takže druhá část adresy jo přivedena přes čítač 2 na adresový vstup paměti 2 s libovolným přístupem.
Po ukončení záznamu všech dat přechází dynamická zobrazovací jednotka do režimu zobrazení, v němž pracuje nezávisle na zdroji ^1 dat. Řídicí vstup předvolby kruhového Čítače 6 s předvolbou je uvolněn a pamět 2 s libovolným přístupem přechází do režimu čtení. Její adresa a zároveň adresa na vstupu dekodéru 7. 3e určena stavem kruhového čítače £ s předvolbou, který se mění vždy s příchodem hodinového impulzu z generátoru 5. hodinové frekvence. Výstup z dekodéru 7_ řídí přes anodové spínače j? výběr aktivního prvku zobrazovaČe j), zatímco data jsou k němu přiváděna přes blok £ katodových spínačů.
Dynamické zobrazovací jednotky s pamětí lze využívat zejména v informačních měřicích systémech řízených mikropočítači pro zobrazování numerických a alfanumerických dat.
PŘEDMĚT VYNÁLEZU
Claims (1)
- PŘEDMĚT VYNÁLEZUDynamický zobrazovač s pamětí, obsahující zdroj dat, jehož datový výstup je spojen přes blok katodových spínačů s katodovým vstupem zobrazovaČe a anodový vstup zobrazovaČe je spojen přes blok anodových spínačů a dekodér s adresovým výstupem zdroje dat, vyznačený tím, že mezi zdroj (1) dat a blok (4) katodových spínačů jsou zapojeny adresový dekodér (2) a pamět (3), jejíž výstup je spojen se vstupem bloku (4) katodových spínačů a datový vstup je spojen s datovým výstupem zdroje (1) dat, přičemž řídicí vstup paměti (3) je spojen s výstupem adresového dekodéru (2), jehož řídicí vstup je spojen s řídicím výstupem zdroje (1) dat, a adresový vstup je spojen s prvním adresovým výstupem zdroje (1) dat, a mezi zdroj (1) dat a dekodér (7) je zapojen kruhový čítač (6) s předvolbou, jehož výstup je spojen se vstupem dekodéru (7) a zároveň s adresovým vstupem paměti (3), řídicí vstup kruhového čítače (6) s předvolbou je napojen na řídicí výstup adresového dekodéru (2), datový vstup je spojen s druhým adresovým výstupem zdroje (1) dat a hodinovým vstupem je spojen s výstupem generátoru (5) hodinové frekvence.1 výkres
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| CS854086A CS252214B1 (cs) | 1985-06-07 | 1985-06-07 | Dynamický zobrazovač a pamětí |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| CS854086A CS252214B1 (cs) | 1985-06-07 | 1985-06-07 | Dynamický zobrazovač a pamětí |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| CS408685A1 CS408685A1 (en) | 1987-01-15 |
| CS252214B1 true CS252214B1 (cs) | 1987-08-13 |
Family
ID=5382839
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| CS854086A CS252214B1 (cs) | 1985-06-07 | 1985-06-07 | Dynamický zobrazovač a pamětí |
Country Status (1)
| Country | Link |
|---|---|
| CS (1) | CS252214B1 (cs) |
-
1985
- 1985-06-07 CS CS854086A patent/CS252214B1/cs unknown
Also Published As
| Publication number | Publication date |
|---|---|
| CS408685A1 (en) | 1987-01-15 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| KR920014184A (ko) | 영상신호전환장치 | |
| US3788058A (en) | Electronic digital clock apparatus | |
| EP0200036A2 (en) | Method and system for displaying images in adjacent display areas | |
| US4918586A (en) | Extended memory device with instruction read from first control store containing information for accessing second control store | |
| CS252214B1 (cs) | Dynamický zobrazovač a pamětí | |
| EP0136677A2 (en) | Multifunctional pager receiver capable of reducing the number of manual switches | |
| KR920701936A (ko) | 모니터 제어회로 | |
| US4424513A (en) | Method and apparatus for controlling a dynamic or static type digital display device | |
| JPS6419445A (en) | Data storage system | |
| US5396259A (en) | Erasable and programmable seven segment display driver | |
| JPH06236695A (ja) | 交換表示機能付不揮発性メモリ装置 | |
| JP2523507Y2 (ja) | プログラムタイマ | |
| JPS6165334A (ja) | スタ−トアドレスの指定方式 | |
| JPH0311754Y2 (cs) | ||
| SU1621073A1 (ru) | Устройство дл отображени информации | |
| JPS57139846A (en) | Faulty digit display system | |
| SU1600002A1 (ru) | Устройство пам ти на кадр цифрового теливизионного изображени | |
| JP2720401B2 (ja) | 命令メモリ範囲の拡張装置 | |
| SU1665365A1 (ru) | Устройство дл отображени информации на экране электронно-лучевой трубки | |
| JPH0255194U (cs) | ||
| KR910001981A (ko) | 프로그램 가능한 회로를 포함하는 집적회로 | |
| JPS6486729A (en) | Bus monitor device for token passing system | |
| JPH0453130B2 (cs) | ||
| JPS5599871A (en) | Display unit for busy state | |
| JPS62151094A (ja) | ダイヤルパルスの受信回路 |