CS249101B2 - Zapojení pro příjem a indikaci po bitech paralelních informací z měřené jednotky - Google Patents

Zapojení pro příjem a indikaci po bitech paralelních informací z měřené jednotky Download PDF

Info

Publication number
CS249101B2
CS249101B2 CS749474A CS749474A CS249101B2 CS 249101 B2 CS249101 B2 CS 249101B2 CS 749474 A CS749474 A CS 749474A CS 749474 A CS749474 A CS 749474A CS 249101 B2 CS249101 B2 CS 249101B2
Authority
CS
Czechoslovakia
Prior art keywords
unit
input
output
measured
control unit
Prior art date
Application number
CS749474A
Other languages
English (en)
Inventor
Ildiko Almasi
Istvan Till
Kalman Kiss
Istvan Tothmatyas
Original Assignee
Mikroelektronik Vallalat
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Mikroelektronik Vallalat filed Critical Mikroelektronik Vallalat
Priority to CS749474A priority Critical patent/CS249101B2/cs
Publication of CS249101B2 publication Critical patent/CS249101B2/cs

Links

Landscapes

  • Tests Of Electronic Circuits (AREA)

Abstract

Zapojení se týká obvodu pro příjem a indikaci po bitech paralelních informací z měřené jednotky s paralelními vstupy dat a s indikační jednotkou pro indikaci číslicových informací. Účelem je zejména odstranění potřeby počítacího stroje v systému. Uvedeného účelu se dosahuje tím, že zapisovací vstupy klíčované pamětové jednotky jsou spojeny s výstupy dat měřené jednotky, první vstup řídicí jednotky je spojen s výstupem časovačích impulsů měřené jednotky, druhý vstup řídicí jednotky je spojen s výstupem synchronizačních impulsů měřené jednotky, první výstup řídicí jednotky je spojen se vstupem zápisu, snímání a adresy klíčované paměťové jednotky a druhý výstup řídicí jednotky je spojen s řídicím vstupem indikační jednotky, její vstupy dat jsou spojeny s výstupy dat klíčované paměťové jednotky.

Description

Vynález se týká zapojení pro příjem a Indikaci po bitech paralelních informací z měřené jednotky s paralelními vstupy dat a s indikační jednotkou pro indikaci číslicových informací.
V moderní měřicí technice se používá k měření, ukládání do paměti .a indikaci číslicových signálů různých zařízení. Tomuto účelu slouží známé a za tradiční pokládané zařízení, tak zvaný paměťový osciloskop.
Paměťový osciloskop tohoto druhu je například zařízení typu 184 A firmy Newlet-Packard.
Pro paměťové osciloskopy je charakteristické, že je v nich použito speciálních paměťových obrazovek, které jsou s to uložit do pamětí signál, který se má měřit, na dobu charakteristickou pro obrazovku.
Tato zařízení jsou v důsledku velké rozlišovací schopnosti obrazovky též vhodná pro ukládání do paměti a indikaci analogových signálů. Zpracování číslicových signálů je však spojeno se značnou nevýhodou, ježto se může dosáhnout počtu nejvýše čtyř indikačních paprsků a jedním paprskem lze vyhodnotit informace o nejvýše 10 až 16 taktech.
V číslicové technice se pokládá použití systémů počítačů za moderní řešení. V těchto systémech se provádí snímání, jeho vyhodnocení, uložení do paměti a indikace v taktu taktového impulsu počítače. Tento systém má však zásadní nevýhodu, že nepřihlíží bezprostřelně k taktovému impulsu zkoumaného zařízení, takže se časové okamžiky snímání určují vlastním neměnným taktovým impulsem počítače. Tato nevýhoda se zvyšuje ještě dále, když se jedná o zkoušení rychlých systémů.
Nepřítomnost synchronizace taktových impulsů zkoušeného zařízení a počítače má za následek, že je ke spolehlivému měření třeba komplikovaných programů a obvodů, čímž se zařízení tohoto druhu nesnadno obsluhují a jejich udržování v provozu je nákladné.
Tyto nevýhody jsou odstraněny u zapojení pro příjem a indikaci po bitech paralelních informací z měřené jednotky podle vynálezu, jehož podstatou je, že zapisovací vstupy klíčované pamě'ové jednotky jsou spojeny s výstupy dat měřené jednotky, první vstup řídicí jednotky je spojen s výstupem časovačích impulsů měřené jednotky, druhý vstup řídicí jednotky je spojen s výstupem synchronizačních impulsů měřené jednotky, první výstup řídicí jednotky je spojen se vstupem zápisu, snímání a adresy klíčované paměťové jednotky a druhý výstup řídicí jednotky je spojen s řídicím vstupem indikační jednotky, jejíž vstupy dat jsou spojeny s výstupy dat klíčované jednotky.
Další podstatou vynálezu je, že klíčovaná paměťová jednotka a řídicí jednotka jsou spojeny s měřenou jednotkou přes vstupní jednotku pro vyrovnávání úrovně informací, jejíž řídicí vstup je spojen s třetím výstupem řídicí jednotky.
Podle toho existuje mezi zapojením podle vynálezu a příslušným a nejmodernějším systémem počítacího stroje zásadní rozdíl, že takový impuls systému počítacího stroje je dán v závislosti na systému stroje a je neměnný, kdežto u zapojení podle vynálezu je znám taktový impuls impulsem zkoumaného zařízení, přičemž se může libovolně měnit okamžik snímání uvnitř taktového impulsu.
Nejdůležitější výhody poskytované vynálezem spočívají v tom, že daný taktový impuls závislý u moderních počítacích strojů na systému, může odpadnout, dále, že se může použitím taktového impulsu systému, který má být zkoušen, provádět snímání synchronně s tímto taktovým impulsem, avšak uvnitř tohoto impulsu k libovolnému bodu. Z těchto výhod vyplývá, že se může vypustit systém počítacích strojů a v důsledku toho splňuje vynález vytčený úkol snížením nákladů o dva velikostní řády. Zařízení podle vynálezu je jednoduché, jeho geometrické rozměry jsou malé a jeho obsluha snadná.
Příklady provedení zapojení podle vynálezu jsou znázorněny na připojených výkresech, na nichž na obr. 1 je blokové schéma zapojení a na obr. 2, je totéž zapojení rozšířené o vstupní jednotku pro vyrovnávání úrovně informací.
Na obr. 1 je znázorněn příklad provedení zapojení podle vynálezu pro příjem a indikaci po bitech paralelních informací z měřené jednotky 11 s paralelními vstupy dat a s indikační jednotkou 4 pro idikaci číslicových informací, u něhož jsou zapisovací vstupy 19* klíčované paměťové jednotky 3 spojeny s výstupy 7 dat měřené jednotky 11. První vstup 15* řídicí jednotky 2 je spojen s výstupem 5 časovačích impulsů měřené jednotky 11. Druhý vstup 9* řídicí jednotky .2 je spojen s výstupem 6 synchronizačních impulsů měřené jednotky 11. První výstup 12 řídicí jednotky 2 je spojen se vstupem 12* zápisu, snímání a adresy klíčované paměťové jednotky 3 a její druhý výstup 13 je spojen s řídicím vstupem 13* indikační jednotky 4, jejíž vstupy 14* dat jsou spojeny s výstupy 14 klíčované paměťové jednotky 3.
U příkladu provedení zapojení podle vynálezu zobrazeného na obr. 2 jsou klíčovaná paměťová jednotka 3 a řídicí jednotka 2 spojeny s měřenou jednotkou 11 přes vstupní jednotku 1 pro vyrovnání úrovně informací, přičemž zapisovací vstupy 10* klíčované paměťové jednotky 3 jsou spojeny s výstupy 10 dat vstupní jednotky 1 pro vyrovnávání úrovně informací, jejíž vstupy dat jsou spojeny s výstupy 7 dat měřené jednotky 11. První vstup 15 řídicí jednotky 2 je spojen s výstupem 15 časovačích impulsů vstupní jednotky 1 pro vyrovnávání úrovně informací, jejíž vstupy časovačích impulsů jsou spojeny s výstupy 5 časovačích impulsů měřené jednotky 11, Druhý výstup 9* řídicí jednotky 2 je spojen s výstupem 9 synchronizačních impulsů vstupní jednotky 1 pro vyrovnává249101
S ní úrovně informací, jejíž vstup synchronizačních impulsů je spojen s výstupem 6 synchronizačních impulsů měřené jednotky 11. Řídicí vstup 8 jednotky 1 pro vyrovnávání úrovně informací je spojen s třetím výstupem 8‘ řídicí jednotky 2.
Zapojení podle vynálezu pracuje následovně.
Synchronizační impuls z měřené jednotky 11 přichází na vstup synchronizačních impulsů zapojení a dále na druhý vstup 9‘ řídicí jednotky 2. Tento impuls spustí za pomoci časovacího impulsu vyslaného výstupem S časovačích impulsů měřené jednotky 11 synchronizované snímání. U provedení zapojení podle obr. 2i se vstupní jednotkou 1 pro vyrovnávání úrovně informací se úroveň zkoušených signálů přicházejících z výstupu 7 dat měřené jednotky 11 přizpůsobuje.
β
Snímání se řídí jednotkou .2. Snímané signály se přivádějí na zapisovací vstupy 10‘ klíčované paměťové jednotky 3, v níž se uloží. Postup ukládání se určuje řídicí jednotkou 2. Po ukončeném snímání a uložení do paměti se uložená informace z klíčované paměťové jednotky 3 periodicky vybírá a indikuje na indikační jednotce 4.
Použití vstupní jednotky 1 pro vyrovnávání úrovně informací není vždy nutné. V tom případě časovači impulsy z výstupu 5 časovačích impulsů měřené jednotky 11 přicházejí přímo na první vstup 15‘ řídicí jednotky 2 a synchronizační impulsy z výstupu 6 synchronizačních impulsů měřené jednotky 11 přicházejí přímo na druhý vstup 9* řídicí jednotky 2. Signály z výstupů 7 dat měřené jednotky 11 přicházejí pak přímo na zapisovací vstupy 10‘ klíčované paměťové jednotky

Claims (2)

pRedmEt
1. Zapojení pro příjem a indikaci po bitech paralelních informací měřené jednotky s paralelními vstupy dat a s indikační jednotkou pro indikaci číslicových informací, vyznačující se tím, že zapisovací vstupy (10‘) klíčované paměťové jednotky (3) jsou spojeny s výstupy (7) dat měřené jednotky (11), první vstup (15‘) řídicí jednotky (2) je spojen s výstupem (5j časovačích impulsů měřené jednotky (11), druhý vstup (9‘) řídicí jednotky (2) je spojen s výstupem (6) synchronizačních impulsů měřené jednotky (lij, první výstup (12) řídicí jednotky (2) je spojen se vstupem (12‘) zápisu, snímání a adresy klíčované paměťové jednotky (3) a druhý výstup (13) řídicí jednotky (2) je spojen s řídicím vstupem (13‘) indikační jednotky (4), jejíž vstupy (14‘) dat jsou spojeny s výstupy (14) dat klíčované paměťové jednotky (3).
2. Zapojení podle bodu 1, vyznačující se tím, že klíčovaná paměťová jednotka (3) a řídicí jednotka (2) jsou spojeny s měřenou jednotkou (11) přes vstupní jednotku (lj pro vyrovnávání úrovně informací, jejíž řídicí vstup (8) je spojen s třetím výstupem (8‘) řídicí jednotky (2).
CS749474A 1974-11-04 1974-11-04 Zapojení pro příjem a indikaci po bitech paralelních informací z měřené jednotky CS249101B2 (cs)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CS749474A CS249101B2 (cs) 1974-11-04 1974-11-04 Zapojení pro příjem a indikaci po bitech paralelních informací z měřené jednotky

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CS749474A CS249101B2 (cs) 1974-11-04 1974-11-04 Zapojení pro příjem a indikaci po bitech paralelních informací z měřené jednotky

Publications (1)

Publication Number Publication Date
CS249101B2 true CS249101B2 (cs) 1987-03-12

Family

ID=5424183

Family Applications (1)

Application Number Title Priority Date Filing Date
CS749474A CS249101B2 (cs) 1974-11-04 1974-11-04 Zapojení pro příjem a indikaci po bitech paralelních informací z měřené jednotky

Country Status (1)

Country Link
CS (1) CS249101B2 (cs)

Similar Documents

Publication Publication Date Title
US4425643A (en) Multi-speed logic analyzer
US5051944A (en) Computer address analyzer having a counter and memory locations each storing count value indicating occurrence of corresponding memory address
US4924468A (en) Logic analyzer
US4495621A (en) Glitch detecting and measuring apparatus
KR940001693A (ko) 스큐우 타이밍 에러 측정용 장치
GB1356324A (en) Electronic circuit tester
US4332028A (en) Method of measuring the memory address access time (AAT) utilizing a data recirculation technique, and a tester for accomplishing same
CA1172361A (en) Logic analyzer for a multiplexed digital bus
GB1355296A (en) Testing apparatus
US3843893A (en) Logical synchronization of test instruments
US4100599A (en) Method and apparatus for determining velocity of a moving member
CS249101B2 (cs) Zapojení pro příjem a indikaci po bitech paralelních informací z měřené jednotky
US4578666A (en) Method of comparing data with asynchronous timebases
KR950006214B1 (ko) 셀프체크회로부착 패턴메모리회로
JP3061650B2 (ja) Icテスターの発生パルスモニタ回路
JPH0673227B2 (ja) 磁気デイスク特性測定装置
EP0825614B1 (en) Arrangement and method of measuring the speed of memory unit in an integrated circuit
JPH0536752B2 (cs)
SU660053A1 (ru) Устройство дл контрол микропроцессора
SU1070563A1 (ru) Устройство дл контрол качества функционировани систем
JP4013445B2 (ja) 時間計測器
CZ284557B6 (cs) Měřič částečných výbojů
SU1365134A1 (ru) Устройство дл тестового контрол блоков пам ти
JPS6411977B2 (cs)
KR970012151A (ko) 칩의 지연시간을 측정하기 위한 감지회로