CS241247B1 - Zapájení komparátoru pro vyhodnocení shody dvou logických úrovní - Google Patents

Zapájení komparátoru pro vyhodnocení shody dvou logických úrovní Download PDF

Info

Publication number
CS241247B1
CS241247B1 CS846107A CS610784A CS241247B1 CS 241247 B1 CS241247 B1 CS 241247B1 CS 846107 A CS846107 A CS 846107A CS 610784 A CS610784 A CS 610784A CS 241247 B1 CS241247 B1 CS 241247B1
Authority
CS
Czechoslovakia
Prior art keywords
comparator
terminal
voltage
transistor
supply voltage
Prior art date
Application number
CS846107A
Other languages
English (en)
Other versions
CS610784A1 (en
Inventor
Milan Syrovatko
Jaroslav Vesecky
Original Assignee
Milan Syrovatko
Jaroslav Vesecky
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Milan Syrovatko, Jaroslav Vesecky filed Critical Milan Syrovatko
Priority to CS846107A priority Critical patent/CS241247B1/cs
Publication of CS610784A1 publication Critical patent/CS610784A1/cs
Publication of CS241247B1 publication Critical patent/CS241247B1/cs

Links

Landscapes

  • Manipulation Of Pulses (AREA)

Abstract

Zapojení se týká komparátoru, který vyhodnocuje shodu dvou logických úrovní na vstupech jako úroveň log 1 na výstupu a rozdílnost velikostí dvou logických úrovní na vstupech jako. úroveň log O na výstupu. Komparátor má vstupní svorky (A) a (BJ, svorku (X) výstupního napětí, zdroj (U) napájecího napětí a společnou svorku. Obsahuje dva tranzistory (TI) a (T2) v polaritě odpovídající napájecímu napětí zdroje (U) napájecího napětí a dva omezovači odpory (Rl) a (R2) a pracovní odpor (R3). Vstupní i výstupní napětí jsou v polaritě napájecího napětí. Výhodou uvedeného zapojení komparátoru je to, že volbou vhodných tranzistorů lze dosáhnout vysokého mezního pracovního kmitočtu v porovnání se známými zapojeními.

Description

Vynález se týká zapojení komparátoru pro vyhodnocení shody dvou logických úrovní.
U současně známých zapojení pro porovnání dvou logických úrovní nebylo možné dosáhnout tak vysokých mezních pracovních kmitočtů, vhodných například pro impulsní přenos televizních signálů po optických vláknech.
Výše uvedené nedostatky odstraňuje zapojení komparátoru pro vyhodnocení shody dvou logických úrovní podle vynálezu, jehož podstatou je. že první svorka prvního zdroje napětí je připojena jednak přes první omezovači odpor na bázi prvního tranzistoru a jednak přímo na emitor druhého tranzistoru, jehož báze je přes druhý omezovači odpor připojena na první svorku druhého zdroje napětí, přičemž kolektory obou tranzistorů jsou spojeny na svorku výstupního napětí a přes pracovní odpor na zdroj napájecího napětí, zatímco emitor prvního tranzistoru je připojen na první svorku druhého zdroje napětí, přičemž druhé svorky zdrojů prvního a druhého napětí, zdroje napájecího napětí a výstupního napětí jsou navzájem propojeny.
Výhodou zapojení komparátoru podle vynálezu je jeho jednoduchost, kde lze volbou vhodných tranzistorů dosáhnout vysokého mezního pracovního kmitočtu v porovnání se známými zapojeními. Podobně jako logické obvody lze komparátory podle vynálezu řadit paralelně.
Vynález je blíže vysvětlen v dalším textu s odkazem na výkres, kde znamenají:
Obr. 1 základní zapojení komparátoru podle vynálezu, obr. 2 příklad použití komparátoru podle vynálezu v obvodech logiky TTL.
Podle obr. 1 komparátor pro vyhodnocení shody dvou logických úrovní má první svorku A prvního zdroje napětí připojeno jednak přes první omezovači odpor Rl na bázi prvního tranzistoru TI jednak přímo na emitor druhého tranzistoru T2, jehož báze je přes druhý omezovači odpor R2 připojena na první svorku B druhého zdroje napětí, přičemž kolektory obou tranzistorů TI, T2 jsou spojeny s jednou svorkou X výstupního napětí a přes pracovní odpor R3 se zdrojem U napájecího napětí, zatím co emitor prvního tranzistoru TI je připojen na první svorku B druhého zdroje napětí, přičemž druhé svorky O těchto zdrojů napětí, zdroje (U) napájecího napětí a výstupního napětí jsou navzájem propojeny.
Činnost komparátoru podle vynálezu je následující: Je-li na vstupní svorky A a B prvního, respektive druhého zdroje napětí přivedeno napětí shodné velikosti, jsou oba tranzistory TI a T2 uzavřeny a výstupní napětí na svorce X výstupního napětí má velikost napětí zdroje U napětí, je-li na první svorce A prvního zdroje napětí logická 1 a na vstupní svorce B druhého zdroje napětí logická 0, je první tranzistor TI otevřen, druhý tranzistor T2 zůstává uzavřen a výstupní napětí na svorce X výstupního napětí je mnohem menší než napětí napájecího zdroje U. Podobně je-li na první svorce A prvního napětí logická 0 a na první svorce B druhého zdroje napětí logická 1, je otevřen druhý tranzistor T2, první tranzistor TI zůstává uzavřen a napětí na výstupní svorce X výstupního napětí je opět mnohem menší než napětí napájecího zdroje U· V logické formě lze funkci komparátoru naznačit následující pravdivostní tabulkou:
A Β X
111 0 0 1 10 0 0 10
Velikost omezovačích odporů Rl, R2 a pracovního odporu R3 se určí podle velikosti napájecího napětí zdroje U napájecího napětí, vnitřních impedancí zdrojů signálu a zátěže a požadované úrovně výstupního napětí.
Na obr. 2 je příklad použití komparátoru shody logických úrovní v zapojení obvodu impulsního modulátoru. Vstupní signály jsou přiváděny na vstupní svorky A* a B‘ vůči společnému vodiči přes hradla integrovaného obvodu MH74SOO. Po tvarování přichází první vstupní signál na emitor druhého tranzistoru T2 a přes první omezovači odpor Rl na bázi prvního tranzistoru TI. Podobně druhý vstupní signál přichází na emitor prvního tranzistoru TI a přes druhý omezovači odpor R2 na bázi prvního tranzistoru TI. Pro zlepšení přenosu hran impulsů jsou omezovači odpory Rl a R2 přemostěny kondenzátor y.
Kolektory tranzistorů TI a T2 jsou spojeny a přes pracovní odpor R3 napájeny ze zdroje U napájecího napětí. Výstupní napětí se odebírá ze svorky X výstupního napětí přes třetí hradlo integrovaného obvodu MH74SOO. Napájecí napětí je filtrováno kondenzátory.
Komparátor podle příkladu zpracuje impulsy o délce trvání pod 10 ns. Samotný komparátor má lepší vysokofrekvenční vlastnosti, které jsou zde omezeny hradly integrovaného obvodu MH74SOO.
Zapojení je součástí vyvíjených impulsních obvodů modulátoru pro optický přenos televizních a rozhlasových vysílání.

Claims (1)

  1. PREDMÉT
    Zapojení komparátoru pro vyhodnocení shody dvou logických úrovní, vyznačující se tím, že první svorka (Aj prvního zdroje napětí je připojena jednak přes první omezovači odpor (Rl) na bázi prvního tranzistoru (Tlj, a jednak na emitor druhého tranzistoru (T2], jehož báze je přes druhý omezovači odpor (R2) připojena na první svorku (Bj druhého zdroje napětí, přičemž kolektory
    VYNALEZU obou tranzistorů (Tl, T2) jsou spojeny na svorku (X) výstupního napětí a přes pracovní odpor (R3j na zdroj (Uj napájecího napětí, zatím co emitor prvního tranzistoru (Tlj je připojen na první svorku (B) druhého zdroje napětí, přičemž druhé svorky (Oj prvního a druhého zdroje napětí zdroje (Uj, napájecího napětí a výstupního napětí jsou navzájem propojeny.
CS846107A 1984-08-10 1984-08-10 Zapájení komparátoru pro vyhodnocení shody dvou logických úrovní CS241247B1 (cs)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CS846107A CS241247B1 (cs) 1984-08-10 1984-08-10 Zapájení komparátoru pro vyhodnocení shody dvou logických úrovní

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CS846107A CS241247B1 (cs) 1984-08-10 1984-08-10 Zapájení komparátoru pro vyhodnocení shody dvou logických úrovní

Publications (2)

Publication Number Publication Date
CS610784A1 CS610784A1 (en) 1985-05-15
CS241247B1 true CS241247B1 (cs) 1986-03-13

Family

ID=5407336

Family Applications (1)

Application Number Title Priority Date Filing Date
CS846107A CS241247B1 (cs) 1984-08-10 1984-08-10 Zapájení komparátoru pro vyhodnocení shody dvou logických úrovní

Country Status (1)

Country Link
CS (1) CS241247B1 (cs)

Also Published As

Publication number Publication date
CS610784A1 (en) 1985-05-15

Similar Documents

Publication Publication Date Title
KR100228756B1 (ko) 점진적 턴-온 특성의 cmos 구동기
JPH0122909B2 (cs)
US4922122A (en) Circuit for the detection of address transitions
US5418486A (en) Universal digital filter for noisy lines
US5097159A (en) Delay circuit for delaying an output signal relative to an input signal for a specified time interval
US4540904A (en) Tri-state type driver circuit
EP0384429A3 (en) Programmable logic circuit
US4104546A (en) Integrated circuit for use with variable voltages
KR940006230A (ko) 반도체 집적회로장치 및 그 기능시험방법
US3781689A (en) Tristate pulse generator for producing consecutive pair of pulses
US5323065A (en) Semiconductor integrated circuit device having edge trigger flip-flop circuit for decreasing delay time
CS241247B1 (cs) Zapájení komparátoru pro vyhodnocení shody dvou logických úrovní
JPS6081836A (ja) 集積回路論理チップの試験装置
SU1538246A1 (ru) Преобразователь уровней сигналов на МДП-транзисторах
CA2055398A1 (en) Method and apparatus for digital switching of fm signals with reduced crosstalk
EP0176244A3 (en) Non-inverting high speed low level gate to schottky transistor-transistor logic translator
US3678301A (en) Logic module connected to act as flipflop
SU961145A1 (ru) Оптоэлектронный переключатель
SU1160537A1 (ru) Мультивибратор
SU1471289A1 (ru) Преобразователь уровн
JPH0260227A (ja) 信号入力装置
SU1691931A1 (ru) Триггер
SU1359901A1 (ru) Транзисторный переключатель
SU1483601A1 (ru) Дифференциальный усилительный каскад
SU1182665A1 (ru) Элемент с трем состо ни ми