CS240937B1 - Zapojení universální stykové jednotky připojení paměti na pražném disku - Google Patents

Zapojení universální stykové jednotky připojení paměti na pražném disku Download PDF

Info

Publication number
CS240937B1
CS240937B1 CS846475A CS647584A CS240937B1 CS 240937 B1 CS240937 B1 CS 240937B1 CS 846475 A CS846475 A CS 846475A CS 647584 A CS647584 A CS 647584A CS 240937 B1 CS240937 B1 CS 240937B1
Authority
CS
Czechoslovakia
Prior art keywords
register
processing block
data processing
output
read data
Prior art date
Application number
CS846475A
Other languages
English (en)
Other versions
CS647584A1 (en
Inventor
Vladislav Sykora
Jiri Kupka
Original Assignee
Vladislav Sykora
Jiri Kupka
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Vladislav Sykora, Jiri Kupka filed Critical Vladislav Sykora
Priority to CS846475A priority Critical patent/CS240937B1/cs
Publication of CS647584A1 publication Critical patent/CS647584A1/cs
Publication of CS240937B1 publication Critical patent/CS240937B1/cs

Links

Landscapes

  • Signal Processing For Digital Recording And Reproducing (AREA)

Abstract

Řešení se týká připojení paměti na pružném disku k procesoru. Podstata řešení spočívá ve vzájemném propojení procesoru, dekodéru adres registru, bloku zpracování zapisovaných dat, bloku zpracování čtených dat, bloku oddělení hodin a dat a paměti na pružném disku. Řešení může být použito zajména v periferních zařízeních číslicových systému, která používají paměti s pružným diskem s frekvenční. modulací záznamu nebo s modifikovanou frekvenční modulací záznamu.

Description

Vynález se týká připojení paměti na pružném disku k procesoru. Společně s procesorem tak tvoří řídící jednotku.
Dosud známá zapojení neumožňují připojit k procesoru paměť na malém pružném disku, kde malý pružný disk je na všech stopách kódován metodou modifikované frekvenční modulace - (MFM) a každá stopa může obsahovat různý počet sektorů o různé délce, při jediném napájecím napětí, autonomní generaci zabezpečovacích znaků cyklické kontroly a jednoduché možnosti záměny paměti na malém pružném disku za pamět na pružném disku, kde pružný disk je na všech stopách kódován metodou frekvenční modulace - (FM) a každá stopa obsahuje různý počet sektorů o různé délce.
Tyto nedostatky odstraňuje zapojení universální stykové jednotky podle vynálezu, která umožňuje připojit k procesoru paměť na malém pružném disku, kde malý pružný disk je na všech stopách kódován metodou modifikované frekvenční modulace a každá stopa může obsahovat různý počet sektorů o různé délce, při jediném napájecím napětí, autonomní generaci zabezpečovacích znaků cyklické kontroly a jednoduché možnosti záměny paměti na malém pružném disku za paměť na pružněni disku, kde pružný disk je na všech stopách kódován metodou frekvenční modulace a každá stopa obsahuje různý počet sektorů o různé délce.
Podstata zapojení universální stykové jednotky připojení paměti na pružném diskt^ skládajícího se z dekodéru adres registru, z bloku zpracování zapisovaných dat, z bloku zpracování čtených dat a z bloku oddělení hodin a dat, spočívá v tom, že tyto bloky jsou propojeny tak, že procesor je spojen sběrnicí s dekodérem adres registru, dále je procesoi' spojen vedením výstupu z aritmetickologické jednotky přes hradlo spojené se vstupní adresou se vstupem registru obsluhy paměti na pružném disku
- 2 240 937 bloku zpracování zapisovaných dat, dále je procespr spojen vedením výstupu z aritmetickologické jednotky přes hradlo spojené se vstupní adresou se vstupem bloku zpracování zapisovaných dat, dále je procesor spojen vedením výstupu z aritmetickologické jednotky přes hradlo spojené se vstupní adresou se vstupem registru zpracovaných dat bloku zpracování zapisovaných dat, dále je procesor spojen vedením FM/MF1I jednak s blokem zpracování zapisovaných dat, jednak s blokem zpracování čtených dat, dále je procesor spojen vedením sběrnice bloku zpracování zapisovaných dat přes člen logického součtu s hradlovaným výstupem registru obsluhy paměti na pružném disku bloku zpracování zapisovaných dat, dále je procesor spojen vedením sběrnice bloku zpracování zapisovaných dat přes člen logického součtu s hradlovaným výstupem registru řízení zpracování čtených dat bloku zpracování zapisovaných dat, dále je procesor spojen vedením sběrnice bloku zpracování zapisovaných dat přes člen logického součtu s hradlovaným výstupem registru zpracovaných dat bloku zpracování zapisovaných dat, dále je procesor spojen vedením sběrnice bloku zpracování čtených dat přes člen logického součtu s hradlovaným výstupem registru řízení zpracování čtených dat bloku zpracování čtených dat, dále je procesor spojen vedením sběrnice bloku zpracování čtených dat přes člen logického součtu s hradlovaným výstupem registru signálů z paměti mechaniky pružného disku bloku zpracování čtených dat, dále je procesor spojen vedením přes člen logického součtu s hradlovaným výstupem registru čtených dat bloku zpracování čtených dat, dále je dekodér adres registru spojen vedením vstupních a výstupních adres přes vstupní adresu registru obsluhy paměti na pružném disku, s hradlem vedení výstupu z aritmetickologické jednotky na vstup registru obsluhy paměti na pružném disku bloku zpracováni zapisovaných dat, dále je dekodér adres registru spojen vedením vstupních a výstupních adres přes výstupní adresu registru obsluhy paměti na pružném disku, s hradlem vytvářejícím hradlovaný výstup registru obsluhy paměti na pružném disku bloku zpracování zapisovaných dat, dále je dekodér adres registru spojen vedením vstupních a výstupních adres přes vstupní adresu registru řízení zpracování čtených dat, s hradlem vedení výstupu z aritmetickologické jednotky na vstup registru řízení zpracování čtených dat bloku zpracování zapisovaných dat, dále je dekodér adres registru spojen vedením vstupních a výstupních adres přeg
240 937 výstupní adresu registru řízení zpracování čtených dat bloku zpracování zapisovaných dat s hradlem vytvářejícím hradlovaný výstup registru řízení zpracování čtených dat bloku zpracování zapisovaných dat, dále je dekodér adres registru spojen vedením vstupních a výstupních adres přes vstupní adresu registru zpracovaných dat, s hradlem vedení výstupu z aritmeticko logické jednotky na vstup registru zpracovaných dat bloku zpracování zapisovaných dat, dále je dekodér adres registru spojen vedením vstup nich a výstupních adres přes výstupní adresu registru řízení zpracování čtených dat s hradlem vytvářejícím hradlovaný výstup registru zpracovaných dat bloku zpracování zapisovaných dat, dále je dekodér adres registru spojen vedením vstupních a výstupních adres přes výstupní adresu registru řízení zpracování Čtených dat s hradlem vytvářejícím hradlovaný výstup registru řízení zpracování čtených dat bloku zpracování čtených dat, dále je dekodér adres registru spojen vedením vstupních a výstupních adres přes výstupní adresu registru signálu z paměti mechaniky pružného disku s hradlem vytvářejícím hradlovaný výstup registru signálu z paměti mechaniky pružného disku bloku zpracování čtených dat a konečně je dekodér adres registru spojen vedením vstup nich a výstupních adres přes výstupní adresu registru čtených dat s hradlem vytvářejícím hradlovaný výstup registru čtených dat bloku zpracování čtených dat, dále je blok zpracování zapisovaných dat spojen skupinovým voděním s blokem zpracování čtených dat, dále je pamět na pružném disku spojena vedením zapisovaných dat s blokem zpracování zapisovaných dat, dále je pamět na pružném disku spojena vedením s výstupem registru obsluhy paměti na pružném disku bloku zpracování zapisovaných dat, dále je pamět na pružném disku spojena vedením s registrem signálu z paměti mechaniky pružného disku bloku zpracování čtených dat a konečně je paměť na pružném disku spojena vedením Čteného signálu s blokem oddělení hodin a dat, dále je blok oddělení hodin a dat spojen vedením oddělených hodin a dat s blokem zpracování čtených dat a konečně s registrem čtených dat bloku zpracování čtených dat.
Vynález přináší tu výhodu, že umožňuje připojit k procesoru pamět na malém pružném disku, kde malý pružný disk je na všech stopách kódován metodou modifikované frekvenční modulace a každá stopa může obsahovat různý počet sektorů o různé délce,
- 4 240 937 autonomní generaci zabezpečovacích znaků cyklické kontroly a jednoduché možnosti záměny paměti na malém pružném disku za pamět na pružném disku, kde pružný disk je na všech stopách kódován metodou frekvenční modulace a každá stopa obsahuje různý počet sektorů o různé délce. Toto zapojení vyžaduje jediné napájecí napětí.
Na připojeném výkres» je jjnáxornéno postupně návazně zapojení bloků 2 až 5 universální stykové jednotky připojení paměti na pružném disku k procesoru lak paměti 6 na pružném disku tak, jak je předmětem vynálezu.
ňídící jednotka se skládá z procesoru 2 a z univerzální stykové jednotky připojení paměti na pružném disku, která se skládá z dekodéru 2 adres registru, z bloku 3 zpracování zapisovaných dat, z bloku 4 zpracování čtených dat a z bloku 5 oddělení hodin a dat.
Zapojení univerzální stykové jednotky připojení paměti na pružném disku podle vynálezu je provedeno tak, že se skládá z dekodéru 2 adres registru, z bloku 3 zpracování zapisovaných dat, bloku 4 zpracování čtených dat a z bloku £ oddělení hodin a dat a tyto bloky jsou propojeny tak, že procesor 2 Je spojen sběrnicí 8 s dekodérem 2 adres registru, dále je procesor 2 spojen vedením 9 výstupu z aritn.etickologické jednotky přes hradlo spojené se vstupní adresou 121 se vstupem 311 registru 31 obsluhy paměti na pružném disku bloku 2 zpracování zapisovaných dat, dále je procesor 2 spojen vedením 2 výstupu z aritmetickologické jednotky přes hradlo spojené se vstupní adresou 123 se vstupem 321 bloku 2 zpracování zapisovaných dat, dále je procesor 2 spojen vedením 9 výstupu z aritmetickologické jednotky přes hradlo spojené se vstupr?' adresou 125 se vstupem 331 registru 33 zpracovaných dat bloku 2 zpracování zapisovaných dat, dále je procesor 1 spojen vedením 16 FM/iiFK jednak s blokem 2 zpracování zapisovaných dat, jednak s blokem 4 zpracování čtených dat, dále je procesor 2 spojen vedením lo sběrnice bloku zpracování zapisovaných dat přes člen logického šoučtu s hradlovaným výstupem 101 registru 31 obsluhy paměti na pružném disku bloku 3 zpracování zapisovaných dat, dále je procesor 2 spojen vedením 10 sběrnice bloku' zpracování zapisovaných dat přes člen logického součtu s hradlo-

Claims (1)

  1. PŘEDMĚT VYNÁLEZU
    Zapojení universální stykové jednotky připojení paměti na pružném disku, skládající se z dekodéru adres registru, z bloku zpracování zapisovaných dat, bloku zpracování čtených dat a z bloku oddělení hodin a dat, vyznačující se tím, že procesor (1) je spojen sběrnicí (8) s dekodérem (2) adres registru, dále je procesor (1) spojen vedením (9) výstupu z aritmetickologické jednotky přes hradlo spojené se vstupní adresou (121) se vstupem (311) registru €31) obsluhy paměti na pružném disku bloku (3) zpracování zapisovaných dat, dále je procesor (1) spojen vedením (9) výstupu z aritmetickologické jednotky přes hradlo spojené se vstupní adresou (123) se vstupem (321) bloku (3) zpracování zapisovaných dat, dále je procesor (1) spojen vedením (9) výstupu z aritmetickologické jednotky přes hradlo spojené se vstupní adresou (125) se vstupem (331) registru (33) zpracovaných dat bloku (3) zpracování zapisovaných dc;t, dále je procesor (1) spojen vedením (16) Fll/MFL jednak s blokem (3) zpracování zapisovaných dat, jednak s blokem (4) zpracování čtených dat, dále j-e procesor (1) spojen vedením (10) sběrnice bloku zpracování zapisovaných dat přes člen logického součtu s hradlovanýai výstupem (101) registru (31) obsluhy paměti na pružném disku bloku (3) zpracování zapisovaných dat, dále je procesor (1) spojen vedením (10) sběrnice bloku zpracování zapisovaných dat přes člen logického součtu s hradlovaným výstupem (102) registru (32) řízení zpracování čtených dat bloku (3) zpracování zapisovaných dat, dále je procesor (1) spojen vedením (10) sběrnice bloku zpracování zapisovaných dat přes člen logického součtu s hradlovaným výstupem (103) registru (33) zpracovaných dat bloku (3) zpracování zapisovaných dat, dále je procesor (1) spojen vedením (11) sběrnice bloku zpracování čtených dat, přes člen logického součku s hradlovaným výstupem (111) registru (41) řízení zpracování čtených dat bloku (4) zpracování čtených dat, dále je procesor (1) spojen vedením (11) sběrnice bloku zpracování čtených dat přes člen logického součtu s hradlovaným výstupem (112) registru (42) signálů z paměti mechaniky pružného disku bloku (4) zpracování čtených dat, dále je procesor (1) spojen vedením (11) přes člen logického součtu s hradlovaným výstupem (113) registru (43) čtených dat bloku (4) zpracování čtených dat, dále je dekodér (2) adres registru spojen vedením (12) vstupních a výstupních
    240 937 adres, přes vstupní adresu (121) registru (31) obsluhy paměti na pružném disku, s hradlem vedení (9) výstupu z aritmetickologické jednotky na vstup (311) registru (31) obsluhy paměti na pružném disku bloku (3) zpracování zapisovaných dat, dále je dekodér (2) adres registru spojen vedením (12) vstupních a výstupních adres přes výstupní adresu (122) registru (31) obsluhy paměti na pružném disku, s hradlem vytvářejícím hradlovaný výstup (101) registru (31) obsluhy paměti na pružném disku bloku (3) zpracování zapisovaných dat, dále je dekodér (2) adres registru spojen vedením (12) vstupních a výstupních adres přes vstupní adresu (123) registru (32) řízení zpracování čtených dat, s hradlem vedení (9) výstupu z aritmetickologické jednotky na vstup (321) registru (32) řízení zpracování čtených dat bloku (3) zpracování zapisovaných dat, dále je dekodér (2) adres registru spojen vedením (12) vstupních a výstupních adres přes výstupní adresu (124) registru (32) řízení zpracování čtených dat bloku 2 zpracování zapisovaných dat s hradlem vytvářejícím hradlovaný výstup (102) registru (32) řízení zoracování čtených dat bloku (3) zpracování zapisovaných dat, dále je dekodér (2) adres registru spojen vedením (12) vstupních a výstupních adres přes vstupní adresu (125) registru (33) zpracovaných dat, s hradlem vedení (9) výstupu z aritmetickologické jednotky na vstup (331) registru (33) zpracovaných dat bloku (3) zpracování zapisovaných dat, dále je dekodér (2) adres registru spojen vedoním (12) vstupních a výstupních adres přes výstupní adresu (126) registru (32) řízení zpracování čtených dat s hradlem vytvářejícím hradlovaný výstup (103) registru (33) zpracovaných dat bloku (3) zpracování zapisovaných dat, dále je dekodér adres registru spojen vedením (12) vstupních a výstupních adres přes výstupní adresu (127) registru (41) řízení zpracování čtených dat s hradlem vytvářejícím hradlovaný výstup (111) registru (41) řízení zpracování Čtených dat bloku (4) zpracování čtených dat, dále je dekodér ('2) adres registru spojen vedením (12) vstupních a výstupních adres přes výstupní adresu (128) registru (42) signálu z paměti mechaniky pružného disku s hradlem vytvářejícím hradlovaný výstup (112) registru (42) signálu z paměti mechaniky pružného disku bloku (4) zpracování čtených dat a konečně je dekodér (2) adres registru spojen vedením (12) vstupních a výstupních adres přes výstupní adresu (129) registru (43) čtených dat
    210 937 s hradlem vytvářejícím hradlovaný výstup (113) registru (43) čtených dat bloku (4) zpracování čteních dat, dále je blok (3) zpracování zapisovaných dat spojen skupinovým vedením (17) s blokem (4) zpracování čtených dat, dále je pamět (6) na pružném disku spojena vedením (14) zapisovaných dat s blokem (3) zpracování zapisovaných dat, dále je pamět (6) na pružném disku spojena vedením (312) s výstupem registru (31) obsluhy paničtí na pružném disku bloku (3) zpracování zapisovaných dat, dále je paměč (6) na pružném disku spojena vedením (421) s registrem (42) signálu z paměti mechaniky pružného disku bloku (4) zpracování čtených dat a konečně je pamět (6) na pružném disku spojena vedením (15) čteného signálu s blokem (5) oddělení hodin a dat, dále je blok (5) oddělení hodin a dat spojen vedením (13) oddělených hodin a dat s blokem (4) zpracování čtených dat a konečně s registrem (43) čtených dat bloku (4) zpracování čte ných dat.
    1 výkres
CS846475A 1984-08-28 1984-08-28 Zapojení universální stykové jednotky připojení paměti na pražném disku CS240937B1 (cs)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CS846475A CS240937B1 (cs) 1984-08-28 1984-08-28 Zapojení universální stykové jednotky připojení paměti na pražném disku

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CS846475A CS240937B1 (cs) 1984-08-28 1984-08-28 Zapojení universální stykové jednotky připojení paměti na pražném disku

Publications (2)

Publication Number Publication Date
CS647584A1 CS647584A1 (en) 1985-07-16
CS240937B1 true CS240937B1 (cs) 1986-03-13

Family

ID=5411899

Family Applications (1)

Application Number Title Priority Date Filing Date
CS846475A CS240937B1 (cs) 1984-08-28 1984-08-28 Zapojení universální stykové jednotky připojení paměti na pražném disku

Country Status (1)

Country Link
CS (1) CS240937B1 (cs)

Also Published As

Publication number Publication date
CS647584A1 (en) 1985-07-16

Similar Documents

Publication Publication Date Title
EP0654288A4 (en) COLLECTING DEVICE FOR RECORDING MEDIUM THAT CAN BE USED SEVERAL TIMES.
KR970707530A (ko) 자기-저항 변환 헤드 장치를 구비한 직접 접근 기억 장치(Direct Access Storage Device with Magneto-Resistive Transducing Head Apparatus)
US3439344A (en) Continuous data recording apparatus
SU1131483A3 (ru) Устройство дл многодорожечного воспроизведени цифровых данных с носител магнитной записи
CS240937B1 (cs) Zapojení universální stykové jednotky připojení paměti na pražném disku
JPH0828046B2 (ja) カ−ド状記録媒体へのデ−タ記録方法
JPS57130150A (en) Register control system
EP0075666B1 (en) Control arrangement for magnetic bubble memories
JPS58147812A (ja) デ−タ記録方式
JP3104188B2 (ja) データレコーダ
SU1282141A1 (ru) Буферное запоминающее устройство
SU1019431A1 (ru) Устройство дл ввода-вывода информации из накопителей на магнитных дисках
SU765869A1 (ru) Устройство дл обработки и накоплени информации
SU974411A1 (ru) Буферное запоминающее устройство
RU2025796C1 (ru) Ассоциативное запоминающее устройство
SE9601346L (sv) Förfarande och system för överföring av data mellan processorer
SU1179351A1 (ru) Устройство дл сопр жени электронно-вычислительной машины с периферийными устройствами
SU752467A1 (ru) Полупосто нное запоминающее устройство
SU1383441A1 (ru) Оперативное запоминающее устройство
SU834699A1 (ru) Микропрограммное устройство управ-лЕНи
JPS6148186B2 (cs)
JPS5740707A (en) Magnetic tape device
SU947866A1 (ru) Устройство управлени пам тью
SU533952A1 (ru) Устройство дл регистрации информации
SU1506443A1 (ru) Функциональный преобразователь