SU1019431A1 - Устройство дл ввода-вывода информации из накопителей на магнитных дисках - Google Patents

Устройство дл ввода-вывода информации из накопителей на магнитных дисках Download PDF

Info

Publication number
SU1019431A1
SU1019431A1 SU823395676A SU3395676A SU1019431A1 SU 1019431 A1 SU1019431 A1 SU 1019431A1 SU 823395676 A SU823395676 A SU 823395676A SU 3395676 A SU3395676 A SU 3395676A SU 1019431 A1 SU1019431 A1 SU 1019431A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
inputs
outputs
control unit
Prior art date
Application number
SU823395676A
Other languages
English (en)
Inventor
Эрист Ионович Гольдрин
Борис Леонович Золотаревский
Виктор Валентинович Нэллин
Владимир Васильевич Смирнов
Григорий Анатольевич Шкуратов
Original Assignee
Предприятие П/Я М-5489
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я М-5489 filed Critical Предприятие П/Я М-5489
Priority to SU823395676A priority Critical patent/SU1019431A1/ru
Application granted granted Critical
Publication of SU1019431A1 publication Critical patent/SU1019431A1/ru

Links

Description

2. Устройство по п, 1, о т личающеес  тем, что блок управлени  содержит распределитель сигналов, преобразоватоль кодов, п тый дешифратор, второй коммутатор , второй и третий регистры и узел усилителей, линии двунаправ ленной шины которого  вл ютс  второй группой двунаправленных входов-выходов блока, входы второго и выходы третьего регистров  вл ютс  первой группой двунаправленных входов-выходов блока,, первый, второй и третий выходы распределител  сигналов первый выход преобразовател  кодов,первый выход узла усилителей, четвертый выход распределител  сигналов , первый и второй выходы второго регистра и п тый выход распределител  сигналов  вл ютс  выходами с первого По четвертый и с. шестого по дес тый блока управ- ; лени  соответственно, третий выход второго регистра подсоединен к первому входу распределител  си1- налов, второй и третий входы которого, первый вход преобразовател  кодов, вход третьего регистра , первый и второй входы второго коммутатора  вл ютс  входами с второго по седьмой блока управлени  соответственно, первый вход преобразовател  кодов  вл етс  п тым выходом блока, шестой выход распределител  сигналов через п тый дешифратор соединен с первым входом узла усилителей, второй вход которого соединен с седьмым выходом распределител  сигналов, восьмой выход которого подключен к третьему входу второго коммутатора, второй выход преобразовател  кодов соединен с вторым
входом узла усилителей,третий вход которого подключен к выходу второго коммутатора, третий вход преобразовател  кодов  вл етс  первым входом блока управлени , четвертый вход преобразовател  кодов соединен с вторым выходом узла усилителей, третий выход которого подключен к четвертому входу распределител  сигналов.
.3. Устройство по п. 1, о т л ичающеес  тем, что распределитель сигналов содержит, кварцевый генератор, формирователь импульсов,
п тый счет чик,шестой и седьмой дешифра торы,триггеры,первый и второй блоки
элементов И,элементы И,элементы ИЛИ, причем входы шестого дешифратора, первый вход первого элемента ИЛИ и входы второго элемента ИЛИ  вл ютс  входами с первого по третий распределител  сигналов соответственно , первый вход первого элемента И, первый вход установки в О п того счетчика и первые входы установки в О с первого по четвертый триггеров  вл ютс  четвертым входом распределител  сигналов, выходы первого и второго блоков элементов И и выход первого триггера  вл ютс  первым выходом распределител  сигналов, выход второго триггера, выход второго блока элементов И, выход первого элемента ИЛИ, выход второго элемента И и выходы шестого дешифратора  вл ютс  с второго по. шестой в.ыходами распределител  сигналов соответственно, выходы первого и второго блоков элементов И, выход третьего элемента И и первый выход формировател  импульсов .:  вл ютс  седьмым выходом распределител  сигналов, выходы второго и третьего триггеров, второй и третий выходы формировател  импульсов и фыход первого элемента И  вл ютс  восьмым выходом распределител  сигналов , выходы п того дешифратора соединены с соответствующими входами третьего элемента ИЛИ, выход которого подключен к второму входу первого элемента И, третий вход которого соединен с третьим выходом формировател  импульсов и с первым входом четвертого элемента И, второй вход которого подключен к выходу четвертого элемента ИЛИ, а выход - к счетному входу п того счетчика, выход которого через седьмой дешифратор соединен с первыми входами первого и второго блоков элементов И, выходы которых подключены к первым входам второго и третьего Э),ёментов И соответственно, выход второго триггеа соединен с вторым входом второго лока элементов И и с первым входом четвертого элемента ИЛИ,выход третъего триггера соединен с вторым входом первого блока элементов И с вторым входом четвертого элемента ИЛИ, выход четвертого триггера под- ключен к вторым входам второго и третьего элементов И, выход второго
элемента ИЛИ соединен с вторым входом установки в П п того счетчиKdj первый и второй входы первого элемента ИЛИ подключены к входам установки в 1 и в О четвертого триггера соответственноj первый вход второго элемента ИЛИ соединен с входом установки в 1 первого триггера , с вторым входом установки в О второго триггера и с третьим входом первого элемента ИЛИ, второй
вход второго элемента ИЛИ подключен к второму входу установки в О первого триггера и к входу установки в 1 третьего триггер , а третий входк входу установки в 1 второго триггера и к второму входу установки в
третьего триггера, выход кварцевого генератора подключен к входу
формировател  импульсов.
Изобретение относитс  к вычислительной технике и может быть исполь зовано при построе иии внешней пам т вычислительных систем. Известно устройство дл  управлени  накопител ми на магнитных дисках , содержащее регистр, блок управ лени , npeoбpaзoвateль кодов, комму татор, дешифратор, узел усилителей Недостатком известного устройства  вл ютс  ограниченные функционал ные возможности из-за необходимости занимать центральный процессор под вспомогательнь1е процедуры разметки магнитных дисков . Наиболее близким по технической сущности к изобретению  вл етс  устройство дл  ввода-вывода.информации из накопителей на магнит- ных дисках, содержащее блок управлен1 (1Я,перва  и втора  шина которого  вл ютс  шинами канала и накопител  соответственно, блок пам ти, вход которого соединен с первым вых дом блока, управлени , второй и трет выходы которого соединены с, первыми входами блоков сравнени  и контрол  разметки, четвертый и п тый выходы - с вторым и третьим входами блока сравнени  , четвертый вход которого подключен к выходу блока пам ти и к первому входу блока управлени  , выход блока сравнени  соединен с вторым входом блока контрол  разметки, выход которого подключен к второму входу блока управлени , шестой и седьмой выходы кот эрого соединены с соответствующими входамипервого счетчика, выход которого через первый дешиф-. ратор подключен к третьему входу блока управлени , четвертый вход ко торого соединен с выходом первого регистра 2 }. Однако это устройство имеет ограниченные функциональные возможности, так как может производить разметку пакета только с. помощью последовательности .команд разметки дорожки, генерируемых центральным процессором . Целью изобретени   вл етс  расширение функциональных возможностей устройства путем выполнени  им функций центрального процессора по разметке магнитных дисков Указанна  цель достигаетс  тем, что в устройство дл  ввода-вывода информации из накопителей она магнитных дисках, содержащее блок управлени , перва  и втора  группы двунаправленных входов-выходов которого  вл ютс  первой и второй двунаправленными шинами устройства соответственно, блок пам ти, вход которого соединен с первым выходом блока управлени , второй и третмй выходы которого соединены с первыми входами блоков сравнени  и контрол  разметки магнитных дисков соответственно , четвертый и п тый выходысоответственно с вторым и треТьиМ входами блока сравнени , четвертый вход которого подключен к выходу блока пам ти и к первому входу блока управлени , выход блока сравнени  соединен с вторым входом блока контрол  разметки магнитных дисков, выход которого подключен к второму входу блока управлени , шее той и седьмой выходы которого соединены с соответствующими входами первого счетчика , выход которого через первый дешифратор подключен к третьему входу блока управлени ,чет вертый вход которого соединен с выходом первого регистра, введены с в рого по червертый счетчики и дешифраторы и первый Коммутатор, выход блока контрол  разметки магнитных дисрков подключен к счетному входу второго счетчика, выход которого через второй дешифратор соединен с первым входом первого коммутатора, выход которого подключен к п тому входу блока управлени , регистровые входы третьего и четвептого счетчик соединены с восьмым и дев тым выходами блока управлени  соответственн выход третьего счетчика соединен с вторым входом первого коммутатора, с первым входом первого регистра, с шестым входом блока управлени  и через третий«дешифратор с тре им входом первого коммутатора и с счетным входом четвертого счетчика , выход которого соединен с четвертым входом первого коммутатора , с вторым входом первого регистра , с седьмым входом блока управлен и через четвертый дешифратор с п тым входом первого коммутатора, счетный вход третьего счетчика подключен к выходу первого дешифратора , дес тый выходу блока управлени  соединен с шестым входом коммутатора . Блок управлени  содержит распределитель сигналов, преобразователь кодов,.п тый дешифратор, второй ком мутатор, второй и третий регистры и узел усилителей, линии двунаправленной шины которого  вл ютс  второй группой двунаправленных в йэдоввыходов блока, входы второго и выходы третьего регистров  вл ютс  первой группой двунаправленных вход выходов блока, первый, второй и тре тий выходы распределител  сигналов, первый выход преобразовател  кодов, первый .выход узла усилителей, четве тый выход распределител  сигналов, первый и второй выходы второго регистра и п тый выход распределител  сигналов  вл ютс  выходами с перво го по четвертый и с шестого по дес тый блока управлени  соответствен но, третий выход второго регистра подсоединен с первому входу распределител  сигналов, второй и третий входы которого , первый вход преобразовател  Korj,oB, вход третьего регистра, первый и второй входы вто рого коммутатора  вл ютс  входами .с второго по седьмой блока управлени  соответственно, первый вход преобразовател  кодов  вл етс  п тым выходом блока, шестой рыход распределител  сигналов через п тый дешифратор соединен с первым входом узла усилителей , второй вход которого соединен с седьмым выходом распределител  сигналов, восьмой выход которого подключен к третьему входу второго коммутатора, второй выход преобразовател  кодов соединен с вторым входом узла усилителей, третий вход преобразовател  кодов  вл етс  входом блока управлени , четвертый вход преобразовател  кодов соединен с вторым выходом узла усилителей, третий выход которого подключен к четвертому входу распределител  сигналов. Распределитель сигналов содержит кварцевый генератор, формирователь импульсов, п тый счетчик, шестой и седьмой дешифраторы, триггеры , первый и второй блоки элементов И, элементы И, элементы ИЛИ, причем входы шестого дешифратора, первый вход первого элемента ИЛИ и входы второго элемента ИЛИ  вл ютс  входами -с первого по третий распределител  сигналов соответственно, первый вход первого элемента И, первый вход устанобки в О п того счетчика и первые входы установки в О п того счетчика и первые входы установки в О с первого по четвертый триггеров  вл ютс  четвертым входом распределител  сигналов, выходы первого и второго блоков элементов И и выход первого триггера  вл ютс  первым выходом раопредели-ел  сигналов, выход второго.триггера , выход второго блока элементов И, выход первого элемента ИЛИ, выход второго элемента И и выходы шестого дешифратора  вл ютс  с второго по шестой выходами распределител  сигналов соответственно, выходы первого и второго блоков элементов И, выход третьего элемента И и первый выход формировател  импульсов Явл ютс  седьмым выходом распределител  сигналов , выходы второго и третьего триггеров , второй и третий выходы формировател  импульсов и выход первого элемента И  вл ютс  восьмым выходом распределител  сигналов, выходы п того дешифратора соединены с соответствующими входами третьего элемента И, третиГ- вход . которого соединен с третьим выходом формировател  импульсов и с первым входом четвертого элемента И, второй вход которого подключен к выходу четвертого элемента ИЛИ, а выход - к сметному входу п того счетчика, выход которого через седь дешифратор соединен с первыми входами первого и второго блоков элементов И, выходы которых подключены первым входам второго и третьего эл ментов И соответственно, выход второго триггера соединен с вторым вхо дом второго блока элементов И и с первым входом четвертого элемента ИЛИ,выход третьего триггера соединен с вторым входом первого блока элементов И с вторым входом четвертого элемента ИЛИ, выход четвертого триггера подключен к вторым входам второго и третьего элементов И, выход второго элемента ИЛИ соединен с вторым входом установки в О ПЯТОГО счетчика, первый и второй входы первого элемента ИЛИ подключены к входам установки в 1 и в О, четвертого триггера соответственно , первый вход второго э е мента ИЛИ соединен с входом установки в 1 первого триггера, с вторым входом установки в О второго триггера и третьим входом первого элемента ИЛИ, второй вход второго элемента ИЛИ подключен к второму входу установки в О перво гс триггера и к входу установки в третьего триггера, а третий входк входу установки в 1 второго тpигfepa и к второму входу установки в Q третьего триггера, выход кварцевого генератора подключен к входу формировател  импульсов. На фиг. 1 показана функциональна  схема устройства; на фиг.2- фун кциональна  схема распределител  сигналов. Устройство содержит блок 1 управ лени , блок 2 пам ти, блок 3 сравнени , блок 4 .контрол  разметки маг нитных дисков , первый регистр 5, счетчики с первого по четвертый 6-9 дешифраторы с первого по четвертый. 1(Р-13,. первый коммутатор 1А, распределитель 15 сигналов, преобразова тель 16 кодов, п тый дешифратор 17, второй коммутатор 18, второй и третий регистры 19 и 20, узел 21 усили телей, элементы И с первого по четвертый 22-23, первый и второй блоки 26 и 27элементов И,элементы HJffI с, первого по четвертыГ , шесто{ и седьмой дешифраторы 32 и 33, с первого по четвертый триггеры 3|-37, п тый счетчик 38, кварцевый генератор 39, формирователь ЦО импульсов. Устройство работает следующим образом. По шине св зи с каналом в блок 1 управлени  на регистр 19 поступает командное слово разметка дорожки. В командном слове содержатс  номер цилиндра и номер доро)«ки, которую необходимо разметить. Код номера накопител  поступает из регистра 19 в распреде.питель 15 сигналов,где,, дешифрируетс  на дешифраторе 32 И через дешифратор 17, а также через узел усилителей 21 поступает в нужный накопитель.Кроме toro, при наличии сигнала на любой выходной шине дешифратора 32 (через элемент ИЛИ 30) и при наличии ответного сигнала готовности накопител  к работе из узла 21 тактовые импульсы из формировател  0 импульсов (работающего от кварцевого генератора 39) проход т на вход элемента И 22 и поступают в коммутатор 18, в который также выдаютс  номера дорожки и ц||линдра соответственно с счетчиков 8 и 9, в которые они поступили из регистра 19. Ком(татор 18 коммутирует си|-, налы, поступающие через узел 21 и выбранный наког 1ТЙ1ь дл  установки блока головок на заданный цилиндр и включени  нужной головки. После получени  из накопител  сигнала Внимание в распределителе 15 сигналов происходит установка триггеров 35-37 и счетчика 38 в исходное состо ние. Кроме того, на выходе элемента ИЛИ 28 вырабатыва етс  сигнал, по которому устанавливаетс  в О счетчик 6. На счетный вход счетчика 6 через узел 21 поступает сигнал Индекс из накопител . Дальнейша  работа устройства определ етс  состо нием счетчика 6, передаваемым в распределитель IS на счетный счетчика 8 через jne. шифратор 10. По сигналу 1 индекс с дешифратора 10 в распределителе 15 триггер 36 устанавливаетс  в 1( одновременно через элементы ИЛИ 29 тверждаетс  нулевое состо ние счетчика 38 ), Триггер 36 через коммутатор 18 переводит накопитель в состо  ние записи, а также разрешает прох дение тактовых импульсов через элементы ИЛИ 31 и И 25 на вход счетчика 38. Положени  счетчика 38 выдел ютс  дешифратором 33 и через блок 27 элементов И поступают а блок 2 пам ти и преобразователь 1б кодов. Таким образом, счетчик З8 обеспечивает заданную последовательность прохождени  определенных кодов, сое тавл ющих пробелы, и дгугую служебную информацию (из блока 2 пам ти). номера цилиндра и дорожки ( из регист ра 5) и первого контрольного кода, который выбираетс  из блока 2 пам ти при нулевом состо нии триггера З. Данные записи из преобразовател  ко дов 1б через узел 2 поступают в на копитель дл  записи на дорожку. По сигналу 2 индекс в распреде лителе 15 триггер 36 устанавливает с  в О, а триггер 35 в состо ние 1, Одновременно счетчик 38 устанавливаетс  в нулевое состо ние.Триг гер 35 через коммутатор 18 переводит накопитель в -состо ние чтени , а также разрешает прохождение такто вых импульсов через элементы ИЛИ 3V и И 25 на вход счетчика 38. Продешифрированные положени  счетчика 38 через блок элементов И 26 поступают в блоки контро/(  разметки пам ти 2, преобразователь l6 кодов. После перевода накопител  в состо ние чтени  на вход преобразовател  16 кодов через узел 21 начинают поступать данные считывани . Считанные с дорожки собственный адрес и контрольный код передаютс  на один из входов блока 3 сравнени  на другой вход которого поступает собственный адрес из регистра.5 а затем первый контрольный код из блока 2 пам ти под действием управл ющих сигналов с выходов блока И 27 элементов распределител . В блоке 3 производитс  сравнение поступающей на его входы информации . При отсутствии ошибок разметки по сигналу 3 индекс в распределителе 15 через элемент ИЛИ 29 уст навливаетс  в О счетчик 38, снимаетс  сигнал чтени , и устанавливаетс  в 1 триггер а также через элемент ИЛи 28 устанавливаетс  в О счетчик 6. Далее по сигналу 1 индекс распределитель 15 переводит накопитель в состо ние записи, и операци  разметки повтор етс  аналогично описанной с той лишь разницей , что с выхода блока 2 пам ти в блок 3 сравнени  и преобразователь 16 кодов поступает второй контрольный код (по сигналу с выхода триггера 3). При отсутствии ошибок после чтени  второго контрольного кода операци  разметки дорожек заканчиваетс . При обнаружений ошибок разметки во врем  любого чтени  в блоке 3 сравнени  формируетс  сигнал несрав нени , который поступает в блок Л контрол  разметки и проходит на выход блока Ц под действием управл ющих сигналов с выходов блока 27 элементов И. На выходе блока 4 по вл етс  сиг1нал ошибки, который, поступа  в аспределитель 15, устанавливает в 1 триггер 37 и через элемент ИЛИ 28 устанавливает в О счетчик 6. Триггер 37 разрешает прохождение через элемент И 2k управл ющего сигнала, обеспечивающего через преобразователь 16 кодов, запись собственного адреса с признаком дефектной дорожки. При этом запись контрольного кода не производитс . После этого производитс  чтение вновь записанного собственного адреса. Если в блоке 3 сравнени  вновь формируетс  ошибка, то с выхода элемента И 23 через коммутатор 14 и регистр 20 выдаетс , в блок сопр жени  с каналом признак дефектного пакета. Если ошибок не обнаружено, огараци  разметкй дорожки заканчиваетс  выдачей в блок сопр жений с каналом признака ефектной дорожки.При выполнении команды Разметка цилиндра в командном сЛове информаци  о дорожках не указываетс , а номер дорожки формируетс  в счетчике 8, содержимое которого увеличиваетс  на единицу после каждой операции разметки дорожки. Дешифратор 12 выдает сигнал, соответствующий последней дорожке на цилиндре. Сигнал с выхода дешифратора 12 через коммутатор 1 после разметки последней дорожки на цилиндре (с поступлением разрешающего сигнала из распределител  15) проходит в регистр 20, после чего операци  размет Ю1 цилиндра заканчиваетс . При обнаружении одной или нескольких дефектных дорожек счетчик 7 произ водит их повсчет. Сигналы с выхода дешифратора 11 управл ют прохождением через коммутатор Н в регистр :20 номера заданного цилиндра и номеров дефектных дорожек по мере их обнару .жени  . Дл  выполнени  команды Разметка пакета в командном слове указываетс  номер цилиндра, с которого надо начинать разметку пакета.Впроцеёсе выполнени  этой команды операци  разметки цилиндра выполн етс  столько раз, сколько цилиндров насчитываетс  от заданного до последнего , а следующий номер цилиндра формируетс  в счетчике 9, содержимое которого увеличиваетс  на единицу после кайщой операции разметки цилинд ра. Дешифратор 13 выдает сигнал при состо нии счетчика 9, соответствующе номеру последнего цилиндра в пакете. Сигнал с выхода дешифратора 13 после
К
. t разметки последнего цилиндра прохо дит в регистр 20, после чего операци  разметки пакета заканчиваетс . Содержимое слова состо ни  в регистре 20 при выполнении этой команды форми-. руетс  аналогично .предыдущей с той лишь разницей, что номера цилиндров, на которых обнаружены дефектные дорожки , могут быть разными и записываютс  в слово состо ни  через коммутатор Н из счетьмка 9. По сравнению с известным решением изобретение позвол ет расширить функциональные возможности устройства. : путем повышени  производительности вычислительной системы по отношени.в к пользовательским программам путем практически полного освобождени  центрального процессора от операции инициа лизации пакета-дисков. Кроме того. при этом количество .обменов между каналами ввода-вывода и устройствами управлени  сокращаетс  не менее чем на 10000 ед.

Claims (3)

1.УСТРОЙСТВО ДЛЯ ВВОДА-ВЫВОДА ИНФОРМАЦИИ ИЗ НАКОПИТЕЛЕЙ НА МАГНИТНЫХ ДИСКАХ,содержащее блок управления, первая и вторая группы двунаправленных входов-выходов которого являются первой и второй двунаправленными шинами устройства соответственно, блок памяти, вход которого соединен с первым выходом блока управления, второй и третий выходы которого соединены с первыми входами блоков сравнения и контроля разметки магнитных дисков соответственно, четвертый и пятый выходы - соответственно с вторым и третьим входами блока сравнения, четвертый вход которого подключен к выходу блока памяти и к первому входу блока управления, выход блока сравнения соединен с вторым входом блока контроля разметки магнитных дисков j выход которого подключен к второму входу блока управления, шестой и седьмой выходы которого соединены с соответствующими входами .первого счетчика,выход' которого' через' первый дешифратор подключен к третьему входу блока управления, четвертый вход которого соединен с выходом первого регистра, отличающееся тем, что, с целью расширения функциональных возможностей устройства путем выполнения им функций центрального процессора по разметке магнитных дисков, в устройство введены с второго по четвертый счетчики и дешифраторы и первый.коммутатор, выход блока контроля разметки магнитных дисков подключен к счетному входу второго счетчика, выход которого через второй дешифратор соединен с первым входом первого кбммутатора^ выход которого, подключен к пятому входу блока управления, регистровые входы третьего и четвертого счетчиков соединены с восьмым и девятым выходами блока управления соответ-·’ ственно, выход третьего счетчика соединен с вторым входом первого коммутатора, с первым входом первого регистра, с шестым входом блока управления и через третий дешифратор с третьим входом первого коммутатора и с счетным входом четвертого счетчика, выход которого соединен с четвертым входом первого коммутатора, с вторым входом первого регистра, с седьмым входом блока управления и через четвертый дешифратор с пятым входом первого коммутатора, счетный вход третьего счетчика подключен к выходу первого дешифратора, десятый выход блока управления соединен с шестым входом коммутатора.
2. Устройство по π, 1, от личающееся тем, что блок управления содержит распределитель сигналов, преобразователь кодов, пятый дешифратор, второй коммутатор, второй и третий регистры и узел усилителей, линии двунаправ' лённой шины которого являются второй группой двунаправленных входов-выходов блока, входы второго и выходы третьего регистров являются первой группой двунаправленных входов-выходов блока., первый, второй и третий выходы распределителя сигналов,, первый выход преобразователя кодов,первый выход узла усилителей, четвертый выход распределителя сигнал лов, первый и второй выходы второго регистра и пятый выход распределителя сигналов являются выходами с первого по четвертый и с. шестого по десятый блока управления соответственно, третий выход второго регистра подсоединен к первому входу распределителя chi— налов, второй и третий входы которого, первый вход преобразователя кодов, вход третьего регистра, первый и второй входы второго коммутатора являются входами с второго по седьмой блока управления соответственно, первый вход преобразователя кодов является пятым выходом блока, шестой выход распределителя сигналов через пятый дешифратор соединен с первым входом узла усилителей, второй вход которого соединен с седьмым выходом распределителя сигналов, восьмой выход которого подключен к третьему входу второго коммутатора, второй выход преобразователя кодов соединен с вторым 'входом узла усилителей,третий вход которого подключен к выходу второго коммутатора, третий вход преобразователя кодов является первым входом блока управления, четвертый вход преобразователя кодов соединен с вторым выходом узла усилителей, третий выход которого подключен к четвертому входу распределителя сигналов.
,3. Устройство по п. ^отличающееся тем, что распределитель сигналов содержит, кварцевый генератор, формирователь импульсов, пятый счетчик,шестой и седьмой дешифра· торы,триггеры,первый и второй блоки |элементов И .элементы И,элементы ИЛИ, причем входы шестого дешифратора, первый вход первого элемента ИЛИ и входы второго элемента ИЛИ являются входами с первого по третий распределителя сигналов соответственно, первый вход первого элемента И, первый вход установки в О пятого счетчика и первые входы установки в 0 с первого по четвертый триггеров являются четвертым входом распределителя сигналов, выходы первого и второго блоков элементов И и выход первого триггера являются первым выходом распределителя сигналов, выход второго триггера, выход второго блока элементов И, выход первого элемента ИЛИ, выход второго элемента Ии выходы шестого дешифратора являются с второго по. шестой выходами распределителя сигналов соответственно, выходы первого и второго блоков элементов И, выход третьего элемента И и первый выход формирователя импульсов .·; являются седьмым выходом распределителя сигналов, выходы второго и третьего триггеров, второй и третий выходы формирователя импульсов и выход первого элемента И являются вось мым выходом распределителя сигналов, выходы пятого дешифратора со единены с соответствующими входами третьего элемента ИЛИ, выход которого подключен к второму входу первого элемента И, третий вход которого соединен с третьим выходом формирователя импульсов и с первым входом четвертого элемента И, второй вход которого подключен к выходу четвертого элемента ИЛИ, а выход - к счетному входу пятого счетчика, выход которого через седьмой дешифратор соединен с первыми входами первого и второго блоков элементов И, выходы которых п'одключены к первым входам второго и третьего элементов И соответственно, выход второго триггера соединен с вторым входом второго блока элементов И и с первым входом четвертого элемента ИЛИ,выход третьего триггера соединен с вторым входом первого блока элементов И с вторым входом четвертого элемента ИЛИ, выход четвертого триггера под- > ключей к вторым входам второго и третьего элементов И, выход второго элемента ИЛИ соединен с вторым входом установки в 0 пятого счетчи на, первый и второй входы первого элемента ИЛИ подключены к входам установки в 1 и в О четвертого триггера соответственноk первый вход второго элемента ИЛИ соединен с входом установки в ”1 первого триггера, ς вторым входом установки в ' О второго триггера и с третьим входом первого элемента ИЛИ, второй вход второго элемента ИЛИ подключен к второму входу установки в О первого триггера и к входу установки в 1 третьего триггера, а третий вход к входу установки в 1 второго триг гера и к второму входу установки в ‘О третьего триггера, выход кварцевого генератора подключен к входу 'формирователя импульсов.
1
SU823395676A 1982-02-11 1982-02-11 Устройство дл ввода-вывода информации из накопителей на магнитных дисках SU1019431A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU823395676A SU1019431A1 (ru) 1982-02-11 1982-02-11 Устройство дл ввода-вывода информации из накопителей на магнитных дисках

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU823395676A SU1019431A1 (ru) 1982-02-11 1982-02-11 Устройство дл ввода-вывода информации из накопителей на магнитных дисках

Publications (1)

Publication Number Publication Date
SU1019431A1 true SU1019431A1 (ru) 1983-05-23

Family

ID=20997115

Family Applications (1)

Application Number Title Priority Date Filing Date
SU823395676A SU1019431A1 (ru) 1982-02-11 1982-02-11 Устройство дл ввода-вывода информации из накопителей на магнитных дисках

Country Status (1)

Country Link
SU (1) SU1019431A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
1, Устройство ЕС-5551. Техническое описание ШАЗ 057.069 ТО,TGI . м,, 1986. 2. Авторское свидетельство СССР №77765, кл. G 06 F 3/04, 1980 (прототип). *

Similar Documents

Publication Publication Date Title
US3771136A (en) Control unit
US5127088A (en) Disk control apparatus
SU1019431A1 (ru) Устройство дл ввода-вывода информации из накопителей на магнитных дисках
SU890442A1 (ru) Устройство дл контрол оперативных запоминающих блоков
SU1262515A1 (ru) Устройство сопр жени с пам тью
JPS599765A (ja) 補助記憶装置のタイミング制御回路
SU951399A1 (ru) Устройство дл записи информации в запоминающее устройство
SU1173414A1 (ru) Программное устройство управлени
SU1642472A1 (ru) Устройство дл контрол выполнени последовательности действий оператора
RU1554636C (ru) Устройство для сопряжения двух эвм
SU1737457A1 (ru) Устройство дл выборки блоков пам ти
SU1238091A1 (ru) Устройство дл вывода информации
SU1513462A1 (ru) Устройство дл сопр жени эвм с внешним устройством
SU1113793A1 (ru) Устройство дл ввода информации
SU1305771A1 (ru) Устройство управлени буферной пам тью
SU1483491A1 (ru) Устройство дл управлени пам тью
SU1559351A1 (ru) Устройство дл сопр жени двух ЭВМ
SU1619284A1 (ru) Устройство дл сопр жени ЦВМ с внешним устройством
SU1714608A1 (ru) Устройство дл тестового контрол цифровых блоков
RU1798804C (ru) Устройство дл управлени объектом
SU741259A1 (ru) Устройство дл сопр жени
SU1026138A1 (ru) Устройство дл сопр жени цифровой вычислительной машины с накопителем на магнитной ленте
SU1734098A1 (ru) Устройство дл сопр жени электронно-вычислительной машины с группой внешних устройств
SU1022216A1 (ru) Устройство дл контрол доменной пам ти
SU1264174A1 (ru) Устройство дл обслуживани запросов