CS229537B1 - Zapojenie synchrónneho adaptora - D - Google Patents
Zapojenie synchrónneho adaptora - D Download PDFInfo
- Publication number
- CS229537B1 CS229537B1 CS801982A CS801982A CS229537B1 CS 229537 B1 CS229537 B1 CS 229537B1 CS 801982 A CS801982 A CS 801982A CS 801982 A CS801982 A CS 801982A CS 229537 B1 CS229537 B1 CS 229537B1
- Authority
- CS
- Czechoslovakia
- Prior art keywords
- block
- input
- output
- receiver
- transmitter
- Prior art date
Links
Landscapes
- Communication Control (AREA)
Description
229537
Vynález sa týká zapojenia synchrónnehoadaptora-D pře proceduru DDCMP, určenéhopre počítačové systémy so spoločnou zberni-cou podl'a normatívneho materiálu NM MPKpo VT 34-80.
Doteraz známe zapojenie je univerzálněa zložité. Je realizované na 3-konektorovejdoske SMEP, čo znemožňuje Jeho umiestne-nie do terminálových stanic SMEP ako i doprvej a štvrtej pozície univerzálneho blokumedzistyku.
Vyššie uvedené nedostatky odstraňuje za-pojenie synchrónneho adaptora-D podl'atohto vynálezu, ktorého podstata je, že vý-stupy dátového registra vysielača sú přive-dené na vstupy serializátora, na ktoréhozapisovací vstup je připojený výstup z blokuzápisu serializátora, pričom výstup zo seria-lizátora je přivedený na vstup generátoraCRC a zároveň tiež na vstup hradlovaciehobloku výstupu, na ktorého další vstup jepřipojený výstup z generátora CRC, zatialčo prvý vstup uvolňovacleho bloku vysielačaje připojený k výstupu stavového registravysielača ako aj k vstupu bloku sledovaniacyklov vysielača, druhý vstup je připojenýk výstupu dátového registra vysielača, tře-tí vstup je spojený s dalším výstupom dáto-vého registra vysielača, štvrtý vstup uvol-ňovacieho bloku vysielače je spojený s vý-stupom čítača vyslaných bitov, ktorý je zá-roveň přivedený na vstup hradlovacieho blo-ku čítača, ako aj na vstup bloku sledovaniacyklov vysielače a dalej na vstup zápisuserializátora a na vstup prepínacieho bloku,pričom na druhý vstup prepínacieho blokuje připojený výstup uvolňovacieho bloku vy-sielača, ktorého další výstup je spojený sovstupom hradlovacieho bloku čítača a dalšívýstup je připojený k druhému vstupu hrad-lovacieho bloku čítača, ktorého dva výstupysú připojené k dvom vstupom čítača bitov,zatial' čo výstup prepínacieho bloku je spo-jený so vstupom hradlovacieho bloku výstu-pu, ktorého výstup je připojený k vstupubloku prevodníkov úrovní a výstup prepína-cieho bloku je připojený jednak k vstupuhradlovacieho bloku výstupu ako aj k vstu-pu uvolňovacieho bloku vysielača a k vstupučítača vyslaných bitov, ktorého poslednývýstup je spojený s výstupom časovaciehobloku vysielača, pričom jeho další výstupje spojený so vstupom uvolňovacieho blo-ku vysielača ako aj so vstupom bloku zápi-su serializátora a výstup bloku časovaniavysielača je připojený k vstupu generátoraCRC a tiež k vstupu bloku sledovania cyk-lov vysielača, ktorého výstup je spojený sovstupom stavového registra vysielača, zatial'čo výstupy registra stavov a parametrov adeserializátora sú přivedené na vstupy kom-parátora, ktorý je spojený s I. blokom syn-chronizácie a s II. blokom synchronizácie,pričom I. blok synchronizácie je spojený sblokom čítača přijatých znakov a s II. blo-kom synchronizácie, ktorý je spojený s blo-kom čítača přijatých znakov, s blokom zápi- su a s blokom povolenia aktivnosti, zatial' čoblok časovania prijímača je spojený jednýmsvojím výstupom s blokom čítača přijatýchznakov, s blokom generovania CRC a s de-serializátorom a s druhým svojím výstupom,s blokom dátovej dostupnosti prijímača, pri-čom třetím výstupom je připojený k blokugenerovania CRC a štvrtým výstupom k bloJku aktivnosti prijímača, pričom blok pre-vodníkov je spojený s deserializátorom a sblokom generovania CRC, ktorý je dalej spo-jený s dátovým registrom prijímača, naprotitomu blok generovania CRC je spojený s dá-tovým registrom prijímača a blok povoleniaaktivnosti je spojený s blokom aktivnostiprijímača a ten je spojený s registrom stavovprijímača, pričom blok zápisu je spojený sdátovým registrom prijímača a s blokom dá-tovej dostupnosti prijímača, ktorý je dalejspojený s registrom stavov prijímača, zatial'čo register stavov prijímača je jedným svo-jím výstupom spojený s blokom zápisu a sblokom povolenia aktivnosti a s druhým svo-jím výstupom s blokom dátovej dostupnostiprijímača, s I. blokom synchronizácie a s II.blokom synchronizácie.
Zapojenie synchrónneho adaptora-D po-dlá tohto vynálezu je oproti doteraz známýmzapojeniam výhodné preto, lebo je realizo-vatelné s menším počtom súčiastok a je u-miestnené na menšej doske plošných spojov.
Na priloženom výkrese je zobrazená cel-ková bloková schéma zapojenia synchrón- neho adaptora-D.
Synchrónny adaptor-D je na spoločnúzbernicu počítačového systému O připojenýcez blok X styku so spoločnou zbernicou,ktorý generuje signály pre zápis a čítanieniektorého z nasledovných registrov: dátové-ho registra 2 vysielača, stavového registra 3vysielača, registra 16 stavov a parametrov,dátového registra 17 prijímača a registra 18stavov prijímača. Vysiélač slúži na seriali-záciu vysielaných dát a na výpočet zabezpe-čovacej postupnosti ako pre záhlavie, ták ajpre dátovú časť vysielaného bloku. Časovanievysielača je generované v časovacom bloku13 vysielača a je odvodené od hodinovýchimpulzov z modemu, ktoré sú v bloku 14 pre-vodníkov úrovní konvertované z úrovně po-dlá doporučenia V28 CCITT na TTL úroveňako signál A14 a tento je přivedený na vstup13A časovacieho bloku 13 vysielača. Uvolne-nie činnosti vysielača je podmienené jednakzápisom stavových a dátových bitov 1A zbloku 1 styku so spoločnou zbernicou, ktorésú přivedené na vstup A2 dátového registra 2vysielača a jednak zápisom stavových bitov1B, ktoré sú přivedené na vstup B3 stavové-ho registra 3 vysielača. Výstup 7A uvolňova-cieho bloku 7 vysielača, ktorý je spojený sovstupom A8 hradlovacieho bloku 8 čítača,sa nastaví vtedy, ak sú nastavené vstupy A7a B7, z ktorých A7 je spojený s výstupom 3Astavového registra 3 vysielača a B7 je spo-jený s výstupom 2C dátového registra 2 vy- 229537
S sielača a ak na vstup F7 príde impulz z vý-stupu B13 časovacieho bloku 13 vysielača.Výstup 7B, ktorý je inverzným k výstupu 7Auvolňovacieho bloku 7 vysielača, je přive-dený na vstup B8 hradlovacieho bloku 8 čí-tača a sposobí nastavenie výstupu 8B tohtobloku. Výstup 8B je spojený s uvolňovacímvstupom B9 čítača 9 vyslaných bitov, naktorého další vstup D9 sú privádzané časo-vacie impulzy z výstupu C13 časovaciehobloku 13 vysielača. Príchodom prvého časo-vacieho impulzu za podmienky, že je na-stavený vstup A9, nastaví sa výstup 9A číta-ča 9 vyslaných bitov. V případe, že vstup A9 nie je nastavený,potom sa výstup 9A nastaví po každom os-mom časovacom impulze, ak je nastavenývstup C9, ktorý je spojený s výstupom 11Bprepínacieho bloku 11 alebo po šesťnástomčasovacom impulze, ak vstup C9 nie je na-stavený. Nastavenie výstupu 9A, ktorý je spo-jený so vstupom AB bloku 6 zápisu seriali-zátora, spůsobí po příchode impulzu na dru-hý vstup BB, ktorý je spojený s výstupomB13 časovacieho bloku 13 vysielača, vygene-rovanie impulzu na výstupe BA bloku 6 zápi-su serializátora, čo sposobí přepis znaku zvýstupu 2A dátového registra 2 vysielača,ktorý je spojený so vstupom A5, do seriali-zátora 5. Sériové dáta sú z výstupu 5A se-rializátora 5 privádzané jednak na vstup12B hradlovacieho bloku 12 výstupu ako ajna vstup A1O generátora 10 CRC. Výstup 10Agenerátora 10 CRC je spojený so vstupom12A hradlovacieho bloku 12 výstupu. V tom-to bloku sa v případe nastavenia vstupu 12D,ktorý je spojený s výstupom 11A prepínacie-ho bloku 11, prepisujú dáta zo vstupu 12Bna výstup A12. Naopak, ak je nastavenývstup 12C, ktorý je spojený s inverzným vý-stupom 11B prepínacieho bloku 11, sú pře-pisované dáta zo vstupu 12A na výstup A12,ktorý je spojený so vstupom 14A bloku 14prevodníkov úrovní. Výstup 9A čítača 9 vy-slaných bitov je spojený tiež so vstupom Allprepínacieho bloku 11 a v súčinnosti s dal-ším vstupom Bil tohto bloku sa ovládá na-stavovanie výstupov 11A alebo 11B a tým ajvysielanie dát alebo postupnosti CRC. VstupBIÍ je spojený s výstupom 7C uvolňovaciehobloku 7 vysielača, a je ovládaný prostred-níctvom vstupu C7, ktorý je spojený s vý-stupom 2B dátového registra 2 vysielača avstupu D7, ktorý je spojený s výstupom 9Ačítača 9 vyslaných bitov. Výstup 9A je spo-jený taktiež so vstupom C4 bloku 4 sledova-nia cyklov vysielača a v súčinnosti s další-mi vstupmi A4, ktorý je spojený s výstupom3A stavového registra 3 vysielača a B4, kto-rý je spojený s výstupom A13 časovaciehobloku 13 vysielača, je vždy po skončení vy-sielacieho cyklu nastavený výstup 4A bloku4 sledovania cyklov vysielača a tento výstupje spojený so vstupom A3 stavového regist-ra 3 vysielača. Přijímač zabezpečuje synchrónny příjeminformácie prichádzajúcej cez blok 14 pre- s vodníkov, konvertujúci dáta o úrovniach po-dlá doporučenia V28 CCITT na TTL a naopak.Přijímač je připravený k činnosti zápisomsynchronizačného znaku, ktorý sa bude vdanom přenose používat, z výstupov 1C zbloku 1 styku so spoločnou zbernicou dovstupov AIS spodného bytu registra 16 sta-vov a parametrov a zápisom uvolňovaciehobitu prijímača z výstupu ID bloku 1 stykuso spoločnou zbernicou do vstupu A18 re-gistra 18 stavov prijímača, čo sposobí na-stavenie výstupu ISA, ktorý je spojený sovstupom A24 bloku 24 dátovej dostupnostiprijímača, ďalej so vstupom B21 I. bloku 21synchronizácie a so vstupom B22 II. bloku22 synchronizácie. Činnost prijímača je za-hájená príchodom správy, ktorá musí začí-nat minimálně dvoma synchronizačnýmiznakmi. Přijímané dáta prichádzajúce dobloku 14 prevodníkov úrovní, pokračujú zvýstupu 14D do vstupu A19 dsserializátora19, ktorý je taktovaný hodinami prichádza-júcimi na vstup B19. Prvý přijatý znak, kto-'rým je prvý synchronizačný znak, do de-serializátora 19 je cez výstupy 19A a vstupyA23 porovnaný v komparátore 20 s obsa-hom spodného bytu registra 18 stavov a pa-rametrov, ktorý je spojený výstupmi 16B sovstupmi B20 komparátora 20, Ak došlo kzhode, komparátor 20 vygeneruje na svojomvýstupe 20A signál, ktorý v I. bloku 21 syn-chronizácie cez vstup A21 sposobí nastave-nie výstupu 21A. S príchodom signálu z vý-stupu 21A na vstup A23 bloku 23 čítača při-jatých znakov, sa tento vynuluje a výstup23A sa nastaví do logickej nuly. Hodiny, kto-ré prichádzajú z výstupu 28A bloku 28 ča-sovania prijímača do vstupu B23 bloku 23čítača přijatých znakov, zabezpečujú od to-hoto okamihu nastavovanie výstupu 23A,vždy po každých 8 přijatých bitoch, t. j. vždypo přijatí jedného kompletného znaku. Dru-hý přijatý synchronizačný znak do deseria-lizátora 19 sa opat, ako pri prvom synchro-nizačnom znaku porovná v komparátore 20s obsahom spodného bytu registra 16 stavova parametrov. Ak opař dojde k zhode, vy-generuje sa na výstupe 20A komparátora 20signál vstupujúcl do vstupu C22 II. bloku 22synchronizácie, ktorý spolu s už vygenero-vaným signálom na vstupe A22 a so signá-lom D22 prichádzajúcim z výstupu 23A blo-ku 23 čítača přijatých znakov sposobí na-stavenie výstupu 22A II. bloku 22 synchro-nizácie. Od tohoto okamihu je přijímačzosynchronizovaný. Všetky ďalšie přijatéznaky sú z výstupov 1ΊΙΪ deserializáto-ra 19 privádzané na vstupy A17 dáto-vého registra 17 prijímača, odkia! súprostredníctvom výstupov 17A a vstupov Clbloku 1 styku so spoločnou zbernicou před-kládané programu. Od tejto chvíle sú gene-rované signály 24A v bloku 24 dátovej do-stupnosti prijímača a 28A v bloku 2B aktiv-nosti prijímača, ktoré zabezpečujú spoluprá-cu s programom. Signál 22A vystupujúci z
Claims (1)
- 229537 druhého bloku 22 synchronizácie a vstupu-júci do vstupu A25 bloku 25 zápisu spolu sosignálom 23A z bloku 23 čítačů přijatýchznakov vstupujúciin do vstupu B25 a hodi-novým signálom 28B z bloku 28 časovanlaprijímača 28 vstupujúcim do vstupu C25vstupujúcimi do toho istého bloku spůsobiavygenerovanie vstupného signálu 25A a sig-nálu 25B. Signál 25A vystúpújúci z bloku 23zápisu a vstupujúci do vstupu B17 dátovéhoregistra 17 prijímača zabezpečuje přepis ob-sahu deserializátora 19 z jeho výstupoV 19Bdo vstupov A17 dátového registra 17 prijí-mača vždy po přijatí úplného znaku. Signál25B generovaný blokom 23 zápisu vstupujú-ci do vstupu B24 bloku 24 dátovej dostup-nosti prijímača spolu s hodinovým signálom288 z bloku 28 Časovanla prijímača vstupu-júcim do vstupu C24 tohoto istého blokusposobia nastavénie signálu 24A po usku-tečnění přenosu dát z deserializátora 19 dodátového registra 17 prijímača. Signál 22Az II. bloku 22 synchronizácie vstupujúci dovstupu A27 bloku 27 povolenia aktivnostispolu so signálom 23A z bloku 23 čítača při-jatých znakov vstupujúcim do vstupu B27spósobia v bloku 27 povolenia aktivnosti ňa-stavenie výstupného signálu 27A. Tento sig-nál vstupujúci do vstupu A2B spolu So sig-nálom 28C z bloku 28 časovanla prijímačavstupujúcim cez vstup B26, sposobia v bloku2S aktivnosti prijímača nastavenie výstup-ného signálu 2BA. Výstupný signál 24A vstu-pujúci ďo vstupu B18 spolu s výstupným sig-nálom 2BA vstupujúcim do vstupu C18 re-gistra 18 stavov prijímača sú dostupné pro-gramu cez výstupné signály 18B, ktoré vstu-pujú do vstupov Dl bloku 1 styku so společ-nou zbernicou. V případe, že v prenáŠanejsprávě je přítomných viac synchroňizačnýchznakov než dve a nie je žiadúce, aby sa tie- to nadbytočné synchronizačně znaky před-kládali programu a zároveň sa z nich počí-tala CRC postupnost, je v reglstri 18 stavovprijímača nastavený výstupný signál 18C,Tento vstupuje do vstupu 25D bloku 25 zá-pisu a do vstupu C27 bloku 27 povoleniaaktivnosti, ktoré zablokuje dovtedy, pokýmnie je přijatý dátový znak rozdielny od syn-chronizačného znaku. Až potom je povolenénastavenie výstupných signálov 24A a 2BA.Z přijímaných dát prichádzajúcich z výstu-pu 14B bloku 14 prevodníkov úrovní dovstupu A15 bloku 15 generovania CRC je vy-počítávaná CRC postupnost:. Signály 28A a28Ď generované blokom 28 Časovania prijí-mača vstupujú do vstupov BIS a CIS bloku13 generovania CRC, kde zabezpečujú vnú-tornú Činnost bloku. Výsledok výpočtu CRCz výstupu ISA vstupuje do vstupu C17 dáto-vého registra 17 prijímača, odklal' je dostup-ný cez výstupy 17A programu. Hodiny prevnútornú činnost prichádzajú zo synchrón-neho modemu cez blok 14 prevodníkov, od-kíaí cez výstup 14B vstupujú do vstupu A28bloku 28 časovanla prijímača. O příchodedátového znaku je informovaný programprostredníctvom prerušenia, ktoré je gene-rované blokom 1 styku so spoločnou zber-nicou. Prerušenie jě odvodené od signálu24A, ktorý sa nastavuje po prepísaní znakudeserializátora 19 do dátového registra 17prijímača a nuluje jeho prečítaním. Register18 stavov prijímača prostredníctvom výstup-ných signálov 18D a vstupných signálov C18ovládá činnost modemu cez blok 14 prevod-níkov úrovní prostredníctvom vstupných sig-nálov B14 a výstupných signálov 14C. Zapojenie synchrónneho adáptora-D podlátohto vynálezu umožňuje realizovat prl zní-žení výrobných nákladov synchrónny komu-nikačný modul pre procedúru DDCMP. preDMEť Zapojenie synchrónneho adaptora-D po-zostávajúce z bloku styku so spoločnou zber-nicou, dátového registra vysielača, stavové-ho registra vysielača, bloku sledovania cy-klov vysielača, serializátora, bloku zápisuserializátora, Uvolňovacieho bloku vysiela-ča, hradlovacieho bloku čítača, čítača Vysla-ných bitov, generátora CRC, prepínaciehobloku, hradlovacieho bloku výstupu, časova-cieho bloku vysielača, bloku prevodníkov ú-rovní, bloku generovania CRC, registru sta-vov a parametrov, dátového registru prijí-mača, registru stavov prijímača, deserializá-toru, komparátoru, I. bloku synchronizácie,II, bloku synchronizácie, bloku čítača přija-tých znakov, bloku dátovej dostupnosti pri-jímača, bloku zápisu, bloku aktivnosti pri-jímača, bloku povolenia aktivnosti, bloku ča-sovania prijímača, vyznačené tým, že výstu-py (2A) dátového registru (2) vysielača súpřivedené na vstupy (A5J serializátora (5j,na ktorého zapisovací vstup (B5) je pripo- VYNALEZU jený výstup (6A) z bloku (Θ) zápisu seriali-zátora, pričom výstup (SAJ zo serializátora (5) je přivedený na vstup (A10) generátore(10) CRC a zároveň tiež na vstup (12B)hradlovacieho bloku (12) výstupu, na kto-rého další vstup (12 A) je připojený výstup(10A) z generátota (10) CRC, zatlal' čo prvývstup (A7) uvolňovacieho bloku (7) vysie-lača je připojený k výstupu (3A) Stavovéhoregistra (3) vysielača, ako aj k vstupu (A4)bloku (4) sledovania cyklov vysielača, dru-hý vstup (B7) je připojený k výstupu (2C)dátového registra (2) vysielača, třetí vstup(C7) je spojený s výstupom (2B) dátovéhoregistra vysielača, štvrtý vstup (D7) uvol-ňovacieho bloku (7) vysielača je spojený svýstupom (9A) čítača (9) vyslaných bitov,ktorý je zároveň přivedený na vstup (C8)hradlovacieho bloku (8) čítača, ako aj navstup (C4) bloku (4) sledovania cyklov vy-sielača a ďalej na vstup (ΑΘ) bloku (8) zá- 229537 10 pisu serializátora a na vstup (All) prepína-cieho bloku (11), pričom na druhý vstup(Bil) prepínacieho bloku (11), je připoje-ný výstup (7C) uvolňovacieho bloku (7) vy-sielača, ktorého ďalší vstup (7A) je spojenýso vstupom (A8) hradlovacieho bloku (8)čítača a ďalší výstup (7B) je připojený kdruhému vstupu (B8) hradlovacieho bloku (8) čítača, ktorého výstup (8A) je připoje-ný k vstupu (A9) a výstup (8B) k vstupu(B9) čítača (9) vyslaných bitov, zatial čovýstup (11A) prepínacieho bloku (11) jespojený so vstupom (12C) hradlovaciehobloku (12) výstupu, ktorého výstup (A12)je připojený k vstupu (14A) bloku (14) pre-vodníkov úrovní a výstup (11B) prepínacie-ho bloku (11) je připojený jednak k vstupu(12D) hradlovacieho bloku (12) výstupu akoaj k vstupu (E7) uvolňovacieho bloku (7)vysielača a k vstupu (C9) čítača (9) vysla-ných bitov, ktorého posledný vstup (D9) jespojený s výstupom (C13) časovacieho blo-ku (13) vysielača, pričom jeho ďalší výstup(B13) je spojený so vstupom (F7) uvolňo-vacieho bloku (7) vysielača ako aj so vstu-pom (B6) bloku (6) zápisu serializátora avýstup (A13) bloku (13) časovania vysiela-ča je připojený k vstupu (BIO) generátore(10) CRC a tiež k vstupu (B4) bloku (4)sledovania cyklov vysielača, ktorého výstup(4A) je spojený so vstupom (A3) stavovéhoregistra (3) vysielača, pričom blok (14)prevodníkov úrovní je svojim výstupom (14D)spojený so vstupom (A15) bloku (15) ge-nerovania CRC a so vstupom (A19) deseria-lizátora (19), ktorého výstupy (19B) sú spo-jené so vstupmi (A17) dátového registra(17) prijímača a výstupy (19A) so vstupmi(A20) komparátora (20), ktorého vstupy(B20) sú spojené s výstupmi (16B) registra(16) stavov a parametrov a výstup (20A) sovstupmi (A21) I. bloku (21) synchronizáciea (C22) II. bloku (22) synchronizácie, pri- čom I. blok (21) synchronizácie je svojimvýstupom (21A) spojený so vstupmi (A22) II. bloku (22) synchronizácie a (A23) bloku (23) čítania přijatých znakov, z ktorého vý-stup (23A) je spojený so vstupom (D22) II.bloku (22) synchronizácie a so vstupmi(B25) bloku (25) zápisu a (B27) bloku (27)povolenia aktivnosti a jeho ďalší vstup(A27) je spojený so vstupom (A25) bloku(25) zápisu a s výstupom (22A) z II. bloku(22) synchronizácie, zatial’ čo výstup (28A)bloku (28) časovania prijímača je spojenýso vstupom (B15) bloku (15) generovaniaCRC a dalšími vstupmi (B19) deserializátora (19) a (B23) bloku (23) čítača přijatýchznakov, pričom výstup (28B) bloku (28) ča-sovania prijímača je spojený so vstupom(C25) bloku (25) zápisu a so vstupom (C24)bloku (24) dátovej dostupnosti prijímača avýstup (28C) bloku (28) časovania prijíma-ča je spojený so vstupom (B26) bloku (26)aktivnosti prijímača a posledný výstup (28D)bloku (28) časovania prijímača je spojenýso vstupom (C15) bloku (15) generovaniaCRC, ktorého výstup (15A) je spojený sovstupom (C17) dátového registra (17) pri-jímača a výstup (18A) z dalšieho bloku re-gistru (18) stavov prijímača je spojený sovstupom (A24) bloku (24) dátovej dostup-nosti prijímača a so vstupmi (B21) I. bloku(21) synchronizácie a (B22) II. bloku (22)synchronizácie, pričom další výstup (18C)z registra (18) stavov prijímača je spojenýso vstupom (D25) bloku (25) zápisu a sovstupmi (C27) bloku (27) povolenia aktiv-nosti, z ktorého výstup (27A) je spojený sovstupom (A26) bloku (26) aktivnosti prijí-mača a jeho výstup (26A) je spojený sovstupom (C18) registra (18) stavov prijíma-ča a blok (25) zápisu je svojim výstupom(25B) spojený so vstupom (B17) dátovéhoregistra (17) prijímača. 1 list výkresov
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| CS801982A CS229537B1 (sk) | 1982-11-11 | 1982-11-11 | Zapojenie synchrónneho adaptora - D |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| CS801982A CS229537B1 (sk) | 1982-11-11 | 1982-11-11 | Zapojenie synchrónneho adaptora - D |
Publications (1)
| Publication Number | Publication Date |
|---|---|
| CS229537B1 true CS229537B1 (sk) | 1984-06-18 |
Family
ID=5430228
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| CS801982A CS229537B1 (sk) | 1982-11-11 | 1982-11-11 | Zapojenie synchrónneho adaptora - D |
Country Status (1)
| Country | Link |
|---|---|
| CS (1) | CS229537B1 (cs) |
-
1982
- 1982-11-11 CS CS801982A patent/CS229537B1/cs unknown
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| CA1117192A (en) | Clock system having a dynamically selectable clock period | |
| TW357488B (en) | Glitch-free clock enable circuit and method for providing a glitch-free clock signal | |
| US6989695B2 (en) | Apparatus and method for reducing power consumption by a data synchronizer | |
| CN101114898B (zh) | 窄带通信系统的帧同步电路 | |
| WO2001013285A3 (en) | Synchronous circuit synthesis using an asynchronous specification | |
| CA1321030C (en) | Programmable data transfer timing | |
| CN111835497B (zh) | 一种基于fpga的光纤数据传输精确时间同步方法 | |
| KR100711131B1 (ko) | 복수의 클록 도메인을 구비한 시스템을 위한 데이터 전송 장치 | |
| JP3508625B2 (ja) | 低消費電力ディジタル論理回路 | |
| DE69429211T2 (de) | Ein gemischtes analoges/digitales Bussystem mit zwei Leitungen und eine Master-Station und Slave-Station für den Einsatz in einem solchen System | |
| EP0235303A4 (en) | System for adjusting clock phase. | |
| CS229537B1 (sk) | Zapojenie synchrónneho adaptora - D | |
| JPS6388926A (ja) | クロック装置 | |
| JPH06195476A (ja) | マイクロコントローラを組入れる集積回路およびそれによる電力消費を減じるための方法 | |
| US4993023A (en) | Apparatus for providing multiple controller interfaces to a standard digital modem and including multiplexed contention resolution | |
| JPS6337395A (ja) | 電子楽器 | |
| US6587954B1 (en) | Method and interface for clock switching | |
| EP0209313A2 (en) | Clock synchronization circuit for a timer | |
| US4975911A (en) | Interface circuit for data transmission between a microprocessor system and a time-division-multiplexed system | |
| US5023870A (en) | Interface circuit for data transmission between a microprocessor system and a time-division-multiplexed system | |
| CN203376748U (zh) | 单总线接收逻辑结构 | |
| JPS5567834A (en) | Trace system for communication control unit | |
| SU1481779A1 (ru) | Устройство дл сопр жени процессора с пам тью | |
| CA1322032C (en) | Serial data handling circuit | |
| SU1334155A1 (ru) | Коммутатор каналов |