CS225928B1 - Startovací obvod dvoufázového generátoru s periodickým obnovováním počátečních podmínek - Google Patents
Startovací obvod dvoufázového generátoru s periodickým obnovováním počátečních podmínek Download PDFInfo
- Publication number
- CS225928B1 CS225928B1 CS482481A CS482481A CS225928B1 CS 225928 B1 CS225928 B1 CS 225928B1 CS 482481 A CS482481 A CS 482481A CS 482481 A CS482481 A CS 482481A CS 225928 B1 CS225928 B1 CS 225928B1
- Authority
- CS
- Czechoslovakia
- Prior art keywords
- input
- terminal
- output
- resistor
- integrator
- Prior art date
Links
Landscapes
- Amplifiers (AREA)
- Oscillators With Electromechanical Resonators (AREA)
Description
Vynález se týká startovacího obvodu dvoufázového generátoru s periodickým obnovováním počátečníoh podmínek.
Pro nasazení kmitů zpětnovazebního generátoru RC je nutné, aby při počátečníoh podmínkách po zapnutí přístroje byla splněna podmínka nadjednotkového přenosu obvodu zpětné vazby pro malé signály. Pro zvolenou velikost amplitudykmitů musí být vhodným opatřením zajiStěno, aby zpětná vazba byla pro tuto amplitudu přesně jednotková. K tomu jsou používány nelineární prvky nebo různé formy zpětnovazebních smyček. Nastavíme-li z důvodů zabezpečení počátečníoh podmínek pro nasazení kmitů konstantní nadjednotkovou zpětnou vazbu u generátoru RC s periodiokým obnovováním počátečníoh podmínek, pak po ustálení kmitů je nelineární zkreslení vyšší než je nezbytné pro udržení stabilních harmonických kmitů. Nelineární a nemrlstivní prvky vnáší do generovaného napětí nelineární zkreslení, zpětnovazební smyčky způsobují obtíže s dobou ustálení a komplikují zapojení.
Tyto dosavadní nevýhody odstraňuje startovaoí obvod dvoufázového generátoru β periodiokým obnovováním počátečníoh podmínek sestávajícího z invertoru a prvního a druhého integrátoru, přičemž invertujíoí vstup prvního operačního zesilovače je přes sedmý odpor spojen s jezdcem proměnného odporu, jehož jedna svorka je spojena se společnou svorkou a druhá svorka je spojena jednak s výstupem prvního integrátoru a vstupem druhého integrátoru a jednak a první svorkou řízeného spínače, který je spojen druhou svorkou s inver225 928
225 928 tujíoím vstupem druhého operačního zesilovače a řídící svorkou s výstupem řídioího obvodu, přičemž vstup řídioího napétí je spojen přes Šestý odpor s invertujípím vstupem třetího operačního zesilovače, jehož výstup je spojen s prvním vstupem komparátoru, jehož druhý vstup je spojen se společnou svorkou podle vynálezu, jehož podstatou je, že výstup komparátoru je spojen e prvním vstupem logiokého obvodu implikace, jehož druhý vstup je spojen jednak přes první kondenzátor se společnou svorkou a jednak přes první odpor s napájeoím zdrojem, přičemž výstup logiokého obvodu implikaoe je spojen se vstupem řídioího obvodu pro ovládání řízeného spínače.
Zapojení podle přihlášky vynálezu umožňuje dosáhnout zpoždění prvního nulovaoího umpulzu, který je generován teprve po odeznění přeohodovýoh jevů, vznikajíoíoh po připojení napájeoíoh napětí na operační zesilovače při zapnutí. Tím je možná nastavit konstantní zpětnou vazbu určujíoi podmínky kmitání u dvoufázového generátoru RC s periodiokým obnovováním počátečních podmínek na optimální velikost, zajištující nejmenší nelineární zkreslení.
Vynález blíže objasní výkres, na němž je znázorněn startovaoi obvod dvoufázového generátoru RC s periodiokým obnovováním počátečních podmínek.
Dvoufázový generátor RC sestává z invertoru 20. prvního a druhého integrátoru 21. 22. Invertor 20 je tvořen druhým odporem £, třetím odporem 10 a prvním operačním zesilovačem
6. První integrátor 21 je tvořen čtvrtým odporem 11, druhým kondenzátorem 12 a druhým operačním zesilovačem £. Druhý integrátor 22 sestává z pátého odporu 13. třetího kondenzátoru 14 a třetího operačního zesilovače 8. Invertujíoí vstup prvního operačního zesilovače 6 je spojen přes sedmý odpor 1J s jezdcem proměnného odporu 18, jehož jedna svorka je spojena se společnou svorkou 24· Druhá svorka proměnného odporu 18 je spojena jednak s výstupem prvního integrátoru 21 a se vstupem druhého integrátoru 22 a jednak s prvni svorkou řízeného spínače 19. který je druhou svorkou spojen s invertujíoím vstupem druhého operačního zesilovače Řídicí svorka řízeného spínače 19 je spojena s výstupem řídioího obvodu jehož vstup je spojen a výstupem logiokého obvodu 2 implikaoe. Vstup řídioího napětí 16 je přes šestý odpor 15 spojen s invertujíoím vstupem třetího operačního zesilovače 8, jehož výstup je spojen s prvním vstupem komparátoru £. Druhý vstup komparátoru £ je spojen ee společnou svorkou 24. Výstup komparátoru £ je spojen s první svorkou logiokého obvodu 2 implikaoe, jehož druhý vstup je spojen jednak přes první kondenzátor 1 se společnou svorkou 24 a jednak přes první odpor 1 s napájecím zdrojem 23.
Zapojení podle vynálezu praouje takto:
V ustáleném stavu jsou na výstupech invertoru 20. prvního Integrátoru 21 a druhého integrátoru 22 harmonioká napětí. Napětí na výstupu druhého integrátoru 22 je fázově posunuté o 90° proti napětí na výstupu prvního integrátoru 21. Z toho plyne, že v okamžiku průchodu napětí na výstupu druhého integrátoru 22 nulou je napétí na výstupu prvního integrátoru 21 ve vrcholové hodnotě einusovky. Vlivem řídioího napětí přivedeného na vstup řídicího napětí 16, který je připojen přes šeetý odpor 15 na invertujíoí vstupní svorku třetího zesilovače 8 je napětí na výstupu prvního integrátoru 21 posunuté o stejnosměrnou
225 928 složku, Jejíž velikost je rovna hodnotě napětí na vstupu řídicího napětí 16. Vzhledem k fázovému posuvu napětí na výstupech obou integrátorů má být v době, kdy prochází napětí na výstupu druhého integrátoru 22 nulou v kladném nebo záporném směru, hodnota napětí na výstupu prvního integrátoru 21 rovna nule nebo rovna dvojnásobku velikosti napětí na vstupu řídioího napětí 16. Okamžik průohodu nulou výstupního napětí druhého integrátoru 22 ve vhodném směru je snímán komparátorem £, který přes logický obvod 2 implikace a řídicí obvod 2 ovládá spínač 19. který v tomto okamžiku krátkodobě sepne a vybije případný zbytkový náboj na druhém kondenzátoru 12 druhého integrátoru 21. Při zapnutí napájecích zdrojů je dosaženo zpoždění prvního nulovaoího impulzu tím, že první nulovací impulz projde logickým obvodem 2 implikace se zpožděním, určeným dobou nabíjení prvního kondenzátoru 2 přes první odpor 1 z napájecího zdroje 23. Tím je dosaženo zpoždění nulového impulzu za odeznění přeohodových jevů po zapnuti napájecích zdrojů a generátor začne praoovat v optimálním režimu a minimální hodnotou nelineárního zkreslení.
Zapojení umožňuje dosažení velmi malého nelineárního zkreslení při velmi vysoké stabilitě amplitudy, např. při použití běžných prvků na kmitočtu 1 kHz zkreslení menší než 0,002 % při stabilitě amplitudy lepší než 0,005 %· Umožňuje snížit hodnotu nelineárního zkreslení o 1 až 2 řády.
Zapojení je vhodné pro dvoufázové generátory RG s periodickým obnovováním počátečních podmínek.
Claims (1)
- Startovací obvod dvoufázového generátoru s periodickým obnovováním počátečníoh podmínek sestávajícího z invertoru a prvního a druhého Integrátoru, přičemž invertujíoí vstup prvního operačního zesilovače je přes sedmý odpor spojen s jezdcem proměnného odporu, jehož jedna svorka je spojena se společnou svorkou a druhá svorka je spojena jednak s výstupem prvního integrátoru a vstupem druhého integrátoru a jednak s první svorkou řízeného spínače, který je spojen druhou svorkou s invertujíoím vstupem druhého operačního zesilovače a řídioí svorkou s výstupem řídioího obvodu, přičemž vstup řídicího napětí je spojen přes šestý odpor s invertujícím vstupem třetího operačního zesilovače, jehož výstup je spojen s prvním vstupem komparátoru, jehož druhý vstup je spojen se společnou svorkou, vyznačené tím, že výstup komparátoru (4) je spojen s prvním vstupem logického obvodu (3) implikace, jehož druhý vstup je spojen jednak přes první kondenzátor (2) se společnou svorkou (24) a jednak přes první odpor (1) s napájecím zdrojem (23), přičemž výstup logického obvodu (3) implikace je spojen se vstupem řídioího obvodu (5) pro ovládání řízeného spínače.
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| CS482481A CS225928B1 (cs) | 1981-06-25 | 1981-06-25 | Startovací obvod dvoufázového generátoru s periodickým obnovováním počátečních podmínek |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| CS482481A CS225928B1 (cs) | 1981-06-25 | 1981-06-25 | Startovací obvod dvoufázového generátoru s periodickým obnovováním počátečních podmínek |
Publications (1)
| Publication Number | Publication Date |
|---|---|
| CS225928B1 true CS225928B1 (cs) | 1984-03-19 |
Family
ID=5391846
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| CS482481A CS225928B1 (cs) | 1981-06-25 | 1981-06-25 | Startovací obvod dvoufázového generátoru s periodickým obnovováním počátečních podmínek |
Country Status (1)
| Country | Link |
|---|---|
| CS (1) | CS225928B1 (cs) |
-
1981
- 1981-06-25 CS CS482481A patent/CS225928B1/cs unknown
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| US5592128A (en) | Oscillator for generating a varying amplitude feed forward PFC modulation ramp | |
| TWI294720B (en) | Triangular wave generating circuit used in a class-d amplifier | |
| US20090273330A1 (en) | Merged ramp/oscillator for precise ramp control in one cycle pfc converter | |
| US5712777A (en) | Voltage multiplier with linearly stabilized output voltage | |
| KR970067266A (ko) | 위상 에러 신호 발생기 | |
| JPS603098A (ja) | 電圧電流変換回路 | |
| Wu et al. | Multiphase sinusoidal oscillator using second-generation current conveyors | |
| CN102118148A (zh) | 一种振荡器 | |
| EP2426819A1 (en) | Sawtooth oscillator having controlled endpoints and methodology therefor | |
| US10938356B2 (en) | Integration circuit and method for providing an output signal | |
| CN117856612A (zh) | 功率变换器及其斜坡信号产生电路 | |
| US20060043952A1 (en) | Spring modulation with fast load-transient response for a voltage regulator | |
| CS225928B1 (cs) | Startovací obvod dvoufázového generátoru s periodickým obnovováním počátečních podmínek | |
| US7123179B1 (en) | Apparatus and method for duty cycle conversion | |
| JPH0774562A (ja) | 時分割多重信号伝送用の伝送システムおよび送信機ならびに制御ループ | |
| US4532435A (en) | Pulse width modulator having nonlinear transfer function | |
| KR840006108A (ko) | 아날로그형 신호-펄스형 신호변환장치 | |
| JP3312763B2 (ja) | 電圧印加電流測定回路 | |
| CN111682863A (zh) | 一种输出幅度稳定的三角波产生电路 | |
| JP3671773B2 (ja) | 発振回路 | |
| SU1464150A1 (ru) | Импульсный стабилизатор напр жени с плавным запуском | |
| SU1596351A1 (ru) | Элемент с управл емым сопротивлением | |
| KR100191781B1 (ko) | 데이타등화장치 | |
| SU1596424A1 (ru) | Устройство стабилизации тока однотактного вторичного источника питани | |
| KR940008192B1 (ko) | 듀티 50%을 갖는 주파수 체배기 |