CS225521B1 - Zapojení pro řízení ukazovátka v zobrazovacích jednotkách - Google Patents

Zapojení pro řízení ukazovátka v zobrazovacích jednotkách Download PDF

Info

Publication number
CS225521B1
CS225521B1 CS581782A CS581782A CS225521B1 CS 225521 B1 CS225521 B1 CS 225521B1 CS 581782 A CS581782 A CS 581782A CS 581782 A CS581782 A CS 581782A CS 225521 B1 CS225521 B1 CS 225521B1
Authority
CS
Czechoslovakia
Prior art keywords
input
output
circuit
address
time base
Prior art date
Application number
CS581782A
Other languages
English (en)
Inventor
Jiri Ing Znamenacek
Alois Ing Trhlin
Zdenek Ing Rames
Pravdomil Ing Lang
Original Assignee
Jiri Ing Znamenacek
Trhlin Alois
Zdenek Ing Rames
Lang Pravdomil
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Jiri Ing Znamenacek, Trhlin Alois, Zdenek Ing Rames, Lang Pravdomil filed Critical Jiri Ing Znamenacek
Priority to CS581782A priority Critical patent/CS225521B1/cs
Publication of CS225521B1 publication Critical patent/CS225521B1/cs

Links

Landscapes

  • Controls And Circuits For Display Device (AREA)

Description

Vynález se týká zapojení pro řízení ukazovátka v zobrazovacích jednotkách.
Zobrazovací jednotky s možným zápisem abecedně-číslicových znaků, jako jsou například zobrazovací jednotky typu inteligentních terminálů nebo edičních jednotek, jsou obvykle vybaveny ukazovátkem, jehož polohou na ploše obrazovky je určeno místo zápisu abecedně-číslicového znaku do paměti obrazu.
Ukazovátko v dosavadní formě se řídí obvody, porovnávajícími okamžitou adresu místa zobrazování v paměti obrazu s adresou pevně přivedenou na zvláštní adresový vstup obvodu pro řízení ukazovátka. Při shodě obou adres se vytvoří obraz ukazovátka. Velkou nevýhodou tohoto způsobu řízení je potřeb® porovnávacího obvodu pro adresové slovo velké'délky. Tento se většinou realizuje spojením integrovaných obvodů typu Exclusive-or s následným součinem. Vyhodnocovací obvod obsahuje další kombinační logické obvody. Oelkově je tento způsob jednak náročný na množství pouzder integrovaných obvodů, jednak na místo a příkon proudu. S větším množstvím pouzder roste pracnost při montáži a zároveň se zmenšuje spolehlivost zařízeni v provozu.
Tyto nedostatky odstraňuje zapojení pro řízení ukazovátka v zobrazovacích jednotkách podlá vynálezu, u kterého je první adresovací vstup přepínacího obvodu spojen s adresovým vstupem zapojení, jehož synchronizační výstup je spojen s prvním výatupem časové základny, jejíž třetí výstup je spojen se třetím vstupem součtového obrazového obvodu, jehož výstup je spojen s obrazovým výstupem zapojení, jehož obrazový vstup je spojen se druhým vstupem součtového obrazového obvodu. Podstata vynálezu spočívá v tom, že adresový výstup časové základny je spojen s druhým adresovacím vstupem přepínacího obvodu. Výstup přepínacího obvodu je spojen s adresovacím vstupem adresovaného pamětového obvodu. Výstup adresovaného pamětového obvodu je spojen s pamětovým vstupem vyrovnávacího pamětového obvodu, jehož druhý výatup je spojen s prvním vstupem součtového
- 3 225 521 obrazového obvodu as prvním vstupem malovacího obvodu. Druhý vstup nulovacího obvodu je spojen se čtvrtým výstupem časové základny, jejíž druhý výstup je spojen se vstupem zápisového obvodu. Výstup zápisového obvodu je spojen s prvním vstupem^oučtového zápisového obvodu, jehož druhý vstup je spojen s výstupem nulovacího obvodu. Výstup součtového zápisového obvodu je spojen se zápisovým vstupem adresová·* ného paměťového obvodu, jehož paměťový vstup je spojen s prvním výstupem vyrovnávacího paměťového obvodu. Změnový vstup vyrovnávacího paměťového obvodu je spojen s pátým výstupem časové základny, jejíž šestý výstup je spojen s přepínacím vstupem přepínacího obvqdu.
Výhodou tohoto zapojení je jednoduché obvodové uspořádání a úsporai integrovaných obvodů. Výhodou je také sloučení adresového řízení ukazovátka, s adresovým řízením paměti, což umožňuje jednodušší napojení na řídící mikropočítač.
Přiklad zapojení podle vynálezu je znázorněn v blokovém schématu na připojeném výkresu.
Jednotlivé bloky zapojení je možno charakterizovat takto.
Časová základna 1 je vytvořena z paměťových a kombinačních logických prvků. Slouží k vytváření všech potřebných signálů. Jsou to signály sinchronizační, nulovací a zápisové.
Adresovaný paměťový obvod 2 tvoří paměťové prvky s možným zápisem. Zajišťuje zaznamenáni adresy ukazovátka.
Vyrovnávací paměťový obvod 2 ΐθ vytvořen z paměťových prvků. Přebírá informaci o ukazovátku z adresovaného paměťového obvodu 2_ a současně tuto informaci v adresovaném paměťovém obvodu 2_ po vlastním zaznamenání ruší.
Součtový obrazový obvod 4 je vytvořen z kombinačních logických prvků. Směšuje vnější obrazový signál s obrazem ukazovátka.
Nulovací obvod 2 J® vytvořen z kombinačních logických prvků. Vytváří nulovací impuls po zápisu informace o ukazovátku ve vyrovnávacím paměťovém obvodu J.
Invertující zápisový obvod 6. je vytvořen z kombinačních logických prvků. Vytváří zápisový impuls adresy ukazovátka.
Součtový zápisový obvod ]_ je tvořen z kombinačních logických prvků. sečítá impulsy zápisové a nulovací.
Přepínací obvod 8 je vytvořen z kombinačních logických prvků. Přepíná vnější stranu ukazovátka nebo vnitřní adresu ukazovátka na
- 4 adresovací vstup 21 adresovaného paměťového obvodu 2, 225 521
Zapojení pro řízení ukazovátka v zobrazovacích jednotkách je provedeno takto: První adresovací vstup 81 přepínacího obvodu 8 je spojen s adresovým vstupem 92 zapojení. Synchronizační výstup 91 zapojení je spojěn s prvním výstupem 11 Časové základny 1. Třetí výstup 13 časové Základny 1 je spojen se třetím vstupem 43 součtového obrazového obvodu 4;, jehož výstup 44 je spojen s obrazovým výstupem
9,4 zapojení. Obrazový vstup 93 zapojení je spojen se druhým vstupem 42 součtového obrazového obvodu 4. Adresový výstup 17 časové základny 1 je spojen se druhým adresovacím vstupem 82 přepínacího obvodu 8t Výstup 84 přepínacího obvodu 8 je spojen s adresovacím vstupem 21 adresovaného paměťového obvodu 2, Výstup 23 adresovaného paměťového obvodu £ je spojen s paměťovým vstupem 32 vyrovnávacího paměťového obvodu 3· Druhý výstup 34 vyrovnávacího paměťového obvodu 3. je spojen s prvním vstupem 41 součtového obrazového obvodu 4 a s prvním vstupem 53 nulovacího obvodu 2* Druhý vstup 52 nulovacího obvodu 2 ΰθ spojen se čtvrtým vstupem 14 časové základny _1. Druhý vstup 12 časové základny 1 je spojen se vstupem 61 invertují čího zápisového obvodu 6>. Výstup 62 invertují čího zápisového obvodu 6, je spojen s prvním vstupem 71 součtového zápisového obvodu 7,. Druhý vstup 72 součtového zápisového obvodu 7 je spojen s výstupem 51 nulovacího obvodu 2* Výstup 73 součtového zápisového obvodu 7 je spojen se zápisovým vstupem 22 adresovaného pamětového obvodu £. Painětový vstup 24 adresovaného paměťového obvodu £ je spojen s prvním výstupem 33 vyrovnávacího paměťového obvodu 3. Změnový vstup 31 vyrovnávacího paměťového obvodu je spojen s pátým výstupem 15 časové základny 1. 2estý výstup 16 časové základny 1 je spojen s přepínacím vstupem 83 přepínacího obvodu 8.
Zapojení pracuje takto. Na adresový vstup 92 zapojení se přivede adresa ukazovátka a odtud přichází na první adresovací vstup 81 přepíhacího obvodu 8. Přepínacím signálem, který vychází z Časové základny 1 a to přes její šestý výstup 16 na přepínací vstup 83 přepínacího obvodu 8, se přepne adresa, ukazovátka z prvního adresovacího vstupu 81 přepínacího obvodu 8 na jeho výstup 84 a dále přechází adresovacím vstupem 2.1 adresovaného pamětového obvodu 2 do adresovaného paměťového obvodu Na tuto adresu se zapíše v adresovaném paměťovém obvodu 2 informace z jeho paměťového vstupu 24. Zápis se provádí impulsem vycházejícím ze druhého výstupu 12 časové základny 2 odkud jde na vstup 61 invertujícího zápisového obvodu 6. V invertujícím zápisovém obvodu 6 se vytvoří zápisový signál, který jde do součtového zápisového obvodu J přes jeho první vstup 71. Zde se sečte ε ostatními zápisovými signály a přechází přes výstup 73 součtového zá225 521 pásového obvodu 7 na zápisový vstup 22 adresovaného paměťového obvodu 2* jako zápisový signál, který dá impuls k zapsání informace z paměťového vstupu 24 adresovaného paměťového obvodu £ na adresu ukazovátka. Tato činnost probíhá v době zatemění obrazového snímku.
Potom časová základna 1 přes svůj šestý výstup 16 a přes- přepínací vstup 83 přepínacího obvodu 8 přepne výstup 84 přepínacího obvodu 8 na jeho první adresovací vstup 82. Adresování adresovaného paměťového obvodu 2. se provádí z adresového výstupu 17 časové základny 1 přes druhý adresovací vstup 82 přepínacího obvodu 8 a přes jeho výstup 84. Dojde-li ke shodě adresy ukazovátka zapsané v adresovaném paměťovém obvodu 2 s adresou časové základny 1, potom se informace o shodě objeví na výstupu 23 adresovaného paměťového obvodu £. Tato informace se přepisuje z výstupu 23 adresovaného paměťového obvodu £ na paměťový vstup 32 vyrovnávacího paměťového obvodu 3. Přepis se provádí změnovým impulsem, který vzniká v časové základně 1 a jde přes její pátý výstup 15 na změnový vstup 31 vyrovnávacího paměťového obvodu 2· Na druhém výstupu 34/ vyrovnávacího paměťového obvodu 3 se objeví informace o ukazovátku. Tato informace se přivádí na první vstup 41 součtového obrazového obvodu 4 a na první vstup 53 nulováčího obvodu V součtovém obrazovém obvodu 4 se informace o ukazovátku sečte s vnějším obrazovým signálem, který přichází na obrazový vstup 93 zapojení a odtud na druhý vstup 42 součtového obrazového obvodu 4. Sečtené signály jdou přes výstup 44 součtového obrazového obvodu 4, na obrazový výstup 94 zapojeni. Nulovací obvod synchronizuje časová základna 1 svým výstupem 14. Synchronizační signál přichází na druhý vstup 52 nulovacího obvodu 1. Impuls z výstupu 51 nulovacího obvodu £ přichází na druhý vstup 72 součtového zápisového obvodu 7. Z výstupu 73 součtového zápisového obvodu 7 jde tento signál na zápisový vstup 22 adresovaného paměťového obvodu 2, ve kterém zajistí zapsání informace přítomné na prvním výstupu 33 vyrovnávacího paměťového obvodu 3. do adresového paměťového obvodu £ přes jeho paměťový vstup 24. Tím se zruší informace o adrese ukazovátka v adresovaném paměťovém obvodu 2. a obnoví se až v následujícím zatemění obrazového snímku.
Vynálezu se využije při návrhu a realizaci jednotek s možným zápisem abecedně-číslicových znaků, zejména typu ediční jednotka, s obrazovkovým zobrazovačem.

Claims (1)

  1. PŘEDMĚT VYNÁLEZU
    225 521
    Zapojení pro řízení ukazovátka v zobrazovacích jednotkách, u kterého je první adresovací vstup přepínacího obvodU spojen s adresovým vstupem zapojení, jehož synchronizační výstup je spojen s prvním výstupem časové základny, jejíž třetí výstup je spojen se třetím vstupem součtového obrazového obvodu, jehož výstup je spojen s obrazovým výstupem zapojení, jehož obrazový vstup je spojen se druhým vstupem součtového obrazového obvodu, vyznačující se tím, že adresový výstup (17) časové základny (1) je spojen se druhým adresovacím vstupem (82) přepínacího obvodu (8), jehož výstup (84) je spojen s adresovacím vstupem (21) adresovaného paměťového .obvodu (2), jehož výstup (23) je spojen s paměťovým vstupem (32) vyrovnávacího paměťového obvodu (3), jehož druhý výstup (34) je spojen s prvním vstupem (41) součtového obrazového obvodu (4) a s prvním vstupem (53) nulovacího obvodu (5), jehož druhý vstup (52) je spojen se čtvrtým výstupem (14) časové základny (1), jejíž druhý výstup (12) je spojen se vstupem (61) invertujíčího zápisového obvodu (6), jehož výétup (62) je spojen s prvním vstupem (71) součtového zápisového obvodu (7), jehož druhý vstup (72) je spojen s výstupem (51) nulovacího obvodu (5), a výstup (73) součtového zápisového obvodu (7) je spojen se zápisovým vstupem (22) adresovaného paměťového obvodu (2), jehož, paměťový vstup (24) je spojen s prvním výstupem (33) vyrovnávacího paměťového obvodu (3), jehož změnový vstup (31) je spojen s pátým výstupem (15) časové základny (1), jejíž šestý výstup (16) je spojen s přepínacím vstupem (83) přepínacího obvodu (8).
CS581782A 1982-08-04 1982-08-04 Zapojení pro řízení ukazovátka v zobrazovacích jednotkách CS225521B1 (cs)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CS581782A CS225521B1 (cs) 1982-08-04 1982-08-04 Zapojení pro řízení ukazovátka v zobrazovacích jednotkách

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CS581782A CS225521B1 (cs) 1982-08-04 1982-08-04 Zapojení pro řízení ukazovátka v zobrazovacích jednotkách

Publications (1)

Publication Number Publication Date
CS225521B1 true CS225521B1 (cs) 1984-02-13

Family

ID=5403787

Family Applications (1)

Application Number Title Priority Date Filing Date
CS581782A CS225521B1 (cs) 1982-08-04 1982-08-04 Zapojení pro řízení ukazovátka v zobrazovacích jednotkách

Country Status (1)

Country Link
CS (1) CS225521B1 (cs)

Similar Documents

Publication Publication Date Title
KR950004854B1 (ko) 반도체 메모리 장치
EP0388001A3 (en) Testing method and apparatus for an integrated circuit
EP0291581A3 (en) Logic integrated circuit capable of simplifying a test
JPS5631154A (en) Memory device
CS225521B1 (cs) Zapojení pro řízení ukazovátka v zobrazovacích jednotkách
EP0105757B1 (en) Asynchronous semiconductor memory device
JPS5731084A (en) Sound output electronic device
US4931958A (en) Display system with fewer display memory chips
JPS56156978A (en) Memory control system
JPS5739438A (en) Input controlling system
JPS54161296A (en) Digital fare display unit
JPS6476486A (en) Memory ic
JPS5499581A (en) Arrangement decision device
JPS6429926A (en) Fifo circuit
JPS5775046A (en) Phose absorbing circuit
RU1798791C (ru) Устройство дл сопр жени интерфейсов
KR900008039B1 (ko) 멀티버스를 이용한 인터페이스 카드
JPH0432592B2 (cs)
SU1273935A1 (ru) Устройство дл вывода информации
EP0264740A3 (en) Time partitioned bus arrangement
SU1141394A1 (ru) Устройство дл ввода информации
KR900005905Y1 (ko) 어트리뷰트 램(Attribute RAM)제어회로
SU1280379A1 (ru) Устройство дл сопр жени ЭВМ в однородной вычислительной системе
JPH04192175A (ja) 画面表示装置
JPS5467350A (en) Stage tracer