CS213985B1 - Obvod pro realizaci více časových funkcí - Google Patents
Obvod pro realizaci více časových funkcí Download PDFInfo
- Publication number
- CS213985B1 CS213985B1 CS260280A CS260280A CS213985B1 CS 213985 B1 CS213985 B1 CS 213985B1 CS 260280 A CS260280 A CS 260280A CS 260280 A CS260280 A CS 260280A CS 213985 B1 CS213985 B1 CS 213985B1
- Authority
- CS
- Czechoslovakia
- Prior art keywords
- circuit
- input
- output
- flop
- nand
- Prior art date
Links
Landscapes
- Programmable Controllers (AREA)
Abstract
Vynález se týká obvodu pro realizaci více časových funkcí. Obvod obsahuje integrovaný programovatelný monostabilní klopný obvod, aktivační obvod, zábranový obvod, logický člen typu NAND, součtový člen, koncový člen, zpožšovací člen, nulovací obvod a dva programovací spoje. Obvod pro realizaci více časových funkcí najde uplatnění především v automatech pro řízení technologických celků.
Description
Vynález se týká obvodu pro realizaci více Sašových funkcí. Obvod obsahuje integrovaný programovatelný monostabilní obvod, aktivační obvod, zábranový obvod, logický člen typu NAND, součtový člen, koncový člen, zpožďovací člen, nulovací obvod a dva programovací spoje.
Dosud známá zapojení pro pealizaci více časových funkcí, například zpoždění konce signélu, omezení délky signálu, zpoždění začátku signálu, zpoždění sepnutí, realizace impulzu stavitelné délky, se musely realizovat pomocí známých časových spínačů a logických sítí. Přídavnými logickými obvody.ee musel řeěit definovaný stav obvodu po připojení napájecího napětí.
Uvedené nedostatky odstraňuje obvod pro realizaci více časových funkcí podle vynálezu. Jeho podstata spočívá v tom, že aktivační svorka je spojena se vstupem aktivačního obvodu, jehož výstup je připojen přes první programovací spoj na první vstup logického členu typu NAND. Jeho výstup je připojen, jednak na druhý programovací spoj, jednak na signálový vstup integrovaného programovatelného monostabilního klopného obvodu, jehož výstup je napojen na první vstup součtového členu, jehož výstup je přiveden na reléový koncový člen. Zábranová svorka je spojena se vstpem zábranového obvodu, jehož výstup je připojen, jednak na vstup zpožSovacího členu, jehož výstup je připojen na druhý vstup logického členu typu NAND, jednak na nulovací vstup integrovaného programovatelného monostabilního klopného obvodu, a dále na výstup nulovacího obvodu, jehož vstup je spojen s napájecí svorkou. Druhý programovatelný spoj je spojen s druhým vstupem součtového členu.
Obvod pro realizaci více časových funkcí podle vynálezu umožňuje jednoduchým zapojením realizovat řadu časových funkcí. Jednotlivé časové funkce ae volí naprogramováním obvodu. Obvod je vybaven dvěma vstupy, aktivačním a zábranovým, což zjednodušuje návrhy logických automatů, úsporou pomocných logických obvodů. Po připo jení napájecího napětí se obvod podle vynálezu nastavuje do definovaného stavu.
Na připojeném výkrese je blokově znázorněno příkladné provedeni obvodu pro realizaci více časových funkcí podle vynálezu.
Obvod pro realizaci více časových funkcí obsahuje integrovaný programovatelný monostábilní klopný obvod 70. aktivační obvod IQ. zábranový obvod 20, logický člen 40 typu NAND, součtový člen 80, koncový člen 90. zpožďovací člen 60, nulovací obvod 100 a dva programovací spoje 30.50. Aktivační svorka A je spojena se vstupem 11 aktivačního obvodu 10. .jeho výstup 12 je připojen přes první programovací spoj 30 na první vstup 41 logického členu 40 typu NAND.
Jeho výstup 43 je připojen, jednak na druhý programovací spoj 50. jednak na signálový vstup 71 integrovaného programovatelného mmnostabilního klopného obvodu 70. jehož výstup 73 je napojen na první vstup 81 součtového členu 80. jehož výatup 83 je připojen na reléový koncový člen 90. Zábranová svorka Z je spojena se vstupem 21 zábranového obvodu 20. Jeho výstup 22 je připojen, jednak na vstup 61 zpožďovacího členu 60. jehož výstup 62 je připojen
213985 2 na druhý vstup 42 logického členu 40 typu NAND, jednak na nulovací vstup 72 integrovaného programovatelného monostabilního klopného obvodu 70. a dále na výstup 102 nulovacího obvodu 100. jehež vstup 101 je spojen s napájecí svorkou U. Druhý programovatelný spoj 50 je spojen s druhým vstupem 82 součtového členu 80.
Je-li obvod pro realizaci více časových funkcí naprogramován tak, že první programovací spoj 30 je spojen a druhý programovací spoj 50 rozpojen, integrovaný programovatelný monostabllní klopný obvod 70 v režimu zpoždění impulzu, realizuje se funkce zpoždění začátku signálu a obvod pracuje následovně:
Po připojení napájecího napětí ha napájecí svorku U drží nulovací obvod 100 několik milisekund nulovací vstup 72 integrovaného programovatelného monostabilního klopného obvodu 70 na úrovni log. 0, tím se zabrání aktivování jeho výstupu 73. reléový koncový člen 90 nemůže být přes součtový člen 80 vybuzen, je tedy jednoznačně definován stav po zapnutí. Přivedením signálu na aktivační svorku A přechází výstup 12.aktivačního obvodu 10 ze stavu log. 0 do stavu log. 1. Tato úroveň je přes propojený první programovací spoj 30 přivedena na vstup 41 logického členu 40 typu NAND. Jelikož je i na druhém vstupu 42 logického členu 40 typu NAND úroveň log. 1, přechází jeho výstup 43 za stavu log. 1 do stavu log. 0. Přechodem úrovně je spouštěn integrovaný programovatelný monostabllní obvod JO. Po ukončeném časování předhází jeho výstup 73 do úrovně log, 1. Touto úrovní, přivedenou na první vstup 81 součtového členu 80, přejde jeho výstup 83 do úrovně log. 1 a vybudí reléový koncový člen £0. P:řivede-li se za tohoto stavu signál na zábranovou svorku Z, přejde výstup 22 zábranového obvodu 20z úrovně log. 1 do úrovně log. 0. Na úrovni log. 0 je též nulovací vstup 72 integrovaného programovatelného monostabilního klopného obvodu 70.
Jeho výstup 73 přechází též do úrovně log. 0 a koncový člen 90 je přes součtový člen 80 odbuzen. Na úrovni log. 0 je též vstup 61 zpožňovacího členu ,60. Po době jeho zpoždění, která je delší než doba přenosu integrovaného programovatelného monostabilního klopného Obvodu 70. přechází výstup 62 zpožďovacího členu 60 a druhý vstup 42 logického členu 40 typu NAND do úrovně log. 0. Výstup 43 logického členu 40 typu NAND přejde do stavu log. 1. Odpojením signálu za zábranové svořky Z přejde výstup 22 zábranového obvodu 20 opět do úrovně log. 1. Do úrovně log. 1 přechází též nulovací vstup 72 integrovaného programovatelného monostabilního klopného obvodu JO a vstup 61 zpožňovacího členu 60. Po době zpoždění přejde do stavu log. 1 i druhý vstup 42 logického členu 40 typu NAND, jeho výstup 43 a signálový vstup 71 Integrovaného programovatelného monostabilního klopného obvodu 70 přechází opět z úrovně log, 1 do úrovně log. 0, čímž je dán povel k opětnému časování naprogramované funkce.
Obdobně pracuje obvod pro realizaci více časových funkcí podle vynálezu ve funkci impulz stavitelné délky, omezení délky signálu a zpoždění zapnutí, podle naprogramování integrovaného programovatelného monostabilního klopného obvodu 70.
2 213985
Je-li obvod pro realizaci více časových funkcí naprogramován tak, že první programovací spoj 30 je rozpojen a druhý programovací spoj 50 je spojen, integrovaný programovatelný monostabilní klopný obvod JO je v režimu monosŽ8obilní klopný obved, to odpovídá funkci zpožděni konce signálu, obvod podle vynálezu pracuje následovně: přivedením signálu na zábranovou svorku Z přejde výstup 22 zábranového obvodu 20 a vstup 61 zpož3ovacího členu 60 do úrovně log. 0. Po době jeho zpoždění přejde i výstup 62 žpožSovaciho členu 60 a druhý vstup 42 logického členu JO typu.WAwD do úrovně log. Ó. Jelikož jeho první vstup 41 je na úrovni log. 1, přechází jeho výstup 43 do úrovně log. 1. Tato úroveň je přivedena přes propojený druhý programovatelný spoj 50 na druhý vstup 82 součtového členu 80, jehož výstup 83 vybudí reléový koncový člen 90. Po ukončení signálu na zábranové svorce 2 přejde výstup 22 zábranového obvodu 20 a vstup 61 zpožáovacího členu 60 do úrovně log. 1. Tím přejde i výstup 62 žpožSovaciho členu 60 a druhý vstup 42 logického členu JO typu NAND do úrovně log. 1. Výstup 43 logického členu JO typu NAND a signálový vstup 71 5 integrovaného programovatelného monostabilního klopného obvodu 70 přechází z úrovně log. 1 do úrovně log. 0, druhý vstup 82 součtového členu 80 ztrácí úroveň log. 1, ale současně se úroveň log. 1 objevuje na jeho prvním vstupu 81. proto výstup 83 součtového členu 80 .ie stále na úrovni log. 1 a koncový člen 9Ú je dále výbuzován. Po ukončení impulzu na výstupu 73 integrovaného programovatelného monostabilního klopného obvodu 70. jehož šíře je dána požadovanou dobou zpoždění konoe signálu, přejde výstup 73 integrovaného programovatelného monostabilního klopného obvodu JO do úrovně log. 0. První vstup.81 součtového členu 80přechází do úrovně log. 0 a jelikož i jeho druhý vstup 82 je na úrovni log. 0 je i na jeho výstupu 83 úroveň log. 0 a reléový koncový člen 90 je odbuzen.
Obvod pro realizaci více časových funkcí podle vynálezu najde uplatnění především v automatech pro řízení technologických celků.
Claims (1)
- PŘEDMĚT VY NÁLEZUObvod pro realizaci více časových funkcí, obsahující integrovaný programovatelný monostabilní klopný obvod, aktivační obvod, zábranový obvod, logický člen typu NAND, součtový člen, koncový člen, zpož3ovací člen, nulovaci obvod a dva programovací spoje, vyznačený t í m , že aktivační svorka (A) je spojena se vstupem (11) aktivačního obvodu (10), jehož výstup (12) je připojen přes první programovací spoj (30) na první vstup (41) logického členu (40) typu NAND, jehož výstup (43) je připojen, jednak na druhý programovací spoj (50), jednak na signálový vstup (71) integrovaného programovatelného monostabilního klopného obvodu.(70), jehož výstup (73) je napojen na první vatup (81) součtového členu (80), jehož výstup (83) je přiveden na reléový koncový člen (90), přičemž zábranová svorka (Z) je spojena se vstupem (21) zábranového obvodu (20), jehož výstup (22) je připojen, jednak na vetup (61) žpožSovaciho členu (60), jehož výstup (62) je připojen na druhý vstup (42) logického členu (40) typu NAND, jednak na nulovaci vstup (.72) integrovaného programovatelného monostabilního klopného obvodu (70), a dále na výstup (102) nulovaoiho obvodu (100), jehož vstup (101) je spojen s napájecí svorkou (U), přičemž druhý programovatelný spoj (50) je spojen s druhým vstupem (82) součtového členu (80).
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| CS260280A CS213985B1 (cs) | 1980-04-15 | 1980-04-15 | Obvod pro realizaci více časových funkcí |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| CS260280A CS213985B1 (cs) | 1980-04-15 | 1980-04-15 | Obvod pro realizaci více časových funkcí |
Publications (1)
| Publication Number | Publication Date |
|---|---|
| CS213985B1 true CS213985B1 (cs) | 1982-04-09 |
Family
ID=5363625
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| CS260280A CS213985B1 (cs) | 1980-04-15 | 1980-04-15 | Obvod pro realizaci více časových funkcí |
Country Status (1)
| Country | Link |
|---|---|
| CS (1) | CS213985B1 (cs) |
-
1980
- 1980-04-15 CS CS260280A patent/CS213985B1/cs unknown
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| US5349343A (en) | Flexible module interconnect system | |
| US4899070A (en) | Bit line sense amplifier for programmable logic devices | |
| US4761570A (en) | Programmable logic device with programmable signal inhibition and inversion means | |
| CS213985B1 (cs) | Obvod pro realizaci více časových funkcí | |
| US6119175A (en) | On-chip communication circuit and protocol for microcontroller-based ASICs | |
| WO2002086723A3 (en) | Emulator with switching network connections | |
| KR890017704A (ko) | 스페어컬럼(column) 선택방법 및 회로 | |
| WO1998011474A3 (en) | Controller for controlling a plurality of electrical devices | |
| US5060134A (en) | Action direction port expansion circuit and system | |
| KR100431524B1 (ko) | 프로그래머블 지연 회로 | |
| MXPA94005782A (es) | Sistema de control de alimentacion hacia adelante,metodo y modulo de control. | |
| CS241357B1 (cs) | Zapojení pro přepínání řízených funkcí z jednoho ovládacího obvodu na druhý obvod | |
| EP0228156A3 (en) | Test system for vlsi circuits | |
| SU1182632A1 (ru) | Триггерное устройство | |
| SU1422366A1 (ru) | Резервированный триггер | |
| JPH0241260B2 (cs) | ||
| CS256223B1 (cs) | Zapojeni pro ovládání spínacích prvků mikropočítačem | |
| CS255207B1 (cs) | Elektronický obvod pro ovládáni vybraného objektu soustavy | |
| SU1522427A1 (ru) | Коммутирующее устройство | |
| JPH029372Y2 (cs) | ||
| SU947865A1 (ru) | Устройство дл управлени подключением резервных блоков | |
| KR950003378Y1 (ko) | 인터페이스 회로 | |
| CS210187B1 (cs) | Zapojení pro ovládáni pulsně regulovaných zdrojů | |
| SU1451817A1 (ru) | Устройство управлени переключателем с двум взаимно-блокированными выходами | |
| CS199837B1 (cs) | Zapojení řetězce zpožďovací cl, článku |