CS211762B1 - Zapojení k oddělování řádkových a snímkových synchronizačních impuisů z televizní synchronisační směsi - Google Patents
Zapojení k oddělování řádkových a snímkových synchronizačních impuisů z televizní synchronisační směsi Download PDFInfo
- Publication number
- CS211762B1 CS211762B1 CS60480A CS60480A CS211762B1 CS 211762 B1 CS211762 B1 CS 211762B1 CS 60480 A CS60480 A CS 60480A CS 60480 A CS60480 A CS 60480A CS 211762 B1 CS211762 B1 CS 211762B1
- Authority
- CS
- Czechoslovakia
- Prior art keywords
- flop
- output
- flip
- monostable flip
- connection
- Prior art date
Links
Landscapes
- Synchronizing For Television (AREA)
Abstract
Účelem vynálezu je zvýšit spolehlivost oddělováni řádkových a snímkových synchronizačních impulsů určených k řízení číslicové části televizních okruhů při současném zjednodušení návaznosti na číslicové integrované obvody. Podstatou zapojení je, že vstupní svorka zapojení je spojena s datovým vstupem klopného obvodu typu D a se vstupy prvního a druhého monostabilního klopného obvodu. Výstup prvního monostabilního klopného obvodu je spojen s hodinovým vstupem klopného obvodu typu I), jehož výstup je spojen s první výstupní svorkou zapojení. Druhá výstupní evorka zapojení je připojena k výstupu druhého monostabilního klopného obvodu. Oddělování řádkových synchronizačních impulsů se děje druhým monostabilníra klopným obvodem spouštěným synchronizační směsí, přičemž k oddělování snímkových impulsů dochází v klopném obvodu typu D, do něhož je po skončení řádkového synchronizačního impulsu zapisována okamžitá úroveň synchronizační směsi. K tomuto zápisu se užívá impuls zpožděný prvním monostabilním klopným .obvodem.
Description
Vynález se týká zapojení k oddělování řádkových a snímkových synchronizačních impulsů z televizní synchronizační směsi zejména pro zajištění návaznosti číslicových obvodů na televizní okruhy, např. pro účely technické i lékařské diagnostiky, biologie apod.
Dosud známá zapojení užívají k oddělení řádkových a snímkových synchronizačních impulsů ze synchronizační směsi derivační a integrační členy ve spojení s transistorovými tvarovači. Nevýhodou těchto zapojení je obtížnější slučitelnost s logickými integrovanými obvody a nízká odolnost proti impulsnímu rušení, které se vyskytuje např. u televizních kamer užívajících jednoduchá zařízení pro dálkové nastavení objektivu pomocí elektromotorů.
U integrované verse oddělovače přistupuje k nevýhodám i nízká reprodukovatelnost výsledků při opakovaném použití obvodu.
Výše uvedené nedostatky dosud známých zapojení k oddělování řádkových a snímkových synchronizačních impulsů jsou překonány zapojením podle vynálezu, jehož podstata spočívá v tom, že vstupní svorka zapojení je spojena se vstupy prvního a druhého monostabilního klopného obvodu a s datovým vstupem klopného obvodu typu D. Výstup prvního monostabilního klopného obvodu je spojen s hodinovým vstupem klopného obvodu typu D, jehož výstup je spojen s první výstupní svorkou zapojení pro výstup snímkových synchronizačních impulsů. Výstup druhého monostabilního klopného obvodu je připojen ke druhé výstupní svorce zapojení pro výstup řádkových synchronizačních impulsů.
Použitím zapojení podle vynálezu se dosáhne spolehlivější činnosti oddělovače řádkových a snímkových synchronizačních impulsů a zjednodušení návaznosti na číslicové obvody. Vyšší spolehlivost činnosti zapojení vyplývá z toho, že časová okna, v nichž se mohou rušivé impulsy uplatnit, jsou úzká. Zjednodušení návaznosti a snadná realizovatelnost zapojení jsou zřejmé při použití integrovaných klopných obvodů, kdy se dosahuje plné slučitelnosti s integrovanými obvody zvolené řady, např. TTL. Použitím zapojení podle vynálezu se dále docílí oproti dosud známým zapojením nového účinku spočívajícího v tom, že oddělené řádkové synchronizační impulsy již neobsahují vyrovnávací a udržovací impulsy s poloviční délkou periody oproti řádkovým.
Příklad provedení vynálezu je v dalším vysvětlen pomocí výkresu, který znázorňuje blokové schéma základní verze zapojení podle vynálezu.
Na výkresu je .vstupní svorka J_ zapojení spojena jednak se vstupem prvního monostabilního klopného obvodu 4, jednak se vstupem druhého monostabilního klopného obvodu 6 a dále s datovým vstupem 51 klopného obvodu 3 typu D. Výstup prvního monostabilního klopného obvodu 4 je spojen s hodinovým vstupem 52 klopného obvodu 3 typu jehož výstup je spojen s první výstupní svorkou 2 zapojení. Výstup druhého monostabilního klopného obvodu 6 je spojen s druhou výstupní svorkou J zapojení.
Činnost zapojení podle vynálezu je následující: synchronizační směs oddělená z úplného videosignálu např. vhodným prahováním se přivádí na vstupní svorku J. zapojení. Přicházející impulsy spouští první monostabilní klopný obvod J nastavený tak, že výstupní impuls tohoto obvodu způsobí prostřednictvím hodinového vstupu 52 zápis okamžité, úrovně synchronizační směsi přivedené na datový vstup 51 klopného obvodu 3 typu D až po skončení trvání řádkového synchronizačního impulsu. V případě řádkového synchronizačního impulsu je proto na první výstupní svorce £ zapojení jedna logická úroveň (např. log. 0), v případě snímkového synchronizačního impulsu druhá logická úroveň, např. log 1 uvažujeme-li dvouhodnotovou logiku. Z první výstupní svorky 2 zapojení lze tedy odebírat snímkové synchronizační impulsy, jejichž čelní a týlová hrana jsou synchronizovány řádkovými synchronizačními impulsy se zpožděním daným nastavením prvního monostabilního klopného obvodu J. Synchronizační směs spouští rovněž druhý monostabilní klopný obvod 3> který vyrábí impulsy s dobou trvání kratší než řádková perioda televizního rozkladu, ale delši,než je polovina této řádkové periody a to tak, že obvod 6 musí být spouštěn právě s každým řádkovým synchronizačním impulsem a s každým druhým vyrovnávacím nebo udržovacím impulsem.
Zapojení může být v těch případech, kdy se požadují synchronizační impulsy s odlišnou délkou, než poskytuje zapojení podle obrázku, doplněno třetím monostabilním klopným obvodem mezi výstupem obvodu 2 a první výstupní svorkou 2 zapojení a čtvrtým monostabilním klopným obvodem mezi výstupem obvodu 6 a druhou výstupní svorkou 2 zapojeni. Dosud nejmenovanou vlastností zapojení podle vynálezu je, že výstupní řádkové a snímkové synchronizační impulsy jsou stále v témž časovém vztahu k impulsům synchronizační směsi na vstupu zapojení bez ohledu na to, zda jde o směs úplnou, vyhovující televizní normě, nebo zjednodušenou.
Claims (1)
- PŘEDMĚT VYNÁLEZUZapojení k oddělování řádkových a snímkových synchronizačních impulsů z televizní synchronizační směsi, vyznačené tím, že vstupní svorka (1) je spojena jednak se vstupem prvního monostabilního klopného obvodu (4), jednak se vstupem druhého monostabilního klopného obvodu (6) a dále s datovým vstupem (51) klopného obvodu (5) typu D, jehož hodinový vstup (52) je spojen s výstupem prvního monostabilního klopného obvodu (4) a jehož výstup je spojen s první výstupní svorkou (2), přičemž výstup druhého monostabilního klopného obvodu (6) je spojen s druhou výstupní svorkou (3).
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| CS60480A CS211762B1 (cs) | 1980-01-29 | 1980-01-29 | Zapojení k oddělování řádkových a snímkových synchronizačních impuisů z televizní synchronisační směsi |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| CS60480A CS211762B1 (cs) | 1980-01-29 | 1980-01-29 | Zapojení k oddělování řádkových a snímkových synchronizačních impuisů z televizní synchronisační směsi |
Publications (1)
| Publication Number | Publication Date |
|---|---|
| CS211762B1 true CS211762B1 (cs) | 1982-02-26 |
Family
ID=5338419
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| CS60480A CS211762B1 (cs) | 1980-01-29 | 1980-01-29 | Zapojení k oddělování řádkových a snímkových synchronizačních impuisů z televizní synchronisační směsi |
Country Status (1)
| Country | Link |
|---|---|
| CS (1) | CS211762B1 (cs) |
-
1980
- 1980-01-29 CS CS60480A patent/CS211762B1/cs unknown
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| US8971206B2 (en) | Self synchronizing data communication method and device | |
| US4353091A (en) | Circuit for detecting faults in horizontal sync pulse signals | |
| KR890005745A (ko) | 내-준안전성 플립-플롭 및 준안정 상태발생 가능성을 감소시키기 위한 방법 | |
| GB1576621A (en) | Television synchronizing apparatus | |
| US10897342B2 (en) | Single-line serial data transmission circuit and single-line serial data transmission method | |
| US8948209B2 (en) | Transmission over an 12C bus | |
| EP0300263B1 (en) | Weak/strong bus driver | |
| CS211762B1 (cs) | Zapojení k oddělování řádkových a snímkových synchronizačních impuisů z televizní synchronisační směsi | |
| CN115543899A (zh) | 接口延时电路、iic总线装置、通信系统和接口延时方法 | |
| EP0093614B1 (en) | Frequency-encoding circuit for reducing distortion | |
| JP2572271B2 (ja) | 同期引込み回路 | |
| SU869006A1 (ru) | Селектор импульсов по длительности | |
| JPH05347651A (ja) | データフレーム間の休止時間設定回路 | |
| EP0954180A2 (en) | Serial data transfer device | |
| US6226044B1 (en) | Field synchronization system and technique | |
| RU1774478C (ru) | Устройство дл задержки импульсов | |
| KR0182002B1 (ko) | 디지탈 방식의 팔/메세캄 판별회로 | |
| SU1437980A1 (ru) | Устройство дл подавлени помех | |
| KR960010187B1 (ko) | 클램프 신호 지연회로 | |
| JPH0431613B2 (cs) | ||
| KR0122879Y1 (ko) | 캐스케이드에서의 직렬데이타 송수신 장치 | |
| JPH01125015A (ja) | ノイズ除去回路 | |
| KR920009102B1 (ko) | 색신호처리 차단회로 | |
| JPH02206085A (ja) | データ設定回路 | |
| JPH01151845A (ja) | メッセージ同期方式 |