CN220856005U - Led排列结构 - Google Patents

Led排列结构 Download PDF

Info

Publication number
CN220856005U
CN220856005U CN202321681042.7U CN202321681042U CN220856005U CN 220856005 U CN220856005 U CN 220856005U CN 202321681042 U CN202321681042 U CN 202321681042U CN 220856005 U CN220856005 U CN 220856005U
Authority
CN
China
Prior art keywords
led
common electrode
led lamp
pcb
beads
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN202321681042.7U
Other languages
English (en)
Inventor
张海波
何胜斌
顾伟
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Jiangxi Zhaochi Jingxian Co ltd
Original Assignee
Jiangxi Zhaochi Jingxian Co ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Jiangxi Zhaochi Jingxian Co ltd filed Critical Jiangxi Zhaochi Jingxian Co ltd
Application granted granted Critical
Publication of CN220856005U publication Critical patent/CN220856005U/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09FDISPLAYING; ADVERTISING; SIGNS; LABELS OR NAME-PLATES; SEALS
    • G09F9/00Indicating arrangements for variable information in which the information is built-up on a support by selection or combination of individual elements
    • G09F9/30Indicating arrangements for variable information in which the information is built-up on a support by selection or combination of individual elements in which the desired character or characters are formed by combining individual elements
    • G09F9/33Indicating arrangements for variable information in which the information is built-up on a support by selection or combination of individual elements in which the desired character or characters are formed by combining individual elements being semiconductor devices, e.g. diodes

Landscapes

  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)
  • Led Device Packages (AREA)
  • Facsimile Heads (AREA)

Abstract

本实用新型提供一种LED排列结构,该LED排列结构通过使PCB板的显示区域内设置有若干个沿第一方向延伸的非共极连接线,每一LED灯珠组内,两个LED灯珠的非共极端连接一条非共极连接线,非共极连接线穿过一个过孔与数据线连接,从而使得LED灯珠与PCB板连接时,两个非共极端连接的LED灯珠通过一个过孔连接一条数据线,从而可以减少PCB板上的过孔的数量,从而提高PCB板的良率,降低PCB板的生产成本,且可以使LED灯珠之间的间距与非共极连接线穿过的过孔的设置方式相关,从而可以通过改变过孔的设置方式以减小LED灯珠之间的间距,提高LED排列结构的分辨率。

Description

LED排列结构
技术领域
本实用新型涉及LED显示技术领域,尤其涉及一种LED排列结构。
背景技术
LED显示屏是一种利用发光二极管点阵模块或像素单元组成的平面式多媒体显示终端,其具有亮度高、可视范围广、寿命长以及成本低等特点。
目前,LED显示屏在进行设计和生产过程中,通常需要对PCB板进行开孔、或增加PCB板的宽度、或增加PCB板的层数,然而PCB板上开孔数量过多极易增加PCB板的不良率,增加PCB板的宽度或层数则会极大的提高物料成本,进而极大的提高了LED显示屏的生产成本。因此,如何提高PCB板的良品率,以降低PCB板的生产成本,已成为目前亟待解决的技术问题。
实用新型内容
针对现有技术的不足,本实用新型提供了一种LED排列结构,旨在改善现有技术中PCB板的良品率较低的技术问题。
为解决上述问题,本实用新型实施例提供了一种LED排列结构,包括:
PCB板,所述PCB板的显示区域内设置有若干个沿第一方向延伸的数据线、若干个沿第二方向延伸的扫描线以及若干个过孔;所述数据线和所述扫描线位于所述PCB板的不同层,所述第二方向与所述第一方向相交;
设置在所述PCB板上的多个LED灯珠,多个所述LED灯珠在所述第一方向、所述第二方向上呈阵列排布,形成多个LED灯珠行和多个LED灯珠列,所述LED灯珠行沿所述第一方向延伸,所述LED灯珠列沿所述第二方向延伸;每个所述LED灯珠行包括多个LED灯珠组,每个所述LED灯珠组包括两个相邻的所述LED灯珠;相邻的多个所述LED灯珠沿所述第二方向依次排列以形成若干个发光像素;所述LED灯珠包括共极端和非共极端;
每个所述LED灯珠列内,所有所述LED灯珠的共极端连接一条所述扫描线;
每个所述LED灯珠行内,所有所述LED灯珠的非共极端连接一条所述数据线;
至少一个所述LED灯珠行内,各所述LED灯珠组内的两个所述LED灯珠的非共极端在所述PCB板的表层连接,所述PCB板的显示区域内还设置有若干个沿第一方向延伸的非共极连接线,所述非共极连接线与所述数据线位于所述PCB板的不同层,所述非共极连接线通过一个过孔连接至一条所述数据线;每一所述LED灯珠组内,两个所述LED灯珠的非共极端连接一条所述非共极连接线,所述LED灯珠之间的间距与所述非共极连接线穿过的过孔的设置方式相关。
优选地,在所述的LED排列结构中,至少部分所述发光像素内,三条所述非共极连接线穿过的三个所述过孔的连线组成一三角形。
优选地,在所述的LED排列结构中,至少部分所述发光像素内,相邻两条所述非共极连接线穿过的两个过孔位于另一所述非共极连接线穿过的所述过孔的同一侧。
优选地,在所述的LED排列结构中,至少部分所述发光像素内,间隔设置的两条所述非共极连接线穿过的两个过孔位于另一所述非共极连接线穿过的所述过孔的同一侧。
优选地,在所述的LED排列结构中,在相邻所述发光像素对应的非共极连接线中,位于相邻所述发光像素的交界处的相邻两条所述非共极连接线穿过的两个过孔位于相邻所述发光像素的非交界处的所述非共极连接线穿过的过孔的同一侧。
优选地,在所述的LED排列结构中,在一列所述非共极连接线中,相邻所述非共极连接线穿过的过孔交替设置。
优选的,在所述LED排列结构中,至少一列所述非共极连接线中,所述非共极连接线穿过的过孔呈一字型分布。
优选的,在所述LED排列结构中,在PCB板的显示区域内,任意两个所述发光像素对应的非共极连接线穿过的过孔的排列方向相同。
优选的,在所述LED排列结构中,在PCB板的显示区域内,不同区域内的两个发光像素对应的非共极连接线穿过的过孔的排列方式不同。
优选地,在所述LED排列结构中,部分所述发光像素内,三条所述非共极连接线穿过的三个所述过孔的连线组成一三角形,一列所述非共极连接线中,所述非共极连接线穿过的过孔呈一字型分布。
与现有技术相比,本实用新型实施例提供的LED排列结构,通过在PCB板上设置多个按第一方向、第二方向进行阵列排布的LED灯珠,以形成多个LED灯珠行和LED灯珠列,使每个LED灯珠行包括多个LED灯珠组,每个LED灯珠组包括两个相邻的LED灯珠,至少一个LED灯珠行内,各LED灯珠组内的两个非共极端在PCB板的表层连接,且PCB板的显示区域内还设置有若干个沿第一方向延伸的非共极连接线,每一LED灯珠组内,两个LED灯珠的非共极端连接一条非共极连接线,非共极连接线穿过一个过孔与数据线连接,从而使得LED灯珠与PCB板连接时,两个非共极端连接的LED灯珠通过一个过孔连接一条数据线,从而可以减少PCB板上的过孔的数量,从而提高PCB板的良率,降低PCB板的生产成本,且可以使LED灯珠之间的间距与非共极连接线穿过的过孔的设置方式相关,从而可以通过改变过孔的设置方式以减小LED灯珠之间的间距,提高LED排列结构的分辨率。
附图说明
为了更清楚地说明本实用新型实施例技术方案,下面将对实施例描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图是本实用新型的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1为相关技术中LED排列结构的示意图;
图2为相关技术中LED排列结构的另一示意图;
图3为本实用新型实施例提供的LED排列结构的示意图;
图4为本实用新型另一实施例提供的LED排列结构的示意图;
图5为本实用新型另一实施例提供的LED排列结构的示意图;
图6为本实用新型另一实施例提供的LED排列结构的示意图;
图7为本实用新型另一实施例提供的LED排列结构的示意图。
图8为本实用新型另一实施例提供的LED排列结构的示意图。
图9为图8中的LED排列结构的各膜层的分解图。
图10为本实用新型另一实施例提供的LED排列结构的示意图。
图11为图10中的LED排列结构的各膜层的分解图。
图12为本实用新型另一实施例提供的LED排列结构的示意图。
图13为本实用新型另一实施例提供的LED排列结构的示意图。
图14为图13中的LED排列结构的各膜层的分解图。
图15为本实用新型另一实施例提供的LED排列结构的示意图。
具体实施方式
下面将结合本实用新型实施例中的附图,对本实用新型实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例是本实用新型一部分实施例,而不是全部的实施例。基于本实用新型中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本实用新型保护的范围。
在实用新型的描述中,需要理解的是,术语“中心”、“横向”、“上”、“下”、“左”、“右”、“竖直”、“水平”、“顶”、“底”、“内”、“外”、“列”、“行”等指示的方位或位置关系为基于附图所示的方位或位置关系,仅是为了便于描述本实用新型和简化描述,而不是指示或暗示所指的装置或元件必须具有特定的方位、以特定的方位构造和操作,因此不能理解为对本实用新型的限制。
在实用新型中,“一些实施例”一词用来表示“用作例子、例证或说明”。本实用新型中被描述为示例性的任何实施例不一定被解释为比其它实施例更优选或更具优势。为使本领域任何技术人员能够实现和使用本实用新型,给出了以下描述。在以下描述,为了解释的目的而列出了细节。应当明白的是,本领域普通技术人员可以认识到,在不使用这些特定细节的情况下也可以实现本实用新型。在其它实例中,不会对已知的结构和过程进行详细阐述,以避免不必要的细节使本实用新型的描述变得晦涩。因此,本实用新型并非旨在限于所示的实施例,而是与符合本实用新型所公开的原理的最广范围相一致。
需要说明的是,本实用新型实施例中提及的第一方向、第二方向互相垂直,第一方向可以为列方向,也可以为行方向,同样的,第二方向则对应为行方向或列方向,第一方向、第二方向在实际应用时可以进行互换。其中,当第一方向为图1-7中标识的x方向时,第二方向为图1-7中标识的y方向,LED灯珠行为图中的行,LED灯珠列为图中的列图1-7中的x方向为行方向,y方向为列方向。
请参阅图1,图1为相关技术中LED排列结构的示意图。如图1所示,PCB板10上阵列排布有多个相同结构的发光像素20,每个发光像素20由三颗不同发光颜色的LED灯珠构成,即红色LED灯珠、蓝色LED灯珠、绿色LED灯珠构成一个发光像素20,从而使得LED灯珠以及发光像素20均以阵列的方式在PCB板10上进行排布。其中,每行发光像素20中所有LED灯珠的共极端在PCB板10的表层电连接以形成一条行扫描线,每列发光像素20中相同发光颜色的LED灯珠的非共极端通过PCB板10上的过孔101在PCB板10的内层或底层电连接以形成一条列数据线。其中,选通芯片通过扫描线30对PCB板10上的像素进行逐行扫描,驱动芯片通过数据线40施加不同的电流,以在每个发光像素20中得到不同颜色,进而在PCB板10上得到一幅完整的图像。
从图1中可以看出,PCB板10上过孔101的数量由LED灯珠的数量决定,每一个发光像素20需要三个过孔101,以实现将数据线40引至PCB板10的内层或底层。
请参阅图2,图2为相关技术中LED排列结构的另一示意图。如图2所示,PCB板10上阵列排布有多个相同结构的发光像素20,每个发光像素20由三颗不同发光颜色的LED灯珠构成,即红色LED灯珠、蓝色LED灯珠、绿色LED灯珠构成一个发光像素20,从而使得LED灯珠以及发光像素20均以阵列的方式在PCB板10上进行排布。其中,每行发光像素20中所有LED灯珠的共极端通过PCB板10上的过孔101在PCB板10的内层或底层电连接以形成一条行扫描线,每列发光像素20中相同发光颜色的LED灯珠的非共极端在PCB板10的表层电连接以形成一条列数据线40。
从图2中可以看出,为了避免PCB板上的走线出现交叉的问题,每列发光像素20中由两条数据线40均需要穿过一个或多个LED灯珠的正负极之间。虽然图2中每个发光像素20只需要一个过孔101,但是由于PCB板10走线规则的约束,数据线40穿过LED灯珠的正负极之间势必会加大该LED灯珠的尺寸,从而会引起成本的急剧上升。以常用的COB芯片0408(4mil×8mil)为例,COB芯片的正负极之间的距离只有75um,而一般PCB板10上设计焊盘的间距要小于COB芯片上的焊盘间距以防止出现错位,因此该数值一般取70um。而按照PCB板10的工艺水平,一般的走线的线宽和线距均为100um,若两条数据线40均穿过COB芯片的正负极之间,则COB芯片的正负极之间的距离至少要500um,此时COB芯片必定会远远大于二极管原本的75um的设计尺寸,进而会使二极管变得非常大,制造成本急剧上升。
请参阅图3,图3为本实用新型实施例提供的LED排列结构的示意图。如图3所示,一种LED排列结构,其包括:
PCB板10;
设置在所述PCB板10上的多个第一LED灯珠201以及多个第二LED灯珠202;所述第一LED灯珠201、所述第二LED灯珠202在第一方向、第二方向上呈阵列排布;
多个所述第一LED灯珠201沿所述第二方向形成若干个第一LED灯珠行210,多个所述第二LED灯珠202沿所述第二方向成若干个第二LED灯珠行220,若干个所述第一LED灯珠201、若干个所述第二LED灯珠202沿所述第一方向形成多个第三LED灯珠行230;
每一所述第一LED灯珠行210中各所述第一LED灯珠201之间的共极端电连接以形成一条扫描线30;每一所述第二LED灯珠行220中各所述第二LED灯珠202之间的共极端电连接以形成一条扫描线30;每一所述第三LED灯珠行230中各所述第一LED灯珠201、各所述第二LED灯珠202之间的非共极端电连接以形成一条数据线40;
每一所述第三LED灯珠行230中两个相邻的所述第一LED灯珠201、所述第二LED灯珠202之间的共极端或非共极端相邻;所述扫描线30、所述数据线40在所述PCB板10中位于不同层。
本实用新型实施例提供的LED排列结构,通过在PCB板10上设置多个第一LED灯珠201以及多个第二LED灯珠202,第一LED灯珠201、第二LED灯珠202在第一方向、第二方向上呈阵列排布,多个第一LED灯珠201沿第二方向形成多个第一LED灯珠行210,多个第二LED灯珠202沿第二方向形成多个第二LED灯珠行220,多个第一LED灯珠201以及多个第二LED灯珠202沿第一方向形成多个第三LED灯珠行230,同时各第一LED灯珠行210中第一LED灯珠201之间的共极端电连接以沿第二方向形成一条扫描线30,各第二LED灯珠行220中第二LED灯珠202之间的共极端电连接以沿第二方向形成一条扫描线30,各第三LED灯珠行230中第一LED灯珠201、第二LED灯珠202之间的非共极端电连接以沿第一方向形成一条数据线40,各第三LED灯珠行230中两个相邻的第一LED灯珠201、第二LED灯珠202之间的共极端或非共极端相邻,扫描线30、数据线40在PCB板10中位于不同层,不仅可以减少PCB板10上过孔101的数量,而且无需额外增加PCB板10的宽度或层数,并提高PCB板10良品率的同时,降低了LED显示屏的生产成本。
具体的,在图3所示的实施例中,第一LED灯珠行210中相邻的三个第一LED灯珠201可以组成一个发光像素20,第二LED灯珠行220中相邻的三个第二LED灯珠202可以组成一个发光像素20,发光像素20中各第一LED灯珠201采用竖向排列的方式,发光像素20中各第二LED灯珠202同样也采用竖向排列的方式,各第一LED灯珠行210中各第一LED灯珠201之间的共极端电连接所形成的扫描线30为列扫描线,各第二LED灯珠行220中各第二LED灯珠202之间的共极端电连接所形成的扫描线30同样也为列扫描线,各第三LED灯珠行230中第一LED灯珠201、第二LED灯珠202之间的非共极端电连接以形成的数据线40为行数据线,各第三LED灯珠行230中两个相邻的第一LED灯珠201、第二LED灯珠202之间的共极端或非共极端相邻,进而可以使得至少第一LED灯珠行210或第二LED灯珠行220中的LED灯珠无需在PCB板10上配备过孔101,无需每个LED灯珠均需在PCB板10上配置一个过孔101,进而在不增加LED尺寸以及PCB板10宽度或厚度的前提下,减少PCB板10上过孔101的数量,从而在提高了PCB板10良品率的同时,降低了LED显示屏的生产成本。
在一些实施例中,各所述扫描线30位于所述PCB板10的表层,各所述数据线40位于所述PCB板10的底层或内层。具体的,各第一LED灯珠行210中各第一LED灯珠201之间的共极端电连接所形成的扫描线30均位于PCB板10的表层,各第二LED灯珠行220中各第二LED灯珠202之间的共极端电连接所形成的扫描线30同样也位于PCB板10的表层,各第三LED灯珠行230中第一LED灯珠201、第二LED灯珠202之间的非共极端电连接所形成的数据线40位于PCB板10的底层或内层。
在一些实施例中,每一所述第一LED灯珠行210中若干个相邻的所述第一LED灯珠201构成一个发光像素20,每一所述第二LED灯珠行220中若干个相邻的所述第二LED灯珠202构成一个所述发光像素20。具体的,一个发光像素20可以由多个LED灯珠构成,一个发光像素20中可以存在一个或多个相同或不相同发光颜色的LED灯珠,两个发光像素20之间的LED灯珠的规格、数量、颜色可以完全相同,也可以不完全相同,其具体设置可根据实际应用进行配置。
在一些实施例中,每一所述第三LED灯珠行230中所述第一LED灯珠201、所述第二LED灯珠202均为相同发光颜色的LED灯珠;所述第一LED灯珠201、所述第二LED灯珠202为相同尺寸的LED灯珠;所述第一LED灯珠201、所述第二LED灯珠202为红色LED灯珠、蓝色LED灯珠、绿色LED灯珠中的任意一种。但本实用新型实施例不限于此,所述第一LED灯珠201、所述第二LED灯珠202可以为不同尺寸的LED灯珠。
具体的,本实施例中每个发光像素20均相同,且每个发光像素20由红色LED灯珠、蓝色LED灯珠、绿色LED灯珠组成,红色LED灯珠、蓝色LED灯珠、绿色LED灯珠沿第二方向依次从上往下进行竖向排列,进而使得LED显示屏的左右视角对称,做成成品后的LED显示屏左右视角最大。
具体的,每个发光像素20可以由红色LED灯珠、蓝色LED灯珠、绿色LED灯珠构成,第一LED灯珠201、第二LED灯珠202在PCB板10上形成的发光像素20同样也在PCB板10上进行阵列排布,每个发光像素20中红色LED灯珠、蓝色LED灯珠、绿色LED灯珠可以依次由上至下依次竖向排列。
需要说明的是,每一第三LED灯珠行230中第一LED灯珠201、第二LED灯珠202可以为相同规格尺寸的LED灯珠,也可以为不同规格尺寸的LED灯珠,仅仅只需两个相邻第一LED灯珠行210、第二LED灯珠行220中第二LED灯珠202的共极端和非共极端进行如图3所示的左右调换即可,进而便可以省略掉PCB板10上至少一列的过孔101。
在一些实施例中,每一所述第三LED灯珠行230中两个相邻的所述第一LED灯珠201、所述第二LED灯珠202之间的非共极端在所述PCB板10的表层电连接。具体的,当每一第三LED灯珠行230中两个相邻的第一LED灯珠201、第二LED灯珠202之间的共极端相邻时,若对应的第一LED灯珠行210在PCB板10上只存在一行,则该第一LED灯珠行210不能放置于在阵列的最边缘,需排布在阵列中间;若对应的第二LED灯珠行220在PCB板10上只存在一行,则该第二LED灯珠行220不能放置于在阵列的最边缘,需排布在阵列中间,此时便可以实现第三LED灯珠行230中两个相邻的第一LED灯珠201、第二LED灯珠202之间的非共极端在PCB板10的表层电连接,进而减少PCB板10上过孔101的数量;当每一第三LED灯珠行230中两个相邻的第一LED灯珠201、第二LED灯珠202之间的非共极端相邻时,此时则可以直接实现第三LED灯珠行230中两个相邻的第一LED灯珠201、第二LED灯珠202之间的非共极端在PCB板10的表层电连接,进而减少PCB板10上过孔101的数量。
在一些实施例中,如图3至图5所示,PCB板10上第一LED灯珠行210的行数与第二LED灯珠行220的行数可以相等,也可以不相等,第一LED灯珠行210与第二LED灯珠行220之间可以在PCB板10上进行交替排列,也可以不用进行交替排列,只需每一第三LED灯珠行230中两个相邻的第一LED灯珠201、第二LED灯珠202之间的共极端或非共极端相邻,便可以减少PCB板10上过孔101的数量。其中,图3中第一LED灯珠行210的行数与第二LED灯珠行220的行数相等,第一LED灯珠行210与第二LED灯珠行220之间在PCB板10上进行交替排列,此时相对于图1中可以在PCB板10上省去一半的过孔101;图4中第一LED灯珠行210的行数小于第二LED灯珠行220的行数,若第一LED灯珠行210的行数为a,第二LED灯珠行220的行数为b,此时相对于图1中可以在PCB板10上省去a行的过孔101;图5中第一LED灯珠行210的行数大于第二LED灯珠行220的行数,若第一LED灯珠行210的行数为a,第二LED灯珠行220的行数为b,此时相对于图1中可以在PCB板10上省去b行的过孔101。
在一些实施例中,每一所述第三LED灯珠行230中各所述第一LED灯珠201的非共极端之间通过所述PCB板10上的过孔101实现电连接。具体的,如图3所示,当第三LED灯珠行230中各第一LED灯珠201的非共极端之间通过PCB板10上的过孔101实现电连接时,此时只需将与第一LED灯珠201相邻的第二LED灯珠202的非共极端与该第一LED灯珠201的非共极端在PCB板10的表层进行电连接,以减少PCB板10上过孔101的数量。
在一些实施例中,每一所述第三LED灯珠行230中各所述第二LED灯珠202的非共极端之间通过所述PCB板10上的过孔101实现电连接。具体的,如图6所示,当第三LED灯珠行230中各第二LED灯珠202的非共极端之间通过PCB板10上的过孔101实现电连接时,此时只需将与第二LED灯珠202相邻的第一LED灯珠201的非共极端与该第二LED灯珠202的非共极端在PCB板10的表层进行电连接,以减少PCB板10上过孔101的数量。
在一些实施例中,每一所述第三LED灯珠行230中所述第一LED灯珠201、所述第二LED灯珠202之间的非共极端通过所述PCB板10上的过孔101实现电连接。具体的,如图7所示,当第三LED灯珠行230中第一LED灯珠201、第二LED灯珠202之间的非共极端通过PCB板10上的过孔101实现电连接时,此时与该第一LED灯珠201相邻的第二LED灯珠202的非共极端与该第一LED灯珠201的非共极端在PCB板10的表层进行电连接;与该第二LED灯珠202相邻的第一LED灯珠201的非共极端与该第二LED灯珠202的非共极端在PCB板10的表层进行电连接,以减少PCB板10上过孔101的数量。
可以理解,第三LED灯珠行230中一个第一LED灯珠201对应有一个单独第一LED灯珠行210,一个第二LED灯珠202对应有一个单独的第二LED灯珠行220,第一LED灯珠行210、第二LED灯珠行220为在第一方向上LED灯珠的排布方式,第三LED灯珠行230为第二方向上LED灯珠的排布方式。
还可以理解,图3至图7中LED灯珠的排布方式可以在实际应用中旋转90度,即图3-7中所形成的列扫描线变成行扫描线,行数据线变成列数据线,每个发光像素20中各LED灯珠的则会变成横向排列。
还可以理解,本实用新型实施例提供的LED灯板结构中的LED灯珠201既可以以COB的方式封装在PCB板10上,也可以以SMD的方式封装在PCB板10上,实际应用可以根据具体情况进行选择,本实用新型不做具体限定。
基于上述说明,可以理解的是,扫描线30必然包括位于PCB板10上的部分和位于LED灯珠上的部分,数据线40必然包括位于PCB板10上的部分,过孔101用于连接不同膜层的各个部分,结合上述说明,能够确定PCB板10的结构,并提供图8至图15说明PCB板10的结构,下述实施例结合PCB板10的结构对本实用新型实施例提供的LED排列结构进行进一步的说明。
图9中的(a)为图8中的LED排列结构中的扫描线所在膜层的分解图。图9中的(b)为图8中的LED排列结构中的数据线所在膜层的分解图。图9中的(c)为图8中的LED排列结构中的非共极连接线所在膜层的分解图。图11中的(a)为图10中的LED排列结构中的数据线所在膜层的分解图。图11中的(b)为图8中的LED排列结构中的扫描线所在膜层的分解图。图12中的LED排列结构中各膜层的分解图可以参见图11。图14中的(a)为图13中的LED排列结构中的第二扫描线所在膜层的分解图。图14中的(b)为图13中的LED排列结构中的数据线所在膜层的分解图。图14中的(c)为图13中的LED排列结构中的第一扫描线所在膜层的分解图。
需要说明的是,在图8、图9中,非共极连接线511、共极连接线512位于同一膜层,扫描线30、数据线40和非共极连接线511位于不同膜层,但本实用新型实施例不限于此,例如非共极连接线与共极连接线位于不同膜层。在图10、图11、图12中,扫描线30与非共极连接线511位于同一膜层,可以理解的是,由于扫描线30与第二端子513b位于同一膜层,扫描线30可以与第二端子513b直接连接,但本实用新型实施例不限于此,例如扫描线30仍然可以通过共极连接线与第二端子513b连接。
如图3至图9所示,本实用新型实施例提供一种LED排列结构,该LED排列结构包括:
PCB板10,所述PCB板10的显示区域内设置有若干个沿第一方向延伸的数据线40、若干个沿第二方向延伸的扫描线30以及若干个过孔101;所述数据线40和所述扫描线30位于所述PCB板10的不同层,所述第二方向与所述第一方向相交;
设置在所述PCB板上的多个LED灯珠(例如第一LED灯珠201),多个所述LED灯珠在所述第一方向、所述第二方向上呈阵列排布,形成多个LED灯珠行(例如第三LED灯珠行230)和多个LED灯珠列(例如第一LED灯珠行210),所述LED灯珠行沿所述第一方向延伸,所述LED灯珠列沿所述第二方向延伸;每个所述LED灯珠行包括多个LED灯珠组(例如图3中第一LED灯珠201和第二LED灯珠组成一个LED灯珠组),每个所述LED灯珠组包括两个相邻的所述LED灯珠;相邻的多个所述LED灯珠沿所述第二方向依次排列以形成若干个发光像素;所述LED灯珠包括共极端和非共极端;
每个所述LED灯珠列内,所有所述LED灯珠的共极端连接一条所述扫描线30;
每个所述LED灯珠行内,所有所述LED灯珠的非共极端连接一条所述数据线40;
至少一个所述LED灯珠行内,各所述LED灯珠组内的两个所述LED灯珠的非共极端在所述PCB板10的表层连接,所述PCB板10的显示区域内还设置有若干个沿第一方向延伸的非共极连接线511,所述非共极连接线511与所述数据线40位于所述PCB板10的不同层,所述非共极连接线511通过一个过孔101连接至一条所述数据线40;每一所述LED灯珠组内,两个所述LED灯珠的非共极端连接一条所述非共极连接线511,所述LED灯珠之间的间距与所述非共极连接线穿过的过孔的设置方式相关。
本实用新型实施例通过使至少一个LED灯珠行内,各LED灯珠组内的两个非共极端在PCB板的表层连接,且PCB板的显示区域内还设置有若干个沿第一方向延伸的非共极连接线,每一LED灯珠组内,两个LED灯珠的非共极端连接一条非共极连接线,非共极连接线穿过一个过孔与数据线连接,从而使得LED灯珠与PCB板连接时,两个非共极端连接的LED灯珠通过一个过孔连接一条数据线,从而可以减少PCB板上的过孔的数量,从而提高PCB板的良率,降低PCB板的生产成本,且可以使LED灯珠之间的间距与非共极连接线穿过的过孔的设置方式相关,从而可以通过改变过孔的设置方式以减小LED灯珠之间的间距,提高LED排列结构的分辨率。
具体的,相较于相关技术中各LED灯珠的非共极端会分别穿过过孔连接至PCB板,本实用新型实施例通过使各LED灯珠组内两个LED灯珠的非共极端在PCB板的表层连接,使得在设置过孔时,可以减少过孔的数量,且减少了非共极端与数据线的连接处,从而减少了连接失效的风险,提高了PCB板的良率,降低了PCB板的生产成本。
具体的,如图8、图9所示,通过设置非共极连接线,使非共极连接线与数据线处于不同层,则可以缩小单个走线的尺寸,从而减小像素的尺寸,相应的可以提高LED排列结构的分辨率。且使两个LED灯珠的非共极端连接一条非共极连接线,可以减少PCB板中的过孔的数量,减少LED排列结构中的过孔的数量,从而提高LED排列结构的良率。
具体的,如图3、图8所示,可以看到一个LED灯珠组内,两个LED灯珠(例如图3中的第一LED灯珠201和第二LED灯珠202)的非共极端连接在一起,则可以使两个LED灯珠的非共极端连接一条非共极连接线511,从而减少过孔的数量,提高LED排列结构的良率。
具体的,如图8、图9所示,所述非共极连接线511穿过第二过孔101b与所述数据线40连接。通过将非共极连接线穿过第二过孔与数据线连接,使得数据线可以通过非共极连接线对LED灯珠进行驱动,实现LED排列结构的正常工作。
具体的,如图8、图9所示,通过使非共极连接线通过一个第二过孔连接至一条数据线,使得PCB板内的第二过孔的数量较少,从而减小单个像素的占用空间,提高LED排列结构的分辨率,且减少过孔的数量可以减少工艺过程中对PCB板的各个膜层的破坏,避免水氧入侵、电性变化等影响,提高PCB板的良率。
具体的,图8中示出了每一所述LED灯珠组内,所述非共极连接线511通过一个第二过孔101b连接至一条所述数据线。
在一些实施例中,如图8、图9所示,至少部分所述发光像素内,三条所述非共极连接线511穿过的三个所述过孔(例如为第二过孔101b)的连线组成一三角形。通过使部分发光像素内,三条非共极连接线穿过的三个过孔的连线组成三角形,可以使过孔设置在不同列,使得发光像素中相邻LED灯珠的间距可以减小,从而可以减小发光像素的尺寸,提高LED排列结构的分辨率。
具体的,如图8所示、图9所示,非共极连接线511穿过第二过孔101b,可以看到一发光像素内三个第二过孔101b的连接组成一三角形。
具体的,三角形的形状包括锐角三角形、直角三角形、钝角三角形、等腰三角形、等边三角形。
在一些实施例中,至少部分所述发光像素内,相邻两条所述非共极连接线511穿过的两个过孔位于另一所述非共极连接线511穿过的所述过孔的同一侧。通过使相邻两条非共极连接线穿过的两个过孔位于另一非共极连接线穿过的过孔的同一侧,使得相邻两条非共极连接线穿过的过孔与另一非共极连接线穿过的过孔位于不同列,使得两行LED灯珠之间的间距可以缩小,从而可以减小发光像素的尺寸以及发光像素之间的间距,提高LED排列结构的分辨率。
在一些实施例中,如图13所示,至少部分所述发光像素内,间隔设置的两条所述非共极连接线511穿过的两个过孔位于另一所述非共极连接线511穿过的所述过孔的同一侧。通过使间隔设置的两条非共极连接线穿过的两个过孔位于另一非共极连接线穿过的过孔的同一侧,使得相邻两行LED灯珠之间的间距可以缩小,从而可以减小发光像素的尺寸以及发光像素之间的间距,提高LED排列结构的分辨率。
具体的,如图13所示,可以看到任意相邻两条非共极连接线511穿过不同列的过孔,即同一发光像素内,相邻两个LED灯珠连接的非共极连接线511穿过不同列的过孔,相邻发光像素内,相邻两个LED灯珠连接的非共极连接线511穿过不同列的过孔。
在一些实施例中,如图8所示,在相邻所述发光像素对应的非共极连接线511中,位于相邻所述发光像素的交界处的相邻两条所述非共极连接线511穿过的两个过孔位于相邻所述发光像素的非交界处的所述非共极连接线511穿过的过孔的同一侧。
具体的,如图8所示,可以看到在相邻发光像素的交界处,上一发光像素对应的非共极连接线穿过的过孔与下一发光像素对应的非共极连接线穿过的过孔位于同一列。
在一些实施例中,如图13所示,在一列所述非共极连接线511中,相邻所述非共极连接线511穿过的过孔交替设置。通过使一列发光像素对应的非共极连接线中,相邻两条非共极连接线穿过不同列的过孔,使得一列发光像素内相邻LED灯珠之间的间距可以缩小,从而提高LED排列结构的分辨率。
在一些实施例中,如图12所示,至少一列所述非共极连接线511中,所述非共极连接线511穿过的过孔呈一字型分布。通过使一列非共极连接线中,非共极连接线穿过的过孔呈一字型分布,使得非共极连接线的长度较小,减小非共极连接线占用的横向空间。
在一些实施例中,如图8所示,在PCB板的显示区域内,任意两个所述发光像素对应的非共极连接线穿过的过孔的排列方式相同。使得各发光像素对应的非共极连接线穿过的过孔的排列方式相同,使得各发光像素的尺寸一致,且结构一致,便于制备发光像素。
在一些实施例中,在PCB板的显示区域内,不同区域内的两个发光像素对应的非共极连接线穿过的过孔的排列方式不同。通过使不同区域的发光像素对应的非共极连接线穿过的过孔的排列方式不同,使得各发光像素可以根据需求进行设定。
具体的,部分所述发光像素内,三条所述非共极连接线穿过的三个所述过孔的连线组成一三角形,一列所述非共极连接线中,所述非共极连接线穿过的过孔呈一字型分布。
具体的,可以使部分发光像素对应的非共极连接线穿过的过孔采用图8所示的设计方式,部分发光像素对应的非共极连接线穿过的过孔采用图12所示的设计方式,部分发光像素对应的非共极连接线穿过的过孔采用图13所示的设计方式。
在一些实施例中,如图10、图11、图12所示,所述扫描线30位于所述PCB板10的表层,所述扫描线30与所述LED灯珠的共极端直接连接。通过将扫描线30设置在PCB板的表层,使扫描线与LED灯珠的共极端直接连接,则无需设置三个膜层,可以减少PCB板的厚度,减少过孔的数量,且可以减小电路的复杂度,从而可以减小像素的尺寸,提高LED排列结构的分辨率,提高LED排列结构的良率。
具体的,LED灯珠之间的间距大于或者等于0.93毫米。通过使扫描线、数据线设置在不同膜层,扫描线与非共极连接线设置在同一膜层,使得LED灯珠之间的间距较小,从而可以提高LED排列结构的分辨率。
在一些实施例中,如图8、图9所示,所述若干个过孔101包括若干个第一过孔101a和若干个第二过孔101b,所述扫描线30位于所述PCB板10的内层或者底层,所述扫描线30通过第一过孔101a与所述LED灯珠的共极端连接,所述非共极连接线511穿过第二过孔101b与所述数据线40连接。通过使扫描线设置在PCB板的内层,使得扫描线、数据线、共极线位于不同膜层,使得LED灯珠之间的间距较小,从而可以提高LED排列结构的分辨率。
具体的,LED灯珠之间的间距大于或者等于0.625毫米。通过使扫描线、数据线、非共极连接线设置在不同膜层,使得LED灯珠之间的间距较小,从而可以提高显示面板的分辨率。
在一些实施例中,如图8、图9所示,所述PCB板10的显示区域还设置有若干个沿第二方向延伸的共极连接线512,所述共极连接线512与所述扫描线30位于所述PCB板10的不同层,所述共极连接线512穿过所述第一过孔101a与所述扫描线30连接,每个所述LED灯珠列内,所有所述LED灯珠的共极端与所述共极连接线512连接。通过设置共极连接线,使得在扫描线与共极端连接时,可以通过共极连接线穿过过孔连接至扫描线,则共极端无需避开数据线,可以减小像素的尺寸,提高LED排列结构的分辨率。针对各LED灯珠的共极端分别通过过孔连接扫描线会导致过孔数量过多、像素的尺寸变大以及LED排列结构的良率变低的问题。在一些实施例中,如图3、图8所示,所述发光像素20的所有LED灯珠的共极端通过一个第一过孔101a连接至所述扫描线30。通过使发光像素的所有LED灯珠的共极端通过一个过孔连接至扫描线,可以减少过孔的数量,从而可以减小像素的尺寸,提高LED排列结构的分辨率,提高LED排列结构的良率。
在一些实施例中,如图3、图8、图9所示,每个所述LED灯珠列内,至少两个相邻的所述发光像素20内所有LED灯珠的共极端通过一个第一过孔101a连接至所述扫描线30。通过使相邻两个发光像素内所有LED灯珠的共极端通过一个第一过孔连接至扫描线,可以减少PCB板上的过孔的数量,从而可以减小像素的尺寸,提高LED排列结构的分辨率,提高LED排列结构的良率。
在一些实施例中,在第二方向上,所述第一过孔与所述共极端位于同一直线上。通过使第一过孔与共极端位于同一直线上,使得共极连接线与共极端占用的横向空间较小。
在一些实施例中,如图8、图9所示,在第二方向上,第一过孔101a与所述共极端位于不同直线上。通过使第一过孔与共极端位于不同直线上,可以使得相邻LED灯珠之间的间距减小,从而可以提高LED排列结构的分辨率。
在一些实施例中,如图12所示,LED灯珠之间的间距大于或者等于1.25毫米。
在一些实施例中,如图13、图14所示,所述若干个过孔101包括若干个第一过孔101a,所述扫描线30包括位于PCB板10的不同膜层的第一扫描线31和第二扫描线32,所述PCB板10的显示区域还设置有若干个沿第二方向延伸的扫描连接线52,所述扫描连接线52通过所述第一过孔101a与所述第二扫描线32连接,部分所述LED灯珠列内,所述LED灯珠的共极端与所述第一扫描线31直接连接,部分所述LED灯珠列内,所有所述LED灯珠的共极端与所述扫描连接线52连接。通过使扫描线包括位于不同膜层的第一扫描线和第二扫描线,且使得部分LED灯珠的共极端与第一扫描线直接连接,部分LED灯珠的共极端通过扫描连接线与第二扫描线连接,从而可以减小扫描线占用的横向空间。
具体的,如图13所示,第一扫描线31位于PCB板的表层,第二扫描线位于PCB板的内层或者底层。
具体的,如图15所示,第一扫描线31位于PCB板的内层,第二扫描线32位于PCB板的表层。
具体的,所述第二扫描线穿过过孔与所述扫描连接线连接。
具体的,在PCB板的厚度方向上,所述第一扫描线的正投影与所述第二扫描线的正投影存在间距。
具体的,在PCB板的厚度方向上,所述第一扫描线的正投影与所述第二扫描线的正投影存在重叠。
在一些实施例中,LED灯珠之间的间距大于或者等于0.78毫米。
需要说明的是,在图8、图9中,虽然部分端子对513仅示出第一端子513a或者第二端子513b,但可以理解的是,该第一端子513a会存在对应的第二端子513b组成端子对513,该第二端子513b会存在对应的第一端子组成513a,因此,在下述实施例中,仍然将该第一端子513a或者第二端子513b作为一个端子对513中的部分进行说明,相应的,图8、图9中示出的端子对513为第3列端子对和第4列端子对,示出的扫描线为第2条扫描线、第3条扫描线、第4条扫描线和第5条扫描线。
需要说明的是,图9中以第2行的第3个端子对和第4个端子对为例进行说明,因此,o为3,但本实用新型实施例不限于此,根据端子对的位置不同,o可以为对应数值。
同时,如图3至图9所示,本实用新型实施例提供一种LED排列结构,该LED排列结构包括PCB板10,用于安装多个LED灯珠,所述PCB板10包括:
M条数据线40,所述数据线40沿第一方向延伸,M≥3,且为整数;
N条扫描线30,所述扫描线30沿第二方向延伸,N≥2,且为整数;所述第二方向与所述第一方向相交;
多个端子对513,位于所述PCB板10的表层,各端子对513均包括第一端子513a和第二端子513b,所述多个端子对513形成M行端子对513以及N列端子对513,第i行端子对513中所有端子对513的第一端子513a连接至第i条数据线40,第j列端子对513中所有端子对513的第二端子513b连接至第j条扫描线30;举例来说,在图8、图9中,第2行端子对513中所有端子对513的第一端子513a连接至第2条数据线,第3列端子对513中所有端子对513的第二端子513b连接至第3条扫描线。
在第i行端子对513中,第o个端子对513的第一端子513a在所述PCB板的表层连接第o+1个端子对513的第一端子513a,o为奇数或者偶数,所述PCB板10还包括阵列设置的M*N/2条非共极连接线511,且M*N/2为整数,所述非共极连接线511沿第一方向延伸,所述非共极连接线511位于所述PCB板10的表层;在第i行端子对513中,第o个端子对513的第一端子513a通过第i行的第p个非共极连接线511连接第o+1个端子对的第一端子513a,第i行的第p个非共极连接线511通过一个过孔连接第i条数据线40;o为偶数时,p为o/2,o为奇数时,p为(o+1)/2;举例来说,在图8、图9中,在第2行端子对中,第3个端子对513的第一端子513a在PCB板10的表层连接第4个端子对513的第一端子513a。
本实用新型实施例提供一种LED排列结构,通过将一行端子对中,上一个端子对的第一端子与下一个端子对中的第一端子连接,使两个端子对中的第一端子通过非共极连接线连接,使得两个LED灯珠可以通过两个端子对中的第一端子连接,且使非共极连接线通过一个过孔连接数据线,两个LED灯珠可以通过一个过孔连接至PCB板,进而可以减少PCB板上的过孔的数量,从而提高PCB板的良率,降低PCB板的生产成本,且可以减小单个像素的占用空间,提高LED排列结构的分辨率,且减少过孔的数量可以减少工艺过程中对PCB板的各个膜层的破坏,避免水氧入侵、电性变化等影响,提高PCB板的良率。
具体的,例如图8、图9中示出的为第3个端子对和第4个端子对,则第2行的第3个端子对513的第一端子513a通过第2行的第2个非共极连接线511(图8中未示出第1个非共极连接线)连接第4个端子对的第一端子513a。
具体的,如图8、图9所示,第2行的第2个非共极连接线511通过一个第二过孔101b连接第2条数据线40。
在一些实施例中,如图8、图9所示,所述PCB板10还包括阵列设置的M*N/3条共极连接线512,且M*N/3为整数,所述共极连接线512位于所述PCB板10的表层;第j列端子对513包括多个重复单元,同一重复单元内所有端子对513的第二端子513b通过一个所述共极连接线512连接,所述共极连接线512通过过孔连接第j条扫描线30。通过使重复单元内所有端子对的第二端子通过一个共极连接线连接,且共极连接线通过过孔连接扫描线,使发光像素的所有LED灯珠的共极端通过一个过孔连接至扫描线,可以减少过孔的数量,从而可以减小像素的尺寸,提高LED排列结构的分辨率,提高LED排列结构的良率。
具体的,可以使相邻两个重复单元内的两个共极连接线通过同一过孔连接扫描线。具体实施时,以上各个单元或结构可以作为独立的实体来实现,也可以进行任意组合,作为同一或若干个实体来实现,以上各个单元或结构的具体实施可参见前面的实施例,在此不再赘述。
以上对本实用新型实施例所提供的一种LED排列结构进行了详细介绍,本文中应用了具体个例对本实用新型的原理及实施例进行了阐述,以上实施例的说明只是用于帮助理解本实用新型的方法及其核心思想;同时,对于本领域的技术人员,依据本实用新型的思想,在具体实施例及应用范围上均会有改变之处,综上所述,本说明书内容不应理解为对本实用新型的限制。

Claims (10)

1.一种LED排列结构,其特征在于,包括:
PCB板,所述PCB板的显示区域内设置有若干个沿第一方向延伸的数据线、若干个沿第二方向延伸的扫描线以及若干个过孔;所述数据线和所述扫描线位于所述PCB板的不同层,所述第二方向与所述第一方向相交;
设置在所述PCB板上的多个LED灯珠,多个所述LED灯珠在所述第一方向、所述第二方向上呈阵列排布,形成多个LED灯珠行和多个LED灯珠列,所述LED灯珠行沿所述第一方向延伸,所述LED灯珠列沿所述第二方向延伸;每个所述LED灯珠行包括多个LED灯珠组,每个所述LED灯珠组包括两个相邻的所述LED灯珠;相邻的多个所述LED灯珠沿所述第二方向依次排列以形成若干个发光像素;所述LED灯珠包括共极端和非共极端;
每个所述LED灯珠列内,所有所述LED灯珠的共极端连接一条所述扫描线;
每个所述LED灯珠行内,所有所述LED灯珠的非共极端连接一条所述数据线;
至少一个所述LED灯珠行内,各所述LED灯珠组内的两个所述LED灯珠的非共极端在所述PCB板的表层连接,所述PCB板的显示区域内还设置有若干个沿第一方向延伸的非共极连接线,所述非共极连接线与所述数据线位于所述PCB板的不同层,所述非共极连接线通过一个过孔连接至一条所述数据线;每一所述LED灯珠组内,两个所述LED灯珠的非共极端连接一条所述非共极连接线,所述LED灯珠之间的间距与所述非共极连接线穿过的过孔的设置方式相关。
2.根据权利要求1所述的LED排列结构,其特征在于,至少部分所述发光像素内,三条所述非共极连接线穿过的三个所述过孔的连线组成一三角形。
3.根据权利要求2所述的LED排列结构,其特征在于,至少部分所述发光像素内,相邻两条所述非共极连接线穿过的两个过孔位于另一所述非共极连接线穿过的所述过孔的同一侧。
4.根据权利要求2所述的LED排列结构,其特征在于,至少部分所述发光像素内,间隔设置的两条所述非共极连接线穿过的两个过孔位于另一所述非共极连接线穿过的所述过孔的同一侧。
5.根据权利要求2所述的LED排列结构,其特征在于,在相邻所述发光像素对应的非共极连接线中,位于相邻所述发光像素的交界处的相邻两条所述非共极连接线穿过的两个过孔位于相邻所述发光像素的非交界处的所述非共极连接线穿过的过孔的同一侧。
6.根据权利要求2所述的LED排列结构,其特征在于,在一列所述非共极连接线中,相邻所述非共极连接线穿过的过孔交替设置。
7.根据权利要求1所述的LED排列结构,其特征在于,至少一列所述非共极连接线中,所述非共极连接线穿过的过孔呈一字型分布。
8.根据权利要求1所述的LED排列结构,其特征在于,在PCB板的显示区域内,任意两个所述发光像素对应的非共极连接线穿过的过孔的排列方向相同。
9.根据权利要求1所述的LED排列结构,其特征在于,在PCB板的显示区域内,不同区域内的两个发光像素对应的非共极连接线穿过的过孔的排列方式不同。
10.根据权利要求9所述的LED排列结构,其特征在于,部分所述发光像素内,三条所述非共极连接线穿过的三个所述过孔的连线组成一三角形,一列所述非共极连接线中,所述非共极连接线穿过的过孔呈一字型分布。
CN202321681042.7U 2022-07-05 2023-06-29 Led排列结构 Active CN220856005U (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
CN202210792762.4A CN115100971A (zh) 2022-07-05 2022-07-05 Led排列结构
CN2022107927624 2022-07-05

Publications (1)

Publication Number Publication Date
CN220856005U true CN220856005U (zh) 2024-04-26

Family

ID=83295945

Family Applications (9)

Application Number Title Priority Date Filing Date
CN202210792762.4A Pending CN115100971A (zh) 2022-07-05 2022-07-05 Led排列结构
CN202310762677.8A Pending CN116597751A (zh) 2022-07-05 2023-06-27 Led排列结构
CN202310762682.9A Pending CN116665552A (zh) 2022-07-05 2023-06-27 Led排列结构
CN202310777458.7A Pending CN116665554A (zh) 2022-07-05 2023-06-28 Led排列结构
CN202310777318.XA Pending CN116597752A (zh) 2022-07-05 2023-06-28 Led排列结构
CN202321668987.5U Active CN220020538U (zh) 2022-07-05 2023-06-28 Led排列结构
CN202321669095.7U Active CN220189176U (zh) 2022-07-05 2023-06-28 Led排列结构
CN202321681042.7U Active CN220856005U (zh) 2022-07-05 2023-06-29 Led排列结构
CN202310789727.1A Pending CN116597753A (zh) 2022-07-05 2023-06-29 Led排列结构

Family Applications Before (7)

Application Number Title Priority Date Filing Date
CN202210792762.4A Pending CN115100971A (zh) 2022-07-05 2022-07-05 Led排列结构
CN202310762677.8A Pending CN116597751A (zh) 2022-07-05 2023-06-27 Led排列结构
CN202310762682.9A Pending CN116665552A (zh) 2022-07-05 2023-06-27 Led排列结构
CN202310777458.7A Pending CN116665554A (zh) 2022-07-05 2023-06-28 Led排列结构
CN202310777318.XA Pending CN116597752A (zh) 2022-07-05 2023-06-28 Led排列结构
CN202321668987.5U Active CN220020538U (zh) 2022-07-05 2023-06-28 Led排列结构
CN202321669095.7U Active CN220189176U (zh) 2022-07-05 2023-06-28 Led排列结构

Family Applications After (1)

Application Number Title Priority Date Filing Date
CN202310789727.1A Pending CN116597753A (zh) 2022-07-05 2023-06-29 Led排列结构

Country Status (4)

Country Link
CN (9) CN115100971A (zh)
DE (1) DE202023103729U1 (zh)
FR (1) FR3137789A3 (zh)
WO (2) WO2024007401A1 (zh)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN115100971A (zh) * 2022-07-05 2022-09-23 深圳市兆驰晶显技术有限公司 Led排列结构

Family Cites Families (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN209103799U (zh) * 2018-11-13 2019-07-12 惠科股份有限公司 画素驱动电路及显示装置
CN109298577B (zh) * 2018-11-30 2022-04-12 上海中航光电子有限公司 一种显示面板和显示装置
CN112684631A (zh) * 2019-10-18 2021-04-20 群创光电股份有限公司 显示装置
CN111462643A (zh) * 2020-03-17 2020-07-28 深圳市奥拓电子股份有限公司 Led灯珠和led显示结构
CN111402751A (zh) * 2020-05-09 2020-07-10 广州视源电子科技股份有限公司 一种led灯珠及led显示屏
CN111474758B (zh) * 2020-05-13 2022-11-22 芜湖天马汽车电子有限公司 一种显示面板及显示装置
CN111834424B (zh) * 2020-07-01 2022-03-08 武汉华星光电半导体显示技术有限公司 显示面板、显示屏及电子设备
CN213751735U (zh) * 2020-12-18 2021-07-20 重庆康佳光电技术研究院有限公司 一种led显示单元以及显示装置
CN115100970A (zh) * 2022-07-05 2022-09-23 深圳市兆驰晶显技术有限公司 Led灯板结构
CN115100971A (zh) * 2022-07-05 2022-09-23 深圳市兆驰晶显技术有限公司 Led排列结构

Also Published As

Publication number Publication date
CN116597752A (zh) 2023-08-15
CN220189176U (zh) 2023-12-15
CN116665552A (zh) 2023-08-29
DE202023103729U1 (de) 2023-08-07
CN220020538U (zh) 2023-11-14
FR3137789A3 (fr) 2024-01-12
WO2024007401A1 (zh) 2024-01-11
CN115100971A (zh) 2022-09-23
CN116597751A (zh) 2023-08-15
CN116665554A (zh) 2023-08-29
WO2024008108A1 (zh) 2024-01-11
CN116597753A (zh) 2023-08-15

Similar Documents

Publication Publication Date Title
US11456346B2 (en) Display panel and display device
JP3213621U (ja) 高解像度ledディスプレイ及びその超微細ドットピッチを有する表面実装型ledコンビネーションランプ
CN220856005U (zh) Led排列结构
CN110491927B (zh) 一种阵列基板、显示面板及显示装置
CN211124837U (zh) 一种方便布线的mini LED灯珠以及LED显示屏
CN108335639B (zh) 一种led显示装置
CN220189177U (zh) Led灯板结构
CN217640579U (zh) Led排列结构
CN217640578U (zh) Led灯板结构
US20240014185A1 (en) Led arrangement structures
US11244934B2 (en) LED display module
CN217133948U (zh) 用于led显示的灯珠排布结构
CN108281087B (zh) 阵列基板及制作方法及显示屏
CN217485037U (zh) Led显示模组、led显示屏
CN111402751A (zh) 一种led灯珠及led显示屏
EP4325471A1 (en) Led lamp panel structure
CN220106530U (zh) 一种led灯珠
CN216353113U (zh) Led显示面板、led显示模组及led显示屏
CN113937204B (zh) 一种led显示模组及显示设备
CN217485038U (zh) 一种led显示结构
CN114898674A (zh) 用于led显示的灯珠排布结构
CN114974003A (zh) Led显示模组、led显示屏
CN114974093A (zh) Led显示方法
CN114882805A (zh) 一种led显示装置
CN108492764B (zh) 一种led显示装置

Legal Events

Date Code Title Description
GR01 Patent grant
GR01 Patent grant