CN217655879U - 阵列基板及显示面板 - Google Patents

阵列基板及显示面板 Download PDF

Info

Publication number
CN217655879U
CN217655879U CN202221667839.7U CN202221667839U CN217655879U CN 217655879 U CN217655879 U CN 217655879U CN 202221667839 U CN202221667839 U CN 202221667839U CN 217655879 U CN217655879 U CN 217655879U
Authority
CN
China
Prior art keywords
fan
line
lines
fanout
array substrate
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN202221667839.7U
Other languages
English (en)
Inventor
张建英
康报虹
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
HKC Co Ltd
Mianyang HKC Optoelectronics Technology Co Ltd
Original Assignee
HKC Co Ltd
Mianyang HKC Optoelectronics Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by HKC Co Ltd, Mianyang HKC Optoelectronics Technology Co Ltd filed Critical HKC Co Ltd
Priority to CN202221667839.7U priority Critical patent/CN217655879U/zh
Application granted granted Critical
Publication of CN217655879U publication Critical patent/CN217655879U/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Landscapes

  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)

Abstract

本申请涉及一种阵列基板及显示面板,该阵列基板包括扇出区,扇出区内设置有多条扇出线,其中,每条扇出线弯折设置,且每条扇出线与相邻的至少一条扇出线之间相互嵌套设置,多条扇出线的长度均相等。本申请可以在各个扇出线的阻抗保持一致的同时减小扇出线的占用空间,改善显示面板的显示不均问题,有利于实现显示面板的窄边框化。

Description

阵列基板及显示面板
技术领域
本申请涉及显示技术领域,特别是涉及一种阵列基板及显示面板。
背景技术
阵列基板包括薄膜晶体管阵列及驱动薄膜晶体管阵列的驱动电路模块,驱动电路模块输出的信号通过扇出线(fanout line)传导至薄膜晶体管阵列。但由于扇出区(Fan-out Area)空间有限,使得不同扇出线的长度不一致,容易导致扇出线的阻抗不均匀,相应的传输驱动信号存在差异,最终导致显示面板显示不均。为此,相关技术中将长度较短的扇出线进行曲线设计以增加其阻抗,但这种方法增加了扇出线的占用空间,不利于显示面板的窄边框化设计。
实用新型内容
本申请旨在提供一种阵列基板及显示面板,其可以在各个扇出线的阻抗保持一致的同时减小扇出线的占用空间,改善显示面板的显示不均问题,有利于实现显示面板的窄边框化。
第一方面,本申请实施例提出了一种阵列基板,包括扇出区,扇出区内设置有多条扇出线,其中,每条扇出线弯折设置,且每条扇出线与相邻的至少一条扇出线之间相互嵌套设置,多条扇出线的长度均相等。
在一种可能的实施方式中,扇出线包括沿自身长度方向依次交错设置的多个直线段和多个曲线段,其中,直线段位于同一直线上,且相邻的两条扇出线的直线段相互平行,曲线段为具有一侧开口的框线或者弧线。
在一种可能的实施方式中,多条扇出线包括平行设置的多组扇出线单元,每个扇出线单元包括两条扇出线,相邻的两个扇出线单元相互平行设置。
在一种可能的实施方式中,多条扇出线包括平行设置的多组扇出线单元,每个扇出线单元包括三条扇出线,相邻的两个扇出线单元对称设置。
在一种可能的实施方式中,扇出线单元中,每条扇出线的曲线段为具有一侧开口的矩形框线或者弧线,且扇出线的多个曲线段的开口方向相同,多条扇出线的两端分别对齐设置。
在一种可能的实施方式中,多条扇出线包括位于阵列基板边缘的两个扇出线单元,扇出线单元包括四条扇出线,位于两侧的扇出线的曲线段为具有开口的矩形框线或者弧线,位于中间的扇出线的曲线段为具有开口的阶梯状框线或者阶梯状弧线;四条扇出线的曲线段的开口方向均相同。
在一种可能的实施方式中,两个扇出线单元对称设置。
在一种可能的实施方式中,扇出线的多个曲线段包括沿自身长度方向依次交错设置的第一曲线段和第二曲线段,第一曲线段为具有开口的一个矩形框或者一个弧线,第二曲线段为具有开口的两个矩形框或者两个弧线,且两个矩形框或者两个弧线的开口方向相反,多条扇出线的两端分别呈斜线设置。
在一种可能的实施方式中,阵列基板包括衬底基板、设置于衬底基板上的导电层以及设置于导电层背离衬底基板一侧的绝缘层,信号线单元和扇出线单元位于导电层。
第二方面,本申请实施例还提出了一种显示面板,包括:如前所述的任一种阵列基板。
根据本申请实施例提供的阵列基板及显示面板,通过将扇出区内的多条扇出线弯折设置,且每条扇出线与相邻的至少一条扇出线之间相互嵌套设置,多条扇出线的长度均相等,从而可以使各个扇出线的阻抗保持一致的同时减小扇出线的占用空间,改善显示面板的显示不均问题,有利于实现显示面板的窄边框化。
附图说明
下面将参考附图来描述本申请示例性实施例的特征、优点和技术效果。在附图中,相同的部件使用相同的附图标记。附图并未按照实际的比例绘制,仅用于示意相对位置关系,某些部位的层厚采用了夸大的绘图方式以便于理解,附图中的层厚并不代表实际层厚的比例关系。
图1示出相关技术中的阵列基板的结构示意图;
图2示出图1所示的阵列基板中的扇出线单元的结构示意图;
图3示出本申请实施例提供的阵列基板的一种扇出线的结构示意图;
图4示出本申请实施例提供的阵列基板的另一种扇出线的结构示意图;
图5示出本申请实施例提供的阵列基板的另一种扇出线的结构示意图;
图6示出本申请实施例提供的阵列基板的另一种扇出线的结构示意图;
图7示出本申请实施例提供的阵列基板的扇出线的剖面图。
附图标记说明:
AA、显示区;FA、扇出区;FU、扇出线单元;P、驱动电路板;
1、扇出线;11、直线段;12、曲线段;121、第一曲线段;122、第二曲线段;
10、衬底基板;20、导电层;30、绝缘层。
具体实施方式
下面将详细描述本申请的各个方面的特征和示例性实施例。在下面的详细描述中,提出了许多具体细节,以便提供对本申请的全面理解。但是,对于本领域技术人员来说很明显的是,本申请可以在不需要这些具体细节中的一些细节的情况下实施。下面对实施例的描述仅仅是为了通过示出本申请的示例来提供对本申请的更好的理解。在附图和下面的描述中,至少部分的公知结构和技术没有被示出,以便避免对本申请造成不必要的模糊;并且,为了清晰,可能夸大了区域结构的尺寸。此外,下文中所描述的特征、结构或特性可以以任何合适的方式结合在一个或更多实施例中。
图1示出相关技术中的阵列基板的结构示意图;图2示出图1所示的阵列基板中的扇出线单元的结构示意图。
如图1和图2所示,相关技术中阵列基板的显示区AA布置有多条信号线L,信号线L可以为数据线、电源线等,扇出区FA布置有多条扇出线1,扇出线1的一端与信号线电连接,扇出线1的另一端与驱动电路板P电连接。驱动电路板P可以为柔性电路板(FlexiblePrintedCircuit,简称FPC)或者覆晶薄膜(Chip On Film,简称COF)。由于驱动电路板P的焊脚紧密排列而信号线分散排列,也就是说,焊脚到信号线L的距离各不相同,导致电阻分布不均,不同长度、不同电阻的扇出线1会使信号的波形发生变形,从而会影响显示面板的显示质量。
目前常规的扇出线电阻均一化都是通过曲线设计实现,即扇出线1通过弯折的方式形成弯曲部,利用弯曲部增大扇出线的长度进而增大电阻,使信号趋于同步。然而,这样会造成扇出区的高度增加,进而影响到显示面板的边框宽度,不利于窄边框化的设计
为此。本申请实施例提供了一种阵列基板,其可以在各个扇出线的阻抗保持一致的同时减小扇出线的占用空间,改善显示面板的显示不均问题,有利于实现显示面板的窄边框化。
图3~图6示出本申请实施例提供的阵列基板的几种扇出线的结构示意图,下面结合附图详细描述本申请实施例提供的阵列基板的具体结构。
本申请实施例提供了一种阵列基板,包括扇出区FA,扇出区FA内设置有多条扇出线,其中,每条扇出线1弯折设置,且每条扇出线1与相邻的至少一条扇出线1之间相互嵌套设置,多条扇出线1的长度均相等。
如图3~图6所示,与直线形式的单条扇出线1相比,以曲线形式弯折设置的单条扇出线1增加了占用空间,但由于多条扇出线中相邻的两条扇出线1之间相互嵌套,减小了所有扇出线的整体占用空间,有利于实现显示面板的窄边框化设计。另外,由于扇出线1以曲线形式弯折设置,可以使每条扇出线1从驱动电路板P的焊脚到信号线L之间的距离相同,实现阻抗的均一化设计,进而提高显示面板的显示质量。
根据本申请实施例提供的阵列基板,通过将扇出区FA内的多条扇出线1弯折设置,且每条扇出线1与相邻的至少一条扇出线1之间相互嵌套设置,多条扇出线1的长度均相等,从而可以使各个扇出线1的阻抗保持一致的同时减小扇出线1的占用空间,改善显示面板的显示不均问题,有利于实现显示面板的窄边框化。
在一些实施例中,扇出线1包括沿自身长度方向依次交错设置的多个直线段11和多个曲线段12,其中,直线段11位于同一直线上,且相邻的两条扇出线1的直线段11相互平行,曲线段12为具有一侧开口的框线或者弧线。
如图3~图6所示,扇出线1的多个直线段11位于同一直线上,且相邻的两条扇出线1的直线段11相互平行,以减小相邻的两条扇出线1之间的间距。以图3为例,两条扇出线1中,位于左侧的扇出线1的曲线段12为具有一侧开口的框线,且该框线尺寸较小,但直线段11较长;位于右侧的扇出线1的曲线段12为具有一侧开口的框线,且该框线尺寸较大,较大的框线可以容纳较小的框线,但直线段11较短,从实现两条扇出线1的相互嵌套。
可以理解的是,扇出线1的曲线段12也可以为具有一侧开口的弧线,其嵌套方式与框线的嵌套方式类似,不再赘述。
在一些实施例中,多条扇出线1包括平行设置的多组扇出线单元FU,每个扇出线单元FU包括两条扇出线1,相邻的两个扇出线单元FU相互平行设置。
如图3所示,两组扇出线单元FU平行设置,每组扇出线单元FU包括两条扇出线1,每条扇出线1的多个直线段11和多个曲线段12沿自身长度方向依次交错设置,相邻的两条扇出线1的直线段11相互平行,且每条扇出线1的多个曲线段12的开口方向相同,从而可以使两条扇出线1的曲线段12相互嵌套,节省布线空间。另外,相邻的两个扇出线单元FU相互平行设置,如此设置,可以使相同的多组扇出线单元FU平行设置,共同节省布线空间。扇出线单元FU的数量根据具体的设计及布线空间而定。
在一些实施例中,多条扇出线1包括平行设置的多组扇出线单元FU,每个扇出线单元FU包括三条扇出线1,相邻的两个扇出线单元FU对称设置。
如图4所示,两组扇出线单元FU平行设置,每组扇出线单元FU包括三条扇出线1,每条扇出线1的多个直线段11和多个曲线段12沿自身长度方向依次交错设置,相邻的两条扇出线1的直线段11相互平行,且每条扇出线1的多个曲线段12的开口方向相同。左侧的扇出线单元FU的三条扇出线1的多个曲线段12的开口方向均为向左,右侧的扇出线单元FU的三条扇出线1的多个曲线段12的开口方向均为向右。每个扇出线单元FU中的三条扇出线1的多个曲线段12的开口依次与相邻的扇出线1的曲线段12相互嵌套。由于直线段11的长度大于曲线段的长度,且相邻的两条扇出线1的直线段11相互平行,为了尽可能地减少占用空间,相邻的两个扇出线单元FU对称设置。
在一些实施例中,扇出线单元FU中,每条扇出线1的曲线段12为具有开口的矩形框线或者弧线,且扇出线1的多个曲线段12的开口方向相同,多条扇出线1的两端分别对齐设置。
如图3和图4所示,每条扇出线1的曲线段12为具有开口的矩形框线,且扇出线1的多个曲线段12的开口方向相同,多条扇出线1的两端分别对齐设置,如此可以确保多条扇出线1的长度均相等,从而可以使各个扇出线1的阻抗保持一致。
在一些实施例中,多条扇出线1包括位于阵列基板边缘的两个扇出线单元FU,扇出线单元FU包括四条扇出线1,位于两侧的扇出线1的曲线段12为具有开口的矩形框线或者弧线,位于中间的扇出线1的曲线段12为具有开口的阶梯状框线或者阶梯状弧线;四条扇出线1的曲线段12的开口方向均相同。
如图5所示,扇出线单元FU包括四条扇出线1,位于中间的扇出线1的曲线段12为具有开口的阶梯状框线或者阶梯状弧线,可以嵌套相邻的扇出线1的曲线段12,以减小扇出线单元FU的占用空间。而位于两侧的扇出线1的曲线段12为具有开口的矩形框线或者弧线,其中位于左侧的扇出线1沿自身长度方向的多个直线段11较长,而曲线段12向内凸出,位于右侧的扇出线1的曲线段12与左侧的曲线段12对应设置且向外凸出,使得该扇出线单元FU右侧的扇出线1位于阵列基板1的最右侧,而不与其他扇出线1相邻设置,以减小扇出线单元FU的占用空间。该扇出线单元FU的左侧可以与前述图3或图4所示的任一种扇出线单元FU相邻设置,以共同减小扇出线单元FU的占用空间。
在一些实施例中,两个扇出线单元FU对称设置。如图5所示,两个扇出线单元FU还可以对称设置于阵列基板1的最左侧和最右侧,阵列基板1的中间可以布置前述图3或图4所示的任一种扇出线单元FU,以减小所有扇出线1的整体占用空间。
在一些实施例中,扇出线1的多个曲线段12包括沿自身长度方向依次交错设置的第一曲线段121和第二曲线段122,第一曲线段121为具有开口的一个矩形框或者一个弧线,第二曲线段122为具有开口的两个矩形框或者两个弧线,且两个矩形框或者两个弧线的开口方向相反,多条扇出线1的两端分别呈斜线设置。
如图6所示,扇出线1的多个曲线段12包括沿自身长度方向依次交错设置的第一曲线段121和第二曲线段122,第一曲线段121为具有开口的一个矩形框,第二曲线段122为具有开口的两个矩形框,且两个矩形框的开口方向相反,使得一条扇出线1的第二曲线段122的一个矩形框与相邻的直线段11之间形成容纳空间,用于嵌套另一条扇出线1的第二曲线段122的一个矩形框。另外,与第二曲线段122相邻的两个第一曲线段121的开口方向相反,从而可使多条扇出线1相互嵌套设置,节省布线空间。另外,多条扇出线1的两端分别呈斜线设置,可以确保多条扇出线1的长度均相等,从而可以使各个扇出线1的阻抗保持一致。
另外,本申请实施例提供的阵列基板,由于相邻的扇出线1之间在横向方向上相互嵌套,减小了相邻的扇出线1之间距离,进而使得原有的扇出区FA在横向方向上留出更多的布线空间。另外,扇出线1单元在纵向方向上进行压缩设置,可以使得扇出线1的总长度F保持不变,同时扇出区FA在纵向方向上的尺寸缩小,从而实现显示面板的窄边框化设计。
图7示出本申请实施例提供的阵列基板的扇出线的剖面图。
如图7所示,阵列基板包括衬底基板10、设置于衬底基板10上的导电层20以及设置于导电层20背离衬底基板10一侧的绝缘层30,扇出线1位于导电层20。衬底基板10可以为聚酰亚胺或者玻璃。导电层20的材质可以为铝、铜、银等金属层,绝缘层30可以为有机层或者无机层等。绝缘层30用于保护扇出线1,防止其与外界金属、灰尘等杂质接触影响其电气性能。
另外,本申请实施例提供的阵列基板的扇出线1的制作方法如下:在衬底基板10上制作图案化的导电层20,在导电层20上制作绝缘层30。其中,在衬底基板10上制作图案化的导电层20包括:在衬底基板10上涂覆金属层和光阻层,然后将设计有扇出线图案的掩模版放置于衬底基板10的上方预定距离处,采用紫外线曝光机进行曝光处理;采用湿蚀刻法将暴露在光阻层外的金属层区域去除,以形成图案化的扇出线1。
需要说明的是,本申请中,图案化工艺可以包括光刻工艺,或者包括光刻工艺以及刻蚀步骤,同时还可以包括打印、喷墨等其他用于形成预定图形的工艺;光刻工艺,是指包括成膜、曝光、显影等工艺过程的利用光刻胶、掩模板、曝光机等工艺,可以根据本申请中所形成的结构选择相应的图案化工艺。
另外,本申请实施例还提供一种显示面板,包括前所述的任一种的阵列基板。该显示面板可以为有机电致发光二极管(OLED)显示面板,也可以为液晶显(LCD)示面板。
应当容易地理解,应当按照最宽的方式解释本申请中的“在……上”、“在……以上”和“在……之上”,以使得“在……上”不仅意味着“直接处于某物上”,还包括“在某物上”且其间具有中间特征或层的含义,并且“在……以上”或者“在……之上”不仅包括“在某物以上”或“之上”的含义,还可以包括“在某物以上”或“之上”且其间没有中间特征或层(即,直接处于某物上)的含义。
文中使用的术语“层”可以指包括具有一定厚度的区域的材料部分。层可以在整个的下层结构或上覆结构之上延伸,或者可以具有比下层或上覆结构的范围小的范围。此外,层可以是匀质或者非匀质的连续结构的一个区域,其厚度小于该连续结构的厚度。例如,层可以位于所述连续结构的顶表面和底表面之间或者所述顶表面和底表面处的任何成对的横向平面之间。层可以横向延伸、垂直延伸和/或沿锥形表面延伸。衬底基板可以是层,可以在其中包括一个或多个层,和/或可以具有位于其上、其以上和/或其以下的一个或多个层。层可以包括多个层。例如,互连层可以包括一个或多个导体和接触层(在其内形成触点、互连线和/或过孔)以及一个或多个电介质层。
最后应说明的是:以上各实施例仅用以说明本申请的技术方案,而非对其限制;尽管参照前述各实施例对本申请进行了详细的说明,本领域的普通技术人员应当理解:其依然可以对前述各实施例所记载的技术方案进行修改,或者对其中部分或者全部技术特征进行等同替换;而这些修改或者替换,并不使相应技术方案的本质脱离本申请各实施例技术方案的范围。

Claims (10)

1.一种阵列基板,包括扇出区,所述扇出区内设置有多条扇出线,其特征在于:
每条所述扇出线弯折设置,且每条所述扇出线与相邻的至少一条所述扇出线之间相互嵌套设置,所述多条扇出线的长度均相等。
2.根据权利要求1所述的阵列基板,其特征在于,所述扇出线包括沿自身长度方向依次交错设置的多个直线段和多个曲线段,其中,所述直线段位于同一直线上,且相邻的两条所述扇出线的所述直线段相互平行,所述曲线段为具有一侧开口的框线或者弧线。
3.根据权利要求2所述的阵列基板,其特征在于,所述多条扇出线包括平行设置的多组扇出线单元,每个所述扇出线单元包括两条所述扇出线,相邻的两个所述扇出线单元相互平行设置。
4.根据权利要求2所述的阵列基板,其特征在于,所述多条扇出线包括平行设置的多组扇出线单元,每个所述扇出线单元包括三条所述扇出线,相邻的两个所述扇出线单元对称设置。
5.根据权利要求3或4所述的阵列基板,其特征在于,所述扇出线单元中,每条所述扇出线的所述曲线段为具有开口的矩形框线或者弧线,且所述扇出线的所述多个曲线段的开口方向相同,多条所述扇出线的两端分别对齐设置。
6.根据权利要求2所述的阵列基板,其特征在于,所述多条扇出线包括位于所述阵列基板边缘的两个扇出线单元,所述扇出线单元包括四条扇出线,位于两侧的所述扇出线的所述曲线段为具有开口的矩形框线或者弧线,位于中间的所述扇出线的所述曲线段为具有开口的阶梯状框线或者阶梯状弧线;所述四条扇出线的所述曲线段的开口方向均相同。
7.根据权利要求6所述的阵列基板,其特征在于,所述两个扇出线单元对称设置。
8.根据权利要求2所述的阵列基板,其特征在于,所述扇出线的所述多个曲线段包括沿自身长度方向依次交错设置的第一曲线段和第二曲线段,所述第一曲线段为具有开口的一个矩形框或者一个弧线,所述第二曲线段为具有开口的两个矩形框或者两个弧线,且所述两个矩形框或者所述两个弧线的开口方向相反,多条所述扇出线的两端分别呈斜线设置。
9.根据权利要求1所述的阵列基板,其特征在于,包括衬底基板、设置于所述衬底基板上的导电层以及设置于所述导电层背离所述衬底基板一侧的绝缘层,所述扇出线位于所述导电层。
10.一种显示面板,其特征在于,包括:如权利要求1至9任一项所述的阵列基板。
CN202221667839.7U 2022-06-29 2022-06-29 阵列基板及显示面板 Active CN217655879U (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202221667839.7U CN217655879U (zh) 2022-06-29 2022-06-29 阵列基板及显示面板

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202221667839.7U CN217655879U (zh) 2022-06-29 2022-06-29 阵列基板及显示面板

Publications (1)

Publication Number Publication Date
CN217655879U true CN217655879U (zh) 2022-10-25

Family

ID=83687045

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202221667839.7U Active CN217655879U (zh) 2022-06-29 2022-06-29 阵列基板及显示面板

Country Status (1)

Country Link
CN (1) CN217655879U (zh)

Similar Documents

Publication Publication Date Title
CN107634086B (zh) 一种柔性阵列基板及制备方法、显示装置
US7701722B2 (en) Flexible printed wiring board
US8802994B2 (en) Printed circuit board and method of manufacturing the same
CN100369258C (zh) 有源元件阵列基板
US9161455B2 (en) Method of fabricating of circuit board
KR20070002278A (ko) 표시 기판 및 이를 구비한 표시 장치
CN111243486A (zh) 一种阵列基板及显示面板
US20230139020A1 (en) Backlight module and display device
CN210223510U (zh) 一种显示面板的驱动模组和显示装置
CN113178132A (zh) 覆晶薄膜组、显示面板及显示模组
CN111326543A (zh) 可拉伸阵列基板和显示装置
CN114035387B (zh) 阵列基板和显示面板
KR20010098821A (ko) 개선된 본딩 구조를 갖는 디스플레이 패널 모듈 및 그제조 방법
CN210294739U (zh) 一种显示面板和显示装置
KR20090084710A (ko) 배선 회로 기판 및 그 제조 방법
CN217655879U (zh) 阵列基板及显示面板
CN114284302A (zh) 阵列基板、显示面板及显示装置
KR20040042413A (ko) 박막 트랜지스터 기판 및 그의 제조 방법
CN112415817A (zh) 电子装置
CN115657352A (zh) 显示面板及显示装置
JPH0764103A (ja) 液晶表示装置
CN112711174A (zh) 光罩、阵列基板的制备方法与显示面板
JP2009289844A (ja) Cofテープ
US20240136364A1 (en) Array substrate and method for manufacturing the same, and display panel
CN112086424A (zh) 接合垫结构

Legal Events

Date Code Title Description
GR01 Patent grant
GR01 Patent grant