CN114035387B - 阵列基板和显示面板 - Google Patents

阵列基板和显示面板 Download PDF

Info

Publication number
CN114035387B
CN114035387B CN202111443030.6A CN202111443030A CN114035387B CN 114035387 B CN114035387 B CN 114035387B CN 202111443030 A CN202111443030 A CN 202111443030A CN 114035387 B CN114035387 B CN 114035387B
Authority
CN
China
Prior art keywords
fan
wire
substrate
array substrate
out wire
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN202111443030.6A
Other languages
English (en)
Other versions
CN114035387A (zh
Inventor
李志威
康报虹
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
HKC Co Ltd
Mianyang HKC Optoelectronics Technology Co Ltd
Original Assignee
HKC Co Ltd
Mianyang HKC Optoelectronics Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by HKC Co Ltd, Mianyang HKC Optoelectronics Technology Co Ltd filed Critical HKC Co Ltd
Priority to CN202111443030.6A priority Critical patent/CN114035387B/zh
Publication of CN114035387A publication Critical patent/CN114035387A/zh
Application granted granted Critical
Publication of CN114035387B publication Critical patent/CN114035387B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136286Wiring, e.g. gate line, drain line

Abstract

本申请公开了一种阵列基板和显示面板,阵列基板包括显示区和非显示区,所述阵列基板还包括:衬底、多条扇出走线和多条传输信号线;多条扇出走线设置在非显示区,所述扇出走线包括第一扇出走线和第二扇出走线,所述第一扇出走线设置在所述衬底的第一面,所述第二扇出走线设置在所述衬底的第二面;多条传输信号线设置在所述显示区,多条所述扇出走线与多条所述传输信号线之间一一对应连接;衬底上设置有贯穿孔,贯穿孔内设置有导电层;所述第二扇出走线靠近所述传输信号线的一端与所述传输信号线之间通过所述导电层电性连接。本申请通过上述方案以缩小扇出走线占用面积的长度,进而实现窄边框显示效果。

Description

阵列基板和显示面板
技术领域
本申请涉及显示技术领域,尤其涉及一种阵列基板和显示面板。
背景技术
随着科学技术的发展,在显示面板的相关技术领域不断取得突破,随之而来的,市场对显示面板的要求也越来越高,都在追求一种窄边框、超高清显示的显示面板,在显示面板的尺寸越来越小,但其分辨率越来越高的情况下,其非显示区的布线数量也越来越多。一般来说显示面板包括:阵列基板和对置基板,阵列基板一般设置有扇出走线、传输信号线和绑定部。
阵列基板上的扇出走线一般都在阵列基板的一面呈扇形布设,这就导致每根扇出走线从邦定部到传输信号线的直线距离不同,也就导致每根扇出走线的长度不同,电阻也就不同,所以在现有技术中,为了平衡每根扇出走线的电阻,将每条扇出走线通过绕线的方式设置为相同的长度,使得每条扇出走线的线阻一致。但绕线的方式需要一定的布线空间,因此,扇出走线的布设将会占用显示面板较多的空间,导致无法实现超窄边框的显示面板。
发明内容
本申请的目的是提供一种阵列基板和显示面板,以缩小扇出走线占用面积的长度,进而实现窄边框显示效果。
本申请公开了一种阵列基板包括显示区和非显示区,所述阵列基板还包括:衬底、多条扇出走线和多条传输信号线;所述衬底包括衬底的第一面和衬底的第二面,所述衬底的第一面与所述衬底的第二面为所述衬底上相对的两面;多条扇出走线设置在所述非显示区,所述扇出走线包括第一扇出走线和第二扇出走线,所述第一扇出走线设置在所述衬底的第一面,所述第二扇出走线设置在所述衬底的第二面;多条传输信号线设置在所述显示区,多条所述扇出走线与多条所述传输信号线之间一一对应连接;所述衬底上设置有贯穿孔,所述贯穿孔内设置有导电层;所述第二扇出走线靠近所述传输信号线的一端与所述传输信号线之间通过所述导电层电性连接。
可选的,所述第一扇出走线的数量与所述第二扇出走线的数量相同。
可选的,多条所述第一扇出走线与多个所述贯穿孔间隔设置。
可选的,所述贯穿孔设置有多个,所述第二扇出走线的数量对应设置多条,以所述传输信号线的线长方向为第一方向,垂直于所述第一方向为第二方向,沿所述第二方向上,相邻的所述贯穿孔交错排列设置。
可选的,所述阵列基板还包括绝缘遮光层,所述绝缘遮光层设置在所述衬底的第二面,且所述绝缘遮光层设置在所述衬底与所述第二扇出走线之间。
可选的,多条所述扇出走线包括多条第一扇出走线和多条第二扇出走线,每一条所述第二扇出走线与对应所述贯穿孔的电阻之和与每一条所述第一扇出走线的电阻相等。
可选的,所述第一扇出走线的膜层厚度小于所述第二扇出走线的膜层厚度和/或所述第一扇出走线的线宽小于所述第二扇出走线的宽度。
可选的,所述第一扇出走线与所述第二扇出走线,在所述衬底的第一面的正投影上重合。
可选的,所述阵列基板还包括第一绑定部和第二绑定部,所述第一绑定部设置在所述衬底的第一面,所述第二绑定部设置在所述衬底的第二面;所述第一扇出走线连接所述第一绑定部,所述第二扇出走线连接所述第二绑定部。
本申请还公开了一种显示面板,包括:如上述的阵列基板;对置基板,与所述阵列基板相对设置;液晶层,设置在所述对置基板与所述阵列基板之间;以及,框胶,环绕所述液晶层,设置在所述对置基板与所述阵列基板之间。
本申请通过上述方案的设置,将扇出走线分为第一扇出走线和第二扇出走线,第一扇出走线布置在衬底的第一面,第二扇出走线布置在衬底的第二面。因此正面需要布置的扇出走线的数量减少,以第一扇出走线为例,使得相邻两条第一扇出走线之间的间距增大,即每一条第一扇出走线的布线空间变大。可通过增加绕线的宽度,从而压缩每一根第一扇出走线的长度,但是还能保证每一条第一扇出走线的总长度可以依旧保持一致。由此,将第一扇出走线的在线长方向上的长度缩小,在线宽方向上的长度增大,从而减少扇出走线的布线占用面积总长度。换言之,通过增加弯折的宽度,第一扇出走线在该线宽方向上的占用面积增大,进而缩小第一扇出走线在线长方向上的长度。以缩小阵列基板的非显示区的扇出走线占用面积的总长度,由此可实现窄边框显示面板。
附图说明
所包括的附图用来提供对本申请实施例的进一步的理解,其构成了说明书的一部分,用于例示本申请的实施方式,并与文字描述一起来阐释本申请的原理。显而易见地,下面描述中的附图仅仅是本申请的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动性的前提下,还可以根据这些附图获得其他的附图。在附图中:
图1是本申请的第一实施例的显示面板的截面示意图;
图2是本申请的第一实施例的阵列基板的俯视示意图;
图3是本申请的第一实施例的贯穿孔的截面示意图;
图4是本申请的第一实施例的阵列基板的截面示意图;
图5是本申请的第二实施例的第一种阵列基板的俯视示意图;
图6是本申请的第二实施例的第一种阵列基板的截面示意图;
图7是本申请的第二实施例的第二种阵列基板的俯视示意图;
图8是本申请的第二实施例的第二种阵列基板的截面示意图。
其中,100、阵列基板;101、显示区;102、非显示区;103、绑定对位标记;130、扇出走线;131、第一扇出走线;132、第二扇出走线;140、传输信号线;150、贯穿孔;151、第一贯穿孔;152、第二贯穿孔;153、导电层;160、绑定部;161、第一绑定部;162、第二绑定部;170、衬底;171、第一面;172、第二面;180、绝缘遮光层;200、对置基板;300、框胶;400、液晶层。
具体实施方式
需要理解的是,这里所使用的术语、公开的具体结构和功能细节,仅仅是为了描述具体实施例,是代表性的,但是本申请可以通过许多替换形式来具体实现,不应被解释成仅受限于这里所阐述的实施例。
在本申请的描述中,术语“第一”、“第二”仅用于描述目的,而不能理解为指示相对重要性,或者隐含指明所指示的技术特征的数量。由此,除非另有说明,限定有“第一”、“第二”的特征可以明示或者隐含地包括一个或者更多个该特征;“多个”的含义是两个或两个以上。术语“包括”及其任何变形,意为不排他的包含,可能存在或添加一个或更多其他特征、整数、步骤、操作、单元、组件和/或其组合。
另外,“中心”、“横向”、“上”、“下”、“左”、“右”、“竖直”、“水平”、“顶”、“底”、“内”、“外”等指示的方位或位置关系的术语,是基于附图所示的方位或相对位置关系描述的,仅是为了便于描述本申请的简化描述,而不是指示所指的装置或元件必须具有特定的方位、以特定的方位构造和操作,因此不能理解为对本申请的限制。
此外,除非另有明确的规定和限定,术语“安装”、“相连”、“连接”应做广义理解,例如可以是固定连接,也可以是可拆卸连接,或一体地连接;可以是机械连接,也可以是电连接;可以是直接相连,也可以通过中间媒介间接相连,或是两个元件内部的连通。对于本领域的普通技术人员而言,可以根据具体情况理解上述术语在本申请中的具体含义。
下面参考附图和可选的实施例对本申请作详细说明。
实施例一:
如图1所示,作为本申请的第一实施例,公开了一种显示面板的示意图,该显示面板包括:阵列基板100、对置基板200、框胶300和液晶层400。对置基板200与所述阵列基板100相对设置;液晶层400设置在所述对置基板200与所述阵列基板100之间;框胶300环绕所述液晶层400,设置在所述对置基板200与所述阵列基板100之间。该显示面板中的阵列基板100采用以下方案所设计的阵列基板100,使得本方案所提供的显示面板能够做到更窄边框。
如图2所示,公开了一种阵列基板100的示意图,阵列基板100包括:衬底170、多个贯穿孔150、多条扇出走线130和多条传输信号线140;其中,阵列基板100包括显示区101和非显示区102,显示区101为透光区域,非显示区102为不透光区域,并环绕显示区101设置;衬底170包括衬底的第一面171和衬底的第一面172,这里所指的第一面171和第二面172,为衬底170相对的两面,以阵列基板100上形成像素薄膜晶体管的一面为第一面171,也可以称其为正面,第二面172即可被称为背面,一般来说,衬底170的背面是不设置有膜层的,但本实施例是在其背面设置有膜层的。所述传输信号线140设置在显示区101;所述扇出走线130设置在非显示区102,多条所述扇出走线130与多条所述传输信号线140之间一一对应连接;所述扇出走线130包括第一扇出走线131和第二扇出走线132;所述第一扇出走线131设置在所述衬底的第一面171,所述第二扇出走线132设置在所述衬底的第一面172。所述衬底170上设置有多个贯穿孔150,所述贯穿孔150内设置有导电层153;所述贯穿孔150对应设置在所述第二扇出走线132靠近所述传输信号线140的一端,所述第二扇出走线132与所述传输信号线140之间通过所述导电层153电性连接。需要说明的是,所述贯穿孔150也可以称其为通孔,采用循环干法刻蚀工艺形成;如图3所示,在所述贯穿孔150中注入导电物质,形成导电层153,该导电层153连通贯穿孔150两端的信号走线,即将第二扇出走线132上的信号通过贯穿孔150中的导电层153传输至衬底的第一面171的传输信号线140。
本申请通过上述方案的设置,将扇出走线130分为第一扇出走线131和第二扇出走线132,第一扇出走线131布置在衬底的第一面171,第二扇出走线132布置在衬底的第一面172。因此正面需要布置的扇出走线130的数量减少,以第一扇出走线131为例,使得相邻两条第一扇出走线131之间的间距增大,即每一条第一扇出走线131的布线空间变大。可通过增加绕线的宽度,从而压缩每一根第一扇出走线131的长度,但是还能保证每一条第一扇出走线131的总长度可以依旧保持一致。由此,将第一扇出走线131的在线长方向上的长度缩小,在线宽方向上的长度增大,从而减少扇出走线130的布线占用面积总长度。换言之,通过增加弯折的宽度,第一扇出走线131在该线宽方向上的占用面积增大,进而缩小第一扇出走线131在线长方向上的长度。以缩小阵列基板100的非显示区102的扇出走线130占用面积的总长度,由此可实现窄边框显示面板。需要说明的是,每一条第一扇出走线131的总长度也可以增加或减少,可根据实际情况进行选择。
具体地,所述第一扇出走线131的数量还可与所述第二扇出走线132的数量相同。例如,在显示面板的尺寸越来越小,但其分辨率越来越高的情况下,该扇出走线130的总数可达1920或3640条或以上。通过将其平分,以扇出走线130的总数为1920条为例,那么第一扇出走线131的数量为860条,第二扇出走线132的数量也为860条。在第一扇出走线131总长度不变的情况下,每一根第一扇出走线131横向可布线空间更大,横向的布线长度更长,竖向布线长度能够缩的更短,最大程度减少扇出走线130的布线占用面积的总长度。
具体地,多个所述第一扇出走线131与多个所述贯穿孔150间隔设置。即从左至右排序,奇数条传输信号线140与第一扇出走线131直接连接,偶数条传输信号线140通过贯穿孔150与第二扇出走线132连接。这样使得每相邻两条的第一扇出走线131之间的间距相同,而且相对于示例性技术而言,每相邻两条的第一扇出走线131之间的间距增大,多出来的空间,均匀分到每一条第一扇出走线131的布线空间,只需要加宽绕线部即可。
而且,由于设置了贯穿孔150,若是成一排设置,对应阵列基板100该位置断裂的风险较大,因此,在一实施例中,相邻的贯穿孔150交错排列,将交错排列的贯穿孔150分为第一排与第二排,其中,奇数贯穿孔150布置在第一排,偶数贯穿孔150布置在第二排,并位于相邻的两个奇数贯穿孔150之间。这样交错排列的贯穿孔150,能够确保阵列基板100不会因为贯穿孔150布置的过于密集而断裂。当然,也可以设置成三排,例如:将交错排列的贯穿孔150分为第一排,第二排与第三排,其中第一个贯穿孔150布置在第一排,第二个贯穿孔150布置在第二排,第三个贯穿孔150布置在第三排,第四个贯穿孔150设置在第一排,依次重复排列。更大程度的保证了不会因为贯穿孔150布置的过于密集而导致基板断裂。同样的将贯穿孔150分为四排、五排等设置也可以。
具体地,第一扇出走线131与第二扇出走线132在所述衬底的第一面171的正投影上部分重合。第一扇出走线131与第二扇出走线132在与传输信号线140连接的部分不重合。例如,第一根第一扇出走线131,弯折布设至邻近第一个贯穿孔150时,向左弯折绕开第一个贯穿孔150,与第一根传输信号线140连接,以此类推。这种重合的设计可以使得衬底的第一面171与衬底的第一面172在进行曝光显影时,使用同一块掩膜版,节省了制造工艺步骤。
当然,第一扇出走线131与第二扇出走线132在所述衬底的第一面171的正投影上也可以不重合。如,每条第一扇出走线131的弯折方向与每条第二扇出走线132的弯折方向都相反。或者说,在衬底170的投影上,多条第一扇出走线131与第二扇出走线132间隔设置,这样能使得第一扇出走线131与第二扇出走线132之间的间距较远,从而使得第一扇出走线131与第二扇出走线132之间的耦合电容比较小,有利于降低走线之间串扰的影响。
扇出走线130的绕线设置虽然能解决排布带来的线阻不均的问题,但是,此时,第二扇出走线132还额外增加了贯穿孔150中导电层153的电阻,由于第二扇出走线132需要通过贯穿孔150才能与传输信号线140连接,导致第二扇出走线132与第一扇出走线131的电阻不平衡。因此,为了保证每一条所述第二扇出走线132与对应所述贯穿孔150的电阻之和与每一条所述第一扇出走线131的电阻相等;本实施例可通过合理设置第一扇出走线131或第二扇出走线132的宽度,来平衡电阻。例如,将第二扇出走线132的线宽设置为小于第一扇出走线131的线宽,使得每一条所述第一扇出走线131的电阻与每一条第二扇出走线132加所对应的贯穿孔150的电阻相等。
当然,也可以通过改变第一扇出走线131或第二扇出走线132的膜层厚度来平衡电阻,例如,将第二扇出走线132的膜层厚度设置为小于第一扇出走线131的膜层厚度,也能使得每一条所述第一扇出走线131的电阻与每一条第二扇出走线132加所对应的贯穿孔150的电阻相等。当然,也可以将线宽和膜厚结合设计,例如第二扇出走线132的线宽小于第一扇出走线131,第二扇出走线132的膜厚也小于第一扇出走线131,同样能够使得每一条所述第一扇出走线131的电阻与每一条第二扇出走线132加所对应的贯穿孔150的电阻相等。
如图3所示,公开了一种贯穿孔150的示意图,贯穿孔150的设置采用循环干法刻蚀工艺,利HF和O2对玻璃(SiO2)(基板10)进行刻蚀,利用C4F8作为保护气体,使刻蚀与侧面保护交替进行,形成深孔的同时可以避免产生底部缺陷。形成贯穿孔150后,在贯穿孔150内灌入导电物质,如银浆,形成导电层153,该导电层153可将衬底的第一面171上的传输信号线140与第二面172的第二扇出走线132电性连接。
如图4所示,公开了一种阵列基板100的截面图,其中,在衬底的第一面171和第二面172分别形成绑定部160。具体地,阵列基板100还包括第一绑定部161和第二绑定部162,所述第一绑定部161设置在所述衬底的第一面171,所述第二绑定部162设置在所述衬底的第一面172;所述第一扇出走线131连接所述第一绑定部161,所述第二扇出走线132连接所述第二绑定部162。在后续形成显示装置的过程中,则使用两块覆晶薄膜和硬质电路板分别与第一绑定部161和第二绑定部162绑定连接。
本实施例适用于高分辨率的显示面板,高分辨率的显示面板的扇出走线130的数量更多,仅使用一块电路板来驱动导致电路板的负载极大。在本实施例设置第一面171的第一扇出走线131和第二面172的第二扇出走线132后,可实现双面绑定,即分别在衬底的第一面171和第二面172设置绑定部160,可通过双电路板绑定设计,提高该显示面板的性能。而且若只在衬底的第一面171设置绑定部160,第二扇出走线132想要接收信号就需要在对应所述绑定部160的位置设置贯穿孔150。两面分别绑定的设置,减少了贯穿孔150数量的设计,提高了第二扇出走线132的信号传输稳定性,提高了显示面板的品质。具体地,第一绑定部161与第二绑定部162还可以设置为在衬底170上的正投影重合。该第一绑定部161和第二绑定部162在衬底170上的正投影重合,在绑定覆晶薄膜时,可通过一次绑定即可实现。且正面的绑定部160与背面的绑定部160在基板上的正投影重合,为后续绑定驱动电路板提供了便利。
具体地,所述阵列基板100还包括绝缘遮光层180,所述绝缘遮光层180设置在所述衬底的第一面171,且所述绝缘遮光层180设置在所述衬底170与所述第一扇出走线131之间。需要说明的是,该绝缘遮光层180可以为例如黑色光阻层、黑矩阵、黑色塑胶等,绝缘遮光层180的设置使得阵列基板100背面能够进行曝光显影,同时增加了第一扇出走线131与第二扇出走线132之间的间距,减少了电容串扰。当然,绝缘遮光层180也可以设置在阵列基板100的背面,位于衬底170与第二扇出走线132之间,同样能够达到上述效果。除了设置绝缘遮光层180,还可以在背面喷涂一层绝缘遮光材料,使得阵列基板100背面能够进行曝光显影的同时,考虑对应非显示区102做绝缘遮光的设计。
具体地,因为在衬底的第一面171和第二面172都布置扇出走线130,会导致阵列基板100上第一扇出走线131区域的框胶300固化率不足,在本申请中为了在阵列基板100上曝光显影形成走线,在阵列基板100的正面与阵列基板100的背面都做了遮光设计,但第一扇出走线131区域在对置基板200上所对应区域设有镂空部,不完全遮光。因此能够从对置基板200侧照射紫外线光,使得阵列基板100上第一扇出走线131区域的框胶300固化。
具体地,在阵列基板100背面进行曝光显影形成走线时,以阵列基板100正面的绑定区为基准,同时在阵列基板100背面形成绑定对位标记103。在阵列基板100背面设置绑定区时,通过绑定对位标记103来确定位置,提高了阵列基板100背面绑定时的精度。
具体地,贯穿孔150的孔径应结合显示面板的尺寸、扇出走线130的线宽和贯穿孔150的排列方式等来设定,例如,在本实施例中,结合所给出的数据,将贯穿孔150的孔径设定为小于40um*40um,需要说明的是,该贯穿孔150的形状为方形。
实施例二:
如图5-6所示,作为本申请的第二实施例,图5公开了一种阵列基板100的俯视示意图,图6公开了一种阵列基板的截面示意图。其中,阵列基板100包括:衬底170、多条扇出走线130、多条传输信号线140、绑定部160。其中,衬底170,划分为衬底的第一面171与衬底的第一面172;多条扇出走线130,设置在非显示区102,所述扇出走线130包括第一扇出走线131和第二扇出走线132,所述第一扇出走线131设置在所述衬底的第一面171,所述第二扇出走线132设置在所述衬底的第一面172;多条传输信号线140,设置在所述衬底的第一面171,且位于所述显示区101,多条所述扇出走线130与多条所述传输信号线140之间一一对应连接;绑定部160,设置在所述衬底的第一面171;所述衬底170上设有贯穿孔150,所述贯穿孔150内设置有导电层153,所述贯穿孔150包括第一贯穿孔151与第二贯穿孔152,所述第一贯穿孔151和第二贯穿孔152分别设置在所述第二扇出走线132的两端;所述第二扇出走线132的一端通过所述第一贯穿孔151内的导电层153连接至所述传输信号线140,所述第二扇出走线132的另一端通过所述第二贯穿孔152内的导电层153连接至所述绑定部160。
如图7、图8所示,作为实施例二的一种变形实施例,图7公开了一种阵列基板100的俯视示意图,图8公开了一种阵列基板的截面示意图。将绑定部160设置在了衬底的第二面172。第一扇出走线131的一端与第二贯穿孔152连接,另一端与传输信号线140直接连接。第二扇出走线132的一端设为绑定部160,另一端与第一贯穿孔151连接,通过第一贯穿孔151内的导电层153与传输信号电性连接。因为将绑定部160设置在了衬底的第一面172,减少了衬底的第一面171设置绑定部160所占的空间,因此能够实现更窄边框。而且,该第二贯穿孔152的导电层将衬底的第一面171的第一扇出走线131的信号传输到背面与绑定部160连接。其导电层153同样也可以设置在绑定引脚的形状,且相邻的第二贯穿孔152的导电层153形成的绑定引脚可与绑定部160的绑定引脚间隔设置。该方案同样适用于上述实施例,即在衬底的正面使用第二贯穿孔152的导电层153形成绑定引脚。
需要说明的是,本申请的发明构思可以形成非常多的实施例,但是申请文件的篇幅有限,无法一一列出,因而,在不相冲突的前提下,以上描述的各实施例之间或各技术特征之间可以任意组合形成新的实施例,各实施例或技术特征组合之后,将会增强原有的技术效果。本申请的技术方案可以广泛用于各种显示面板,如TN(Twisted Nematic,扭曲向列型)显示面板、IPS(In-Plane Switching,平面转换型)显示面板、VA(Vertical Alignment,垂直配向型)显示面板、MVA(Multi-Domain Vertical Alignment,多象限垂直配向型)显示面板,当然,也可以是其他类型的显示面板,如OLED(Organic Light-Emitting Diode,有机发光二极管)显示面板,均可适用上述方案。
以上内容是结合具体的可选实施方式对本申请所作的进一步详细说明,不能认定本申请的具体实施只局限于这些说明。对于本申请所属技术领域的普通技术人员来说,在不脱离本申请构思的前提下,还可以做出若干简单推演或替换,都应当视为属于本申请的保护范围。

Claims (6)

1.一种阵列基板,包括分显示区和非显示区,其特征在于,所述阵列基板还包括:
衬底,所述衬底包括衬底的第一面和衬底的第二面,所述衬底的第一面与所述衬底的第二面为所述衬底上相对的两面;
多条扇出走线,设置在所述非显示区,所述扇出走线包括第一扇出走线和第二扇出走线,所述第一扇出走线设置在所述衬底的第一面,所述第二扇出走线设置在所述衬底的第二面;以及
多条传输信号线,设置在所述显示区,与多条所述扇出走线一一对应连接;
所述衬底上设置有贯穿孔,所述贯穿孔内设置有导电层,所述第二扇出走线靠近所述传输信号线的一端与所述传输信号线之间通过所述导电层电性连接;
多条所述第一扇出走线与多个所述贯穿孔间隔设置;
所述第一扇出走线采用绕线的布线方式,所述第一扇出走线在所述第一扇出走线的线宽方向上的占用面积增大,在所述第一扇出走线的线长方向上的占用面减小;
所述贯穿孔设置有多个,所述第二扇出走线的数量对应设置多条,以所述传输信号线的线长方向为第一方向,垂直于所述第一方向为第二方向,沿所述第二方向上,相邻的所述贯穿孔交错排列设置;
所述阵列基板还包括绑定部,设置在所述衬底的第二面;所述贯穿孔包括第一贯穿孔与第二贯穿孔,所述第一扇出走线的一端与第二贯穿孔连接,所述第一扇出走线的另一端与所述传输信号线直接连接,所述第二贯穿孔内的导电层将所述第一扇出走线与所述绑定部电性连接;所述第二扇出走线的一端连接至所述绑定部,所述第二扇出走线的另一端通过所述第一贯穿孔内的导电层与所述传输信号线电性连接;
多条所述扇出走线包括多条第一扇出走线和多条第二扇出走线,每一条所述第二扇出走线与对应所述第一贯穿孔的电阻之和与每一条所述第一扇出走线与对应的第二贯穿孔的电阻之和相等。
2.如权利要求1所述的阵列基板,其特征在于,所述第一扇出走线的数量与所述第二扇出走线的数量相同。
3.如权利要求1所述的阵列基板,其特征在于,所述阵列基板还包括绝缘遮光层,所述绝缘遮光层设置在所述衬底的第二面,且所述绝缘遮光层设置在所述衬底与所述第二扇出走线之间。
4.如权利要求1所述的一种阵列基板,其特征在于,所述第一扇出走线的膜层厚度小于所述第二扇出走线的膜层厚度,
和/或,
所述第一扇出走线的线宽小于所述第二扇出走线的宽度。
5.如权利要求1所述的一种阵列基板,其特征在于,所述第一扇出走线与所述第二扇出走线,在所述衬底的第一面的正投影上重合。
6.一种显示面板,其特征在于,包括:
如权利要求1-5任意一项所述阵列基板;
对置基板,与所述阵列基板相对设置;
液晶层,设置在所述对置基板与所述阵列基板之间;以及
框胶,环绕所述液晶层,设置在所述对置基板与所述阵列基板之间。
CN202111443030.6A 2021-11-30 2021-11-30 阵列基板和显示面板 Active CN114035387B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202111443030.6A CN114035387B (zh) 2021-11-30 2021-11-30 阵列基板和显示面板

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202111443030.6A CN114035387B (zh) 2021-11-30 2021-11-30 阵列基板和显示面板

Publications (2)

Publication Number Publication Date
CN114035387A CN114035387A (zh) 2022-02-11
CN114035387B true CN114035387B (zh) 2023-08-25

Family

ID=80139232

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202111443030.6A Active CN114035387B (zh) 2021-11-30 2021-11-30 阵列基板和显示面板

Country Status (1)

Country Link
CN (1) CN114035387B (zh)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN114550670A (zh) * 2022-03-02 2022-05-27 广州华星光电半导体显示技术有限公司 显示面板
CN114822260B (zh) * 2022-05-09 2023-06-30 武汉华星光电技术有限公司 显示面板及电子设备

Citations (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101540304A (zh) * 2008-03-18 2009-09-23 联发科技股份有限公司 半导体芯片封装
JP2012220635A (ja) * 2011-04-06 2012-11-12 Sony Corp 表示装置および電子機器
CN108241240A (zh) * 2018-02-08 2018-07-03 上海天马微电子有限公司 一种显示面板以及显示装置
CN108732833A (zh) * 2018-05-24 2018-11-02 京东方科技集团股份有限公司 阵列基板及其制作方法、显示装置
CN109449169A (zh) * 2018-12-06 2019-03-08 京东方科技集团股份有限公司 阵列基板及其制造方法、显示装置
CN109671352A (zh) * 2018-12-15 2019-04-23 惠州Tcl移动通信有限公司 显示组件及其制作方法
CN112071206A (zh) * 2020-09-15 2020-12-11 武汉华星光电半导体显示技术有限公司 显示面板及显示装置
CN112864176A (zh) * 2021-01-27 2021-05-28 Tcl华星光电技术有限公司 阵列基板及其制备方法和显示面板

Family Cites Families (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7834436B2 (en) * 2008-03-18 2010-11-16 Mediatek Inc. Semiconductor chip package

Patent Citations (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101540304A (zh) * 2008-03-18 2009-09-23 联发科技股份有限公司 半导体芯片封装
JP2012220635A (ja) * 2011-04-06 2012-11-12 Sony Corp 表示装置および電子機器
CN108241240A (zh) * 2018-02-08 2018-07-03 上海天马微电子有限公司 一种显示面板以及显示装置
CN108732833A (zh) * 2018-05-24 2018-11-02 京东方科技集团股份有限公司 阵列基板及其制作方法、显示装置
CN109449169A (zh) * 2018-12-06 2019-03-08 京东方科技集团股份有限公司 阵列基板及其制造方法、显示装置
CN109671352A (zh) * 2018-12-15 2019-04-23 惠州Tcl移动通信有限公司 显示组件及其制作方法
CN112071206A (zh) * 2020-09-15 2020-12-11 武汉华星光电半导体显示技术有限公司 显示面板及显示装置
CN112864176A (zh) * 2021-01-27 2021-05-28 Tcl华星光电技术有限公司 阵列基板及其制备方法和显示面板

Also Published As

Publication number Publication date
CN114035387A (zh) 2022-02-11

Similar Documents

Publication Publication Date Title
CN114035387B (zh) 阵列基板和显示面板
CN110703479B (zh) 显示装置
CN107634086B (zh) 一种柔性阵列基板及制备方法、显示装置
KR101482196B1 (ko) 박막 트랜지스터 기판 및 이의 제조 방법
JP3915379B2 (ja) 液晶装置および電子機器
KR101289041B1 (ko) 고투과 수평 전계형 액정표시장치 및 그 제조 방법
CN210325151U (zh) 一种显示面板的驱动模组和显示装置
WO2022193707A1 (zh) 触控显示装置和显示系统
CN210223510U (zh) 一种显示面板的驱动模组和显示装置
CN111081582B (zh) 显示装置、及驱动芯片与阵列基板的绑定方法
JP7341352B2 (ja) アレイ基板、液晶表示パネル及び液晶表示装置
CN110596970B (zh) 一种显示面板及其制作方法、显示装置
CN210605298U (zh) 一种显示面板和显示装置
CN112255850B (zh) 扇出走线结构及显示面板
CN114096940B (zh) 显示面板及显示装置
US20230170356A1 (en) Array substrate and display device
CN109716421A (zh) 安装基板及显示面板
WO2021087649A1 (zh) 触控屏及其制作方法、触控显示装置
KR20060103652A (ko) 액정 표시 장치
CN110262148B (zh) 一种阵列基板、显示面板和显示装置
US8421981B2 (en) Display panel and pixel array substrate with connecting wires having through-opening
US9316869B2 (en) Liquid crystal display device
CN109782501B (zh) 显示面板走线结构及其制作方法
WO2020026780A1 (ja) 表示装置
JP2021139937A (ja) 表示装置

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant