CN214381548U - 一种防错的多层电路板结构 - Google Patents
一种防错的多层电路板结构 Download PDFInfo
- Publication number
- CN214381548U CN214381548U CN202023011784.8U CN202023011784U CN214381548U CN 214381548 U CN214381548 U CN 214381548U CN 202023011784 U CN202023011784 U CN 202023011784U CN 214381548 U CN214381548 U CN 214381548U
- Authority
- CN
- China
- Prior art keywords
- circuit board
- insulating
- lug
- bump
- prepreg
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
- 238000009413 insulation Methods 0.000 claims abstract description 27
- 239000004809 Teflon Substances 0.000 claims 1
- 229920006362 Teflon® Polymers 0.000 claims 1
- 238000003475 lamination Methods 0.000 abstract description 4
- 238000004519 manufacturing process Methods 0.000 abstract description 4
- 239000002023 wood Substances 0.000 abstract description 2
- 239000010410 layer Substances 0.000 description 26
- 238000000034 method Methods 0.000 description 2
- -1 polytetrafluoroethylene Polymers 0.000 description 2
- 229920001343 polytetrafluoroethylene Polymers 0.000 description 2
- 239000004810 polytetrafluoroethylene Substances 0.000 description 2
- RYGMFSIKBFXOCR-UHFFFAOYSA-N Copper Chemical compound [Cu] RYGMFSIKBFXOCR-UHFFFAOYSA-N 0.000 description 1
- 230000005540 biological transmission Effects 0.000 description 1
- 239000011889 copper foil Substances 0.000 description 1
- 238000010586 diagram Methods 0.000 description 1
- 238000009713 electroplating Methods 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 239000002356 single layer Substances 0.000 description 1
Images
Landscapes
- Production Of Multi-Layered Print Wiring Board (AREA)
Abstract
本实用新型提供的一种防错的多层电路板结构,包括多层电路板,所述多层电路板包括从上到下依次设置的第一电路板、第一PP半固化板、第二电路板、第二PP半固化板、第三电路板、第三PP半固化板、第四电路板,所述第二电路板、第三电路板、第四电路板同一侧边缘上端分别固定有第一绝缘凸块、第二绝缘凸块、第三绝缘凸块,所述第一绝缘凸块沿y轴方向的长度小于所述第二绝缘凸块沿y轴方向的长度,所述第二绝缘凸块沿y轴方向的长度小于所述第三绝缘凸块沿y轴方向的长度。本实用新型的多层电路板结构,能够避免多层板在层压制作过程中出现板层错乱的现象,提高了产品的良率。
Description
技术领域
本实用新型涉及电路板技术领域,具体涉及一种防错的多层电路板结构。
背景技术
电路板是电子元器件电连接的提供者。电路板从单层发展到双面板、多层板,未来电路板生产制造技术发展趋势是在性能上向高密度、高精度、细孔径、细导线、小间距、高可靠、多层化、高速传输、轻量、薄型方向发展。现有技术的多层电路板,在层数较多的情况下,由于各电路板之间的辨析度不高,容易出现板层错乱的现象,从而影响产品的良率。
实用新型内容
针对以上问题,本实用新型提供一种防错的多层电路板结构,能够避免多层板在层压制作过程中出现板层错乱的现象,提高了产品的良率。
为实现上述目的,本实用新型通过以下技术方案来解决:
一种防错的多层电路板结构,包括多层电路板,所述多层电路板包括从上到下依次设置的第一电路板、第一PP半固化板、第二电路板、第二PP半固化板、第三电路板、第三PP半固化板、第四电路板,所述第二电路板、第三电路板、第四电路板同一侧边缘上端分别固定有第一绝缘凸块、第二绝缘凸块、第三绝缘凸块,所述第一绝缘凸块沿y轴方向的长度小于所述第二绝缘凸块沿y轴方向的长度,所述第二绝缘凸块沿y轴方向的长度小于所述第三绝缘凸块沿y轴方向的长度,所述第一电路板下端设有与所述第一绝缘凸块相配合的第一凹槽,所述第一PP半固化板一端设有供所述第一绝缘凸块穿过的第一避让槽,所述第二电路板下端设有与所述第二绝缘凸块相配合的第二凹槽,所述第二PP半固化板一端设有供所述第二绝缘凸块穿过的第二避让槽,所述第三电路板下端设有与所述第三绝缘凸块相配合的第三凹槽,所述第三PP半固化板一端设有供所述第三绝缘凸块穿过的第三避让槽。
具体的,所述第一绝缘凸块、第二绝缘凸块、第三绝缘凸块均通过螺钉分别固定在所述第二电路板、第三电路板、第四电路板上端。
具体的,所述第一绝缘凸块、第二绝缘凸块、第三绝缘凸块外侧面均涂覆有标识图案层。
具体的,所述多层电路板的四个角均开设有安装孔。
具体的,所述第一电路板上端以及所述第四电路板下端均覆盖有聚四氟乙烯防水膜层。
本实用新型的有益效果是:
本实用新型的多层电路板结构,在第二电路板、第三电路板、第四电路板同一侧边缘上端分别增加了不同长度的第一绝缘凸块、第二绝缘凸块、第三绝缘凸块,工作人员在多层电路板压合前可通过第一绝缘凸块、第二绝缘凸块、第三绝缘凸块的长度大小区分第二电路板、第三电路板、第四电路板,并且在第一电路板、第二电路板、第三电路板下端增加了分别与第一绝缘凸块、第二绝缘凸块、第三绝缘凸块相配合的第一凹槽、第二凹槽、第三凹槽,避免了多层电路板压合过程中发生的偏位现象,从而提升了电路板的良率。
附图说明
图1为本实用新型的一种防错的多层电路板结构的结构示意图。
图2为本实用新型的一种防错的多层电路板结构的爆炸图。
附图标记为:多层电路板1、第一电路板11、第一凹槽111、第一PP半固化板12、第一避让槽121、第二电路板13、第二凹槽131、第二PP半固化板14、第二避让槽141、第三电路板15、第三凹槽151、第三PP半固化板16、第三避让槽161、第四电路板17、安装孔101、第一绝缘凸块2、第二绝缘凸块3、第三绝缘凸块4。
具体实施方式
下面结合实施例和附图对本实用新型作进一步详细的描述,但本实用新型的实施方式不限于此。
如图1-2所示:
一种防错的多层电路板结构,包括多层电路板1,多层电路板1包括从上到下依次设置的第一电路板11、第一PP半固化板12、第二电路板13、第二PP半固化板14、第三电路板15、第三PP半固化板16、第四电路板17,第一电路板11上端面设有第一外层线路,第二电路板13上下两端分别设有第一内层线路、第二内层线路,第一外层线路与第一内层线路、第一内层线路与第二内层线路之间通过化金孔实现电性连接,化金孔指的是通过电镀使其内壁形成一层铜箔的孔,第三电路板15上下两端分别设有第三内层线路、第四内层线路,第四电路板17下端面设有第二外层线路,第四内层线路与第二外层线路之间通过化金孔实现电性连接,第一外层线路与第三内层线路、第三内层线路与第四内层线路之间通过化金孔实现电性连接,第二电路板13、第三电路板15、第四电路板17同一侧边缘上端分别固定有第一绝缘凸块2、第二绝缘凸块3、第三绝缘凸块4,第一绝缘凸块2沿y轴方向的长度小于第二绝缘凸块3沿y轴方向的长度,第二绝缘凸块3沿y轴方向的长度小于第三绝缘凸块4沿y轴方向的长度,在层压前,可通过第一绝缘凸块2、第二绝缘凸块3、第三绝缘凸块4的长度判断出第二电路板13、第三电路板15、第四电路板17,从而将各层依次叠加摆放,再进行后续层压,而且,为了避免层压过程中出现偏位的现象,在第一电路板11下端设有与第一绝缘凸块2相配合的第一凹槽111,第一PP半固化板12一端设有供第一绝缘凸块2穿过的第一避让槽121,第二电路板13下端设有与第二绝缘凸块3相配合的第二凹槽131,第二PP半固化板14一端设有供第二绝缘凸块3穿过的第二避让槽141,第三电路板15下端设有与第三绝缘凸块4相配合的第三凹槽151,第三PP半固化板16一端设有供第三绝缘凸块4穿过的第三避让槽161。
优选的,第一绝缘凸块2、第二绝缘凸块3、第三绝缘凸块4均通过螺钉分别固定在第二电路板13、第三电路板15、第四电路板17上端。
优选的,为了使工作人员快速区分第一绝缘凸块2、第二绝缘凸块3、第三绝缘凸块4的尺寸,在第一绝缘凸块2、第二绝缘凸块3、第三绝缘凸块4外侧面均涂覆有标识图案层,标识图案层上印刷有关于第一绝缘凸块2、第二绝缘凸块3、第三绝缘凸块4沿y轴方向长度的文字图案。
优选的,多层电路板1的四个角均开设有安装孔101。
优选的,为了提升多层电路板1上下两端的防水性能,在第一电路板11上端以及第四电路板17下端均覆盖有聚四氟乙烯防水膜层。
以上实施例仅表达了本实用新型的1种实施方式,其描述较为具体和详细,但并不能因此而理解为对本实用新型专利范围的限制。应当指出的是,对于本领域的普通技术人员来说,在不脱离本实用新型构思的前提下,还可以做出若干变形和改进,这些都属于本实用新型的保护范围。因此,本实用新型专利的保护范围应以所附权利要求为准。
Claims (5)
1.一种防错的多层电路板结构,包括多层电路板(1),其特征在于,所述多层电路板(1)包括从上到下依次设置的第一电路板(11)、第一PP半固化板(12)、第二电路板(13)、第二PP半固化板(14)、第三电路板(15)、第三PP半固化板(16)、第四电路板(17),所述第二电路板(13)、第三电路板(15)、第四电路板(17)同一侧边缘上端分别固定有第一绝缘凸块(2)、第二绝缘凸块(3)、第三绝缘凸块(4),所述第一绝缘凸块(2)沿y轴方向的长度小于所述第二绝缘凸块(3)沿y轴方向的长度,所述第二绝缘凸块(3)沿y轴方向的长度小于所述第三绝缘凸块(4)沿y轴方向的长度,所述第一电路板(11)下端设有与所述第一绝缘凸块(2)相配合的第一凹槽(111),所述第一PP半固化板(12)一端设有供所述第一绝缘凸块(2)穿过的第一避让槽(121),所述第二电路板(13)下端设有与所述第二绝缘凸块(3)相配合的第二凹槽(131),所述第二PP半固化板(14)一端设有供所述第二绝缘凸块(3)穿过的第二避让槽(141),所述第三电路板(15)下端设有与所述第三绝缘凸块(4)相配合的第三凹槽(151),所述第三PP半固化板(16)一端设有供所述第三绝缘凸块(4)穿过的第三避让槽(161)。
2.根据权利要求1所述的一种防错的多层电路板结构,其特征在于,所述第一绝缘凸块(2)、第二绝缘凸块(3)、第三绝缘凸块(4)均通过螺钉分别固定在所述第二电路板(13)、第三电路板(15)、第四电路板(17)上端。
3.根据权利要求1所述的一种防错的多层电路板结构,其特征在于,所述第一绝缘凸块(2)、第二绝缘凸块(3)、第三绝缘凸块(4)外侧面均涂覆有标识图案层。
4.根据权利要求1所述的一种防错的多层电路板结构,其特征在于,所述多层电路板(1)的四个角均开设有安装孔(101)。
5.根据权利要求1所述的一种防错的多层电路板结构,其特征在于,所述第一电路板(11)上端以及所述第四电路板(17)下端均覆盖有聚四氟乙烯防水膜层。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202023011784.8U CN214381548U (zh) | 2020-12-15 | 2020-12-15 | 一种防错的多层电路板结构 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202023011784.8U CN214381548U (zh) | 2020-12-15 | 2020-12-15 | 一种防错的多层电路板结构 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN214381548U true CN214381548U (zh) | 2021-10-08 |
Family
ID=77984358
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202023011784.8U Expired - Fee Related CN214381548U (zh) | 2020-12-15 | 2020-12-15 | 一种防错的多层电路板结构 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN214381548U (zh) |
-
2020
- 2020-12-15 CN CN202023011784.8U patent/CN214381548U/zh not_active Expired - Fee Related
Similar Documents
Publication | Publication Date | Title |
---|---|---|
TWI466607B (zh) | 具有內埋元件的電路板及其製作方法 | |
CN101662895A (zh) | 多层电路板、该电路板的制作方法及其对准度的检测方法 | |
TWI466606B (zh) | 具有內埋元件的電路板及其製作方法 | |
TW201410097A (zh) | 柔性多層電路板及其製作方法 | |
CN110944452A (zh) | 高性能细线路柔性电路板阻抗控制方法 | |
CN103747614A (zh) | 基于多种样品的合拼板及其生产工艺 | |
CN112218428B (zh) | 一种内埋空腔的制作方法及pcb | |
CN214381548U (zh) | 一种防错的多层电路板结构 | |
CN107820362B (zh) | 镂空柔性电路板及制作方法 | |
CN111465219A (zh) | 一种线路板加工方法 | |
CN102413646B (zh) | 电路板制作方法 | |
CN103781281A (zh) | 电路板及其制作方法 | |
US6515236B2 (en) | Printed wiring board and manufacturing method of the printed wiring board | |
JP2005116811A (ja) | 多層配線回路基板およびその作製方法 | |
CN212278534U (zh) | 一种防镂空的多层电路板结构 | |
KR20100046497A (ko) | 다층 인쇄회로기판 및 그 제조방법 | |
CN110785028A (zh) | 一种内埋嵌陶瓷片的pcb板制作方法及其pcb板 | |
KR100516716B1 (ko) | 이중도통홀이 구비된 다층 인쇄회로기판의 제조방법 | |
CN211297117U (zh) | 一种多层电路板结构 | |
WO2021232322A1 (zh) | 电路板及其制作方法 | |
CN110650587A (zh) | 柔性线路板及所述柔性线路板的制作方法 | |
CN220368851U (zh) | 一种pcb板叠层结构 | |
CN213847115U (zh) | 一种高平整度的多层电路板 | |
CN211047364U (zh) | 一种多层电路板 | |
US12101891B2 (en) | Circuit board and manufacturing method therefor |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
GR01 | Patent grant | ||
GR01 | Patent grant | ||
CF01 | Termination of patent right due to non-payment of annual fee |
Granted publication date: 20211008 |
|
CF01 | Termination of patent right due to non-payment of annual fee |