CN213403606U - 隔离收发模块 - Google Patents
隔离收发模块 Download PDFInfo
- Publication number
- CN213403606U CN213403606U CN202021573687.5U CN202021573687U CN213403606U CN 213403606 U CN213403606 U CN 213403606U CN 202021573687 U CN202021573687 U CN 202021573687U CN 213403606 U CN213403606 U CN 213403606U
- Authority
- CN
- China
- Prior art keywords
- pcb
- pin
- circuit board
- transceiver module
- pads
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Landscapes
- Structures For Mounting Electric Components On Printed Circuit Boards (AREA)
Abstract
本实用新型提供一种隔离收发模块,是由PCB为载板制成,包括PCB电路板以及直接组装焊接在PCB电路板的一面的分立式电子元器件和将分立式电子元器件包裹的塑封体,分立电子元器件包括IC芯片、磁性器件、电容和/或电阻,其中磁性器件为环形磁芯,PCB电路板的另一面上布置引脚焊盘,引脚焊盘沿对边两侧分布,所述PCB电路板为2层或者多层双面板。此隔离收发模块为单面塑封产品,PCB底面作为引脚面,PCB顶面作为焊接面,分立式电子元器件通过塑封料塑封从而实现产品超小体积化,并且能够实现全自动化生产,大大降低了制造成本。
Description
技术领域
本实用新型涉及485/CAN和其他数字接口的隔离转换器,特别涉及一种超小型的隔离收发模块。
背景技术
现开关电源行业中的485/CAN和其他数字接口的隔离收发模块一般采用的是灌封或者开板工艺制作,需要额外增加引脚的结构部分,因此会增加产品的整体体积。
实用新型内容
本实用新型的目的是提供一种以PCB电路板为载体的DFN封装结构,通过使用PCB电路板的2层或者多层的布局、走线,减少产品的体积,优化产品的性能。
为实现上述目的,本实用新型提供如下技术方案:
作为本实用新型的改进技术方案:
一种隔离收发模块,包括PCB电路板(1),并由PCB电路板(1)为载板制成表贴封装结构,PCB电路板(1)的厚度不小于0.6毫米,其中,PCB电路板(1)的一面上焊接有电子元件(4)、半导体芯片(3)和/或磁性器件(5),PCB电路板的另一面上布置有引脚焊盘(11),PCB电路板上的电子元件(4)、半导体芯片(3)和/或磁性器件(5)通过包裹的塑封体(2)一体成型;其中,所述PCB电路板(1)采用两层或者多层线路层的双面PCB板,一面作为电子元件(4)、半导体芯片(3)或磁性器件(5)组装焊接使用,另一面作为引脚焊盘(11)面;所述电子元件(4)位于该PCB电路板(1)的顶面中部或者边沿,电子元件(4)通过锡焊焊接在PCB电路板(1)顶面的对应焊盘(41)上;所述磁性器件(5)位于该PCB(1)的顶面的一边,磁性器件(5)通过锡焊焊接在PCB顶面上对应的焊盘(51);所述PCB电路板(1)底面的引脚焊盘(11)分布在PCB电路板(1)底面的对边两侧,呈两侧分布的两列引脚焊盘(11)之间的间隔距离大于5毫米。
优选的,所述的PCB电路板(1)上的引脚焊盘(11)的轴间距大于1.0毫米。
本实用新型还提供一种隔离收发模块,包括PCB电路板(1),并以PCB电路板(1)为载板制成的表贴封装结构,其中,PCB电路板(1)的顶面上通过锡焊焊接有分立电子元器件,分立电子元器件包括磁性器件、电容、电阻和/或半导体芯片,其中磁芯器件为环形变压器;PCB电路板(1)的底面上设置有引脚焊盘(11),引脚焊盘(11)沿对边两侧分布,呈两侧分布的两列引脚焊盘(11)之间的间隔距离大于5毫米。
本实用新型再提供一种隔离收发模块,包括PCB电路板(1),并以PCB电路板(1)为载板制成的表贴封装结构,其中,PCB电路板(1)的顶面上通过锡焊焊接有至少两种分立电子元器件;PCB电路板(1)的底面上设置有引脚焊盘(11),引脚焊盘(11)沿对边两侧分布,呈两侧分布的两列引脚焊盘(11)之间的间隔距离大于5毫米。
本实用新型再提供一种隔离收发模块,包括PCB电路板(1),并以PCB电路板(1)为载板制成的表贴封装结构,其中,PCB电路板(1)的顶面上通过锡焊焊接有分立电子元器件,PCB电路板(1)的底面上设置有引脚焊盘(11),引脚焊盘(11)沿对边两侧分布,每侧的引脚焊盘(11)为等间距的排列结构,引脚焊盘(11)的轴间距大于1.0毫米。
优选的,所述的PCB电路板(1)上呈两侧分布的两列引脚焊盘(11)之间的间隔距离大于5毫米。
本实用新型再提供一种隔离收发模块,包括PCB电路板(1),并以PCB电路板(1)为载板制成的表贴封装结构,其中,PCB电路板(1)的顶面上通过锡焊焊接有至少两种分立电子元器件,PCB电路板(1)的底面上设置有引脚焊盘(11),引脚焊盘(11)的数量设置为16个或20个,引脚焊盘(11)沿对边两侧分布,呈两侧分布的两列引脚焊盘(11)之间的间隔距离大于5毫米,每侧的引脚焊盘(11)为等间距的排列结构,引脚焊盘(11)的轴间距大于1.0毫米。
作为上述技术方案的进一步改进,所述PCB电路板(1)的引脚焊盘(11)中各个单体焊盘的形状,第一引脚的单体焊盘的形状与其他单体焊盘的形状相异,第一引脚的单体焊盘的形状为倒圆角方形或圆形,用以形成第一引脚的标识标记。
作为上述技术方案的进一步改进,所述的PCB电路板(1)的引脚焊盘(11)中各个单体焊盘的形状,是整体式方块形状,或是分隔式方块形状。
作为上述技术方案的进一步改进,所述的PCB电路板(1)的厚度不小于0.6毫米。
通过上述改进,本实用新型隔离收发模块是由PCB电路板为载板制成的表贴封装结构的产品,包括PCB电路板以及直接组装焊接在PCB电路板的一面的分立式电子元器件和将分立式电子元器件包裹的塑封体,其有益效果为:
1、PCB电路板采用两层或者多层线路层的双面PCB板,顶面作为分立电子元器件组装焊接使用,底面作引脚焊盘面,可以减小产品的整体体积;
2、PCB电路板上的分立电子元器件通过包裹的塑封体一体成型,去除外壳的使用,可以减小产品整体体积;
3、PCB电路板底面的无引线焊盘作为引脚设计,减小引脚的相关结构件的体积空间,同时由于底部无其他元件,可以实现较大的耐压距离设计。
附图说明
图1为本实用新型隔离收发模块的截面图;
图2为本实用新型隔离收发模块的PCB电路板底面的引脚焊盘的分布示意图;
图3为本实用新型隔离收发模块的PCB电路板顶面的电子元器件的分布示意图;
图4为本实用新型隔离收发模块的PCB电路板上引脚焊盘的单体焊盘的结构示意图;
图5为本实用新型隔离收发模块的PCB电路板上引脚焊盘的单体焊盘的另一种结构示意图。
具体实施方式
下面结合附图所示对本实用新型的技术方案进行详细说明。
如图1所示,为本实用新型一种隔离收发模块的截面图,一种隔离收发模块,包括PCB电路板1,由PCB电路板1为载板塑封制成的表贴封装结构,PCB电路板1的一面(顶面)上通过锡焊焊接有分立电子元器件,分立电子元器件是指半导体芯片3、电子元件4和磁性器件5,其中电子元件4为电容或电阻,磁性器件5是采用环形磁芯制成的环形变压器,PCB电路板1上的分立电子元器件至少包括两种以上的电子元器件,PCB电路板1上的分立电子元器件通过包裹的塑封体2一体成型;PCB电路板1的另一面(底面)上布置有引脚焊盘11。优选的,引脚焊盘11的数量设置为16个或20个。其中,半导体芯片3位于该PCB电路板1的顶面中部或者边沿,半导体芯片3通过金属线31将芯片与PCB上对应的焊盘32;电子元件4位于该PCB电路板1的顶面中部或者边沿,电子元件4通过锡焊焊接在PCB电路板1顶面的对应焊盘41上。
如图2所示,为本实用新型一种隔离收发模块的PCB电路板底面的引脚焊盘的分布示意图,引脚焊盘沿对边两侧分布,两侧分布的两列引脚焊盘之间的间隔距离Y大于5毫米,由于PCB板只有顶面布置电子元器件,为产品的隔离间距设计建立了优化条件,从而易于实现较大间距离的结构设计。PCB电路板的厚度不小于0.6毫米,优选PCB电路板的厚度为0.6毫米,以兼顾PCB板的机械强度与PCB板原料获取的便利性。引脚焊盘11的轴间距W大于1.0毫米,以降低模块产品在客户应用中的自动化加工难度,使客户在更新该超小型模块产品时无需升级加工设备的加工位置精度要求,即可由现有设备实现与旧的较大封装结构产品相当的品质可靠性和稳定性。其中,引脚焊盘11中各个单体焊盘的形状,第1引脚焊盘的形状设计为与其他引脚焊盘的形状相异,第1引脚焊盘的形状为倒圆角方形或圆形,用以形成第1引脚的标识标记。
如图3所示,为本实用新型一种隔离收发模块的PCB电路板顶面的电子元器件的分布示意图,PCB电路板1的顶面作为分立电子元器件组装焊接使用,半导体芯片3位于PCB电路板1顶面的中部或者边沿,将半导体芯片3通过金属线31与对应的焊盘32连接;电容或电阻4位于PCB电路板1顶面的中部或者边沿,将电容或电阻4通过锡焊焊接在对应焊盘41上;磁性器件5位于该PCB电路板顶面的边沿,磁性器件5通过其绕组线圈的金属线端52与对应的内部焊盘51通过锡焊焊接连接。优选的,PCB电路板1的引脚焊盘11中各个单体焊盘111的形状,可是整体式方块形状,或是分隔式方块形状,比如两方格式方形焊盘(如图4所示),四方格式方形焊盘(如图5所示),以通过分布式的小焊盘形成与整体式焊盘形状的单体焊盘111相同的引脚焊接区域。
以上仅本实用新型的优选实施方式,应当指出的是,上述优选实施方式不应视为对本实用新型的限制,对于本技术领域的普通技术人员来说,在不脱离本实用新型的精神和范围内,还可以做出若干改进和润饰,这些改进和润饰也应视为本实用新型的保护范围,本实用新型的保护范围应当以权利要求所限定的范围为准。
Claims (10)
1.一种隔离收发模块,包括PCB电路板(1),其特征在于:是由PCB电路板(1)为载板制成的表贴封装结构,PCB电路板(1)的厚度不小于0.6毫米,其中,PCB电路板(1)的一面上焊接有电子元件(4)、半导体芯片(3)和/或磁性器件(5),PCB电路板的另一面上布置有引脚焊盘(11),PCB电路板上的电子元件(4)、半导体芯片(3)和/或磁性器件(5)通过包裹的塑封体(2)一体成型;其中,
所述PCB电路板(1)采用两层或者多层线路层的双面PCB板,一面作为电子元件(4)、半导体芯片(3)或磁性器件(5)组装焊接使用,另一面作为引脚焊盘(11)面;
所述电子元件(4)位于该PCB电路板(1)的顶面中部或者边沿,电子元件(4)通过锡焊焊接在PCB电路板(1)顶面的对应焊盘(41)上;
所述磁性器件(5)位于该PCB电路板(1)的顶面的一边,磁性器件(5)通过锡焊焊接在PCB顶面上对应的焊盘(51);
所述PCB电路板(1)底面的引脚焊盘(11)分布在PCB电路板(1)底面的对边两侧,呈两侧分布的两列引脚焊盘(11)之间的间隔距离大于5毫米。
2.根据权利要求1所述的隔离收发模块,其特征在于:所述的PCB电路板(1)上的引脚焊盘(11)的轴间距大于1.0毫米。
3.一种隔离收发模块,包括PCB电路板(1),其特征在于:是以PCB电路板(1)为载板制成的表贴封装结构,其中,
PCB电路板(1)的顶面上通过锡焊焊接有分立电子元器件,分立电子元器件包括磁性器件、电容、电阻和/或半导体芯片,其中磁芯器件为环形变压器;PCB电路板(1)的底面上设置有引脚焊盘(11),引脚焊盘(11)沿对边两侧分布,呈两侧分布的两列引脚焊盘(11)之间的间隔距离大于5毫米。
4.一种隔离收发模块,包括PCB电路板(1),其特征在于:是以PCB电路板(1)为载板制成的表贴封装结构,其中,
PCB电路板(1)的顶面上通过锡焊焊接有至少两种分立电子元器件;PCB电路板(1)的底面上设置有引脚焊盘(11),引脚焊盘(11)沿对边两侧分布,呈两侧分布的两列引脚焊盘(11)之间的间隔距离大于5毫米。
5.一种隔离收发模块,包括PCB电路板(1),其特征在于:是以PCB电路板(1)为载板制成的表贴封装结构,其中,
PCB电路板(1)的顶面上通过锡焊焊接有分立电子元器件,PCB电路板(1)的底面上设置有引脚焊盘(11),引脚焊盘(11)沿对边两侧分布,每侧的引脚焊盘(11)为等间距的排列结构,引脚焊盘(11)的轴间距大于1.0毫米。
6.根据权利要求5所述的隔离收发模块,其特征在于:所述的PCB电路板(1)上呈两侧分布的两列引脚焊盘(11)之间的间隔距离大于5毫米。
7.一种隔离收发模块,包括PCB电路板(1),其特征在于:是以PCB电路板(1)为载板制成的表贴封装结构,其中,
PCB电路板(1)的顶面上通过锡焊焊接有至少两种分立电子元器件,PCB电路板(1)的底面上设置有引脚焊盘(11),引脚焊盘(11)的数量设置为16个或20个,引脚焊盘(11)沿对边两侧分布,呈两侧分布的两列引脚焊盘(11)之间的间隔距离大于5毫米,每侧的引脚焊盘(11)为等间距的排列结构,引脚焊盘(11)的轴间距大于1.0毫米。
8.根据权利要求3至7中任一项所述的隔离收发模块,其特征在于:所述PCB电路板(1)的引脚焊盘(11)中各个单体焊盘的形状,第一引脚的单体焊盘的形状与其他单体焊盘的形状相异,第一引脚的单体焊盘的形状为倒圆角方形或圆形,用以形成第一引脚的标识标记。
9.根据权利要求3至7中任一项所述的隔离收发模块,其特征在于:所述的PCB电路板(1)的引脚焊盘(11)中各个单体焊盘的形状,是整体式方块形状,或是分隔式方块形状。
10.根据权利要求3至7中任一项所述的隔离收发模块,其特征在于:所述的PCB电路板(1)的厚度不小于0.6毫米。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202021573687.5U CN213403606U (zh) | 2020-08-03 | 2020-08-03 | 隔离收发模块 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202021573687.5U CN213403606U (zh) | 2020-08-03 | 2020-08-03 | 隔离收发模块 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN213403606U true CN213403606U (zh) | 2021-06-08 |
Family
ID=76202785
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202021573687.5U Active CN213403606U (zh) | 2020-08-03 | 2020-08-03 | 隔离收发模块 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN213403606U (zh) |
-
2020
- 2020-08-03 CN CN202021573687.5U patent/CN213403606U/zh active Active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US6262878B1 (en) | Chip capacitor | |
US4288842A (en) | Solid chip capacitor and method of manufacture | |
US9095067B2 (en) | Apparatus and method for vertically-structured passive components | |
JPH03283404A (ja) | シートコイル接続用端子台を備えた積層コイル装置 | |
JP6458904B2 (ja) | 受動素子アレイおよびプリント配線板 | |
JPS6312383B2 (zh) | ||
CN213403606U (zh) | 隔离收发模块 | |
EP0027017B1 (en) | Integrated circuit package | |
JPH1140459A (ja) | 複合電子部品 | |
CN213692051U (zh) | 一种以pcb电路板为基板的模块电源 | |
JPS61256611A (ja) | 可変チツプ形インダクタの製造方法 | |
EP3686928B1 (en) | A semiconductor device and corresponding method of manufacture | |
US20060209521A1 (en) | Package structure for passive components and manufacturing method thereof | |
CN214068695U (zh) | 一种2.5d封装结构及电子设备 | |
CN218034686U (zh) | 药杯式桥丝点火电阻 | |
CN117663925A (zh) | 药杯式桥丝点火电阻及其制作工艺 | |
KR100331986B1 (ko) | 하면 핀 어레이된 저온 동시 소성 세라믹 모듈 패키지 | |
JPH0423307Y2 (zh) | ||
CN114758893A (zh) | 一种板式阵列电容滤波器及其生产方法 | |
JPH0533016Y2 (zh) | ||
JPH0260109A (ja) | チップ型インダクタンス素子とその製造方法 | |
CN115988739A (zh) | 一种混合集成电路互连结构件及混合集成电路互连方法 | |
CN112802762A (zh) | 一种2.5d封装结构及制作方法、电子设备 | |
JPS6145616A (ja) | 遅延線 | |
JP3151988B2 (ja) | 面実装用電子部品 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
GR01 | Patent grant | ||
GR01 | Patent grant |