CN210120135U - 一种基于tsv的多芯片封装结构 - Google Patents
一种基于tsv的多芯片封装结构 Download PDFInfo
- Publication number
- CN210120135U CN210120135U CN201921210552.XU CN201921210552U CN210120135U CN 210120135 U CN210120135 U CN 210120135U CN 201921210552 U CN201921210552 U CN 201921210552U CN 210120135 U CN210120135 U CN 210120135U
- Authority
- CN
- China
- Prior art keywords
- chip
- adapter plate
- interconnection
- tsv
- interconnection structure
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/10—Bump connectors; Manufacturing methods related thereto
- H01L2224/12—Structure, shape, material or disposition of the bump connectors prior to the connecting process
- H01L2224/14—Structure, shape, material or disposition of the bump connectors prior to the connecting process of a plurality of bump connectors
- H01L2224/1401—Structure
- H01L2224/1403—Bump connectors having different sizes, e.g. different diameters, heights or widths
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/10—Bump connectors; Manufacturing methods related thereto
- H01L2224/15—Structure, shape, material or disposition of the bump connectors after the connecting process
- H01L2224/16—Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
- H01L2224/161—Disposition
- H01L2224/16151—Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
- H01L2224/16221—Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
- H01L2224/16225—Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/15—Details of package parts other than the semiconductor or other solid state devices to be connected
- H01L2924/181—Encapsulation
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/15—Details of package parts other than the semiconductor or other solid state devices to be connected
- H01L2924/181—Encapsulation
- H01L2924/1815—Shape
- H01L2924/1816—Exposing the passive side of the semiconductor or solid-state body
- H01L2924/18161—Exposing the passive side of the semiconductor or solid-state body of a flip chip
Landscapes
- Wire Bonding (AREA)
Abstract
本实用新型涉及芯片封装领域,具体涉及一种基于TSV的多芯片的封装结构,多芯片封装结构包括互连结构;第一芯片,设置在互连结构上;转接板,设置在互连结构上,转接板与第一芯片位于互连结构上的同一侧,转接板的厚度大于第一芯片;第二芯片,第二芯片设置在转接板上,且与互连结构相对设置;以及,封装层。通过设置互连结构与转接板,转接板具有一定厚度,且第二芯片安装在转接板上,使得第一芯片与第二芯片可以处于两个不同高度的平面上,从而实现了多芯片之间的三维封装,与现有技术相比,本实用新型提供的封装结构中,第一芯片与第二芯片的尺寸之和不必再受限于互连结构平面尺寸的大小,从而扩展了芯片封装结构的多元化发展。
Description
技术领域
本实用新型涉及芯片封装领域,具体涉及一种基于TSV的多芯片封装结构。
背景技术
随着电子产品向小型化、高性能、高可靠等方向发展,系统集成度也日益提高,以硅通孔(Through Silicon Via,TSV)为核心的2.5D/3D集成技术已经被广泛认为是未来高密度封装领域的主导技术,与传统的2D封装相比,基于TSV的2.5D封装使多个芯片在转接板上直接实现互连,大大缩短了走线长度,降低了信号延迟与损耗。
现在的基于TSV的封装结构,通常都是直接在一块硅衬底上即设置TSV阵列,同时又在硅衬底的上下表面进行布线形成互连层从而组装成TSV转接板, TSV转接板作为封装载体,通过将芯片直接并排放置或堆叠放置在该封装载体上即可实现多芯片之间的互连,其中硅通孔阵列实现穿过硅衬底的垂直互连,互连层则提供顶部与底部芯片间不同间距TSV的水平互连。
在这样设置的多芯片封装结构中,由于互连层大小的限制,故要求集成在 TSV转接板上的芯片的尺寸之和需小于TSV转接板的尺寸,从而导致芯片的尺寸选择会受到限制,不利于芯片封装的多元化发展。
发明内容
因此,本实用新型要解决的技术问题在于克服现有技术中的多芯片封装结构中,由于互连层大小的限制,要求集成在TSV转接板上的芯片的尺寸之和需小于TSV转接板的尺寸,从而导致芯片的尺寸选择会受到限制,不利于芯片封装的多元化发展的缺陷,从而提供一种基于TSV的多芯片封装结构。
为解决上述技术问题,本实用新型采用的技术方案为:
一种基于TSV的多芯片封装结构,包括:
互连结构,其上布设有互连线;
第一芯片,其设置在所述互连结构上且与所述互连结构电连接;
转接板,其上开设有TSV阵列,所述TSV孔内填充有导电金属,所述转接板设置在互连结构上且与所述互连结构电连接,所述转接板与所述第一芯片位于所述互连结构上的同一侧,所述转接板的厚度大于所述第一芯片;
第二芯片,所述第二芯片设置在所述转接板上,且与所述互连结构相对设置,所述第二芯片与所述转接板电连接;以及,
封装层,设置在互连结构上,用于对所述转接板、第一芯片以及第二芯片进行封装。
进一步的,所述互连结构包括介质层,以及布设在所述介质层的互连线。
进一步的,所述第二芯片的长和/或宽均大于所述转接板,所述多芯片封装结构还包括第三芯片,所述第三芯片设置在所述第二芯片上且与所述第二芯片电连接,所述第三芯片位于所述第二芯片的靠近所述互连结构的一侧。
进一步的,所述TSV转接板与所述互连结构、所述第一芯片与所述TSV转接板、所述第一芯片与所述第二芯片、所述第三芯片与所述互连结构之间通过焊球或凸块连接。
进一步的,所述封装层包括至少两层塑封绝缘层。
进一步的,所述互连结构上还设置有用于实现所述多芯片封装结构与其他元件电连接的凸点结构。
本实用新型技术方案,具有如下优点:
1.本实用新型提供的基于TSV的多芯片封装结构,通过设置互连结构与转接板,其中互连线布设在互连结构上,TSV阵列设置在转接板上,从而使得TSV 阵列与互连线分离,通过在互连结构上设置第一芯片,在转接板上设置第二芯片,且第一芯片与互连结构电连接,第二芯片与转接板电连接,互连结构与转接板电连接,从而使得第一芯片与第二芯片仍能通过转接板与互连结构之间的配合实现互连,但是,在本实用新型中,转接板仅起到导通电路的作用,且转接板的存在,使得第一芯片与第二芯片可以处于两个不同高度的平面上,从而实现了多芯片之间的三维封装,与现有技术相比,本实用新型提供的封装结构中,第一芯片与第二芯片的尺寸之和不必再受限于互连结构平面尺寸的大小,从而扩展了芯片封装结构的多元化发展。
2.本实用新型提供的基于TSV的多芯片封装结构,通过将第二芯片的长和/ 宽设置为大于转接板,并在第二芯片上设置第三芯片,这样设置使得在转接板厚度方向上的空间也能够得到应用,从而使得封装结构能够更紧凑。
附图说明
为了更清楚地说明本实用新型具体实施方式或现有技术中的技术方案,下面将对具体实施方式或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图是本实用新型的一些实施方式,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1是本实用新型实施例1中的基于TSV的多芯片封装结构的结构示意图;
图2是本实用新型实施例1中的载板、键合层以及互连结构的装配示意图;
图3是本实用新型实施例1中的载板、键合层、互连结构、第一芯片以及转接板的装配示意图;
图4是本实用新型实施例1中的载板、键合层、互连结构、第一芯片、转接板、第二芯片以及第三芯片的装配示意图;
图5是本实用新型实施例1中的载板、键合层、互连结构、第一芯片、转接板、第二芯片、第三芯片以及封装层的装配示意图。
附图标记:
1、互连结构;101、介质层;102、互连线;2、第一芯片;3、转接板;31、 TSV阵列;4、第二芯片;5、封装层;6、凸点结构;7、焊球;8、第三芯片; 9、载板;10、键合层。
具体实施方式
提供下述实施例是为了更好地进一步理解本实用新型,并不局限于所述最佳实施方式,不对本实用新型的内容和保护范围构成限制,任何人在本实用新型的启示下或是将本实用新型与其他现有技术的特征进行组合而得出的任何与本实用新型相同或相近似的产品,均落在本实用新型的保护范围之内。
实施例中未注明具体实验步骤或条件者,按照本领域内的文献所描述的常规实验步骤的操作或条件即可进行。所用试剂或仪器未注明生产厂商者,均为可以通过市购获得的常规试剂产品。
实施例1
如图1所示,本实施例涉及一种基于TSV的多芯片封装结构,包括互连结构1、第一芯片2、转接板3、第二芯片4、封装层5以及凸点结构6。
其中,第一芯片2及转接板3均安装在互连结构1上,且第一芯片2与转接板3位于互连结构1上的同一侧;第二芯片4安装在转接板3上,第二芯片 4与互连结构1相对设置;封装层5设置在互连结构1上,封装层5用于对第一芯片2、转接板3以及第二芯片4进行塑封;凸点结构6设置在互连结构1 上,且位于与第一芯片2相背的一侧,凸点结构6用于实现封装结构与其他元件的电连接。
具体的,互连结构1包括介质层101以及布设在介质层101内的互连线102,介质层101为多层介质沉积结构(图中未示出),在本实施例中,介质层101 由氧化硅制成,在其他实施例中,介质层101也可以由氮化硅、PBO、光敏类有机材质、非光敏类有机材质制成。互连线102通过刻蚀布设在介质层101内,互连线102可以布设多层,互连结构1也可称为重布线层。
第一芯片2上具有焊盘,第一芯片2的焊盘与互连结构1的互连线102通过焊球7实现电连接,从而实现第一芯片2与互连结构1的电连接,在其他实施例中,焊球7也可以换成凸块,焊球7与凸块的材质为导电金属,如铜、锡、镍或金。
转接板3为硅板,转接板3上开设有TSV阵列31,TSV阵列31内填充有导电金属,转接板3上的TSV通孔处的导电金属与互连结构1上的互连线102通过焊球7实现电连接从而实现转接板3与互连结构1的电连接,转接板3的厚度大于第一芯片2,在其他实施例中,焊球7也可由凸块替代。
第二芯片4与转接板3电连接,第二芯片4上也具有焊盘,第二芯片4上的焊盘与转接板3上的导电金属通过焊球7实现电连接,从而实现第二芯片4 与转接板3的电连接,即第一芯片2与第二芯片4通过互连结构1与转接板3 的配合实现互连,在其他实施例中,焊球7也可由凸块替代。
封装层5位于互连结构1的布设转接板3及第一芯片2的一侧,且封装层 5填满第一芯片2、第二芯片4以及转接板3与互连结构1表面之间的间隙,封装层5用于对转接板3、第一芯片2以及第二芯片4进行塑封。在本实施例中,封装层5采用环氧树脂制成,在其他实施例中,封装层5也可使用酚醛树脂制成。在本实施例中,封装层5包括一层塑封绝缘层,在其他实施例中,封装层5也可以设置为两层封装层5或三层封装层5,即封装层5可经由多次塑封完成。
通过设置互连结构1与转接板3,其中互连线102布设在互连结构1上, TSV阵列31设置在转接板3上,从而使得TSV阵列31与互连线102分离,通过在互连结构1上设置第一芯片2,在转接板3上设置第二芯片4,且第一芯片 2与互连结构1电连接,第二芯片4与转接板3电连接,互连结构1与转接板3 电连接,从而使得第一芯片2与第二芯片4仍能通过转接板3与互连结构1之间的配合实现互连,同时,转接板3的存在,使得第一芯片2与第二芯片4可以处于两个不同高度的平面上,从而实现了多芯片之间的三维封装,进而使得第一芯片2与第二芯片4的尺寸之和不必再受限于互连结构1平面尺寸的大小,从而扩展了芯片封装结构的多元化发展。
为进一步提高封装结构的紧凑性,在本实施例中,将第二芯片4的长设置为大于转接板3,且第二芯片4上还设置有第三芯片8,第三芯片8位于第二芯片4与互连结构1之间,第三芯片8上设置有焊盘,第三芯片8通过焊球7或凸块与第二芯片4实现电连接,这样设置,使得在转接板3的厚度方向上的空间也能得到利用,从而使得封装结构能够更加紧凑,在其他实施例中,也可以是将第二芯片4的宽设置为大于转接板3,或者第二芯片4的长及宽均大于转接板3。
本实施例的多芯片封装结构制备方法如下所述:
结合图2-5,首先先在介质层101上刻蚀并布线以制备得到互连结构1,在硅板上开设通孔并填充导电金属以得到转接板3,然后通过键合的方式将互连结构1安装在载片上,互连结构1与载片间形成键合层10,然后依次通过焊接或电镀或植球的方式将第一芯片2、转接板3、第二芯片4以及第三芯片8依次进行布设,然后在互连结构1上进行塑封得到封装层5,之后通过研磨、化学腐蚀或UV光照等工艺对封装层5进行平坦化并降低封装层5的高度,最后通过解键合工艺将键合层10以及载片从互连结构1上剥离,同时通过电镀或植球工艺的方式在互连结构1的互连线102上制造出凸点结构6。
通过先在载板9及键合层10上布设互连结构1、第一芯片2、转接板3、第二芯片4以及第三芯片8并塑封,形成塑封层后再将载片以及键合层10与互连结构1剥离,并在互连结构1上制造凸点结构6。这样设置,在制备过程中,由于载板9及键合层10为平面结构,相比起凸点结构6的弧形表面,在载板9 与键合层10上进行芯片及转接板3的布设能够更稳当,在一定程度上降低了封装难度。同时,由于互连结构1上的互连线102是在安装芯片之前刻蚀形成的,避免了在刻蚀布线的过程中损坏芯片的情况发生。
显然,上述实施例仅仅是为清楚地说明所作的举例,而并非对实施方式的限定。对于所属领域的普通技术人员来说,在上述说明的基础上还可以做出其它不同形式的变化或变动。这里无需也无法对所有的实施方式予以穷举。而由此所引伸出的显而易见的变化或变动仍处于本实用新型创造的保护范围之中。
Claims (6)
1.一种基于TSV的多芯片封装结构,其特征在于,包括:
互连结构(1),其上布设有互连线(102);
第一芯片(2),其设置在所述互连结构(1)上且与所述互连结构(1)电连接;
转接板(3),其上开设有TSV阵列(31),所述TSV孔内填充有导电金属,所述转接板(3)设置在互连结构(1)上且与所述互连结构(1)电连接,所述转接板(3)与所述第一芯片(2)位于所述互连结构(1)上的同一侧,所述转接板(3)的厚度大于所述第一芯片(2);
第二芯片(4),所述第二芯片(4)设置在所述转接板(3)上,且与所述互连结构(1)相对设置,所述第二芯片(4)与所述转接板(3)电连接;以及,
封装层(5),设置在互连结构(1)上,用于对所述转接板(3)、第一芯片(2)以及第二芯片(4)进行封装。
2.根据权利要求1所述的多芯片封装结构,其特征在于,所述互连结构(1)包括介质层(101),以及布设在所述介质层(101)的互连线(102)。
3.根据权利要求1所述的多芯片封装结构,其特征在于,所述第二芯片(4)的长和/或宽均大于所述转接板(3),所述多芯片封装结构还包括第三芯片(8),所述第三芯片(8)设置在所述第二芯片(4)上且与所述第二芯片(4)电连接,所述第三芯片(8)位于所述第二芯片(4)的靠近所述互连结构(1)的一侧。
4.根据权利要求3所述的多芯片封装结构,其特征在于,所述TSV转接板(3)与所述互连结构(1)、所述第一芯片(2)与所述TSV转接板(3)、所述第一芯片(2)与所述第二芯片(4)、所述第三芯片(8)与所述互连结构(1)之间通过焊球(7)或凸块连接。
5.根据权利要求1所述的多芯片封装结构,其特征在于,所述封装层(5)包括至少两层塑封绝缘层。
6.根据权利要求1所述的多芯片封装结构,其特征在于,所述互连结构(1)上还设置有用于实现所述多芯片封装结构与另一元件电连接的凸点结构(6)。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201921210552.XU CN210120135U (zh) | 2019-07-29 | 2019-07-29 | 一种基于tsv的多芯片封装结构 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201921210552.XU CN210120135U (zh) | 2019-07-29 | 2019-07-29 | 一种基于tsv的多芯片封装结构 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN210120135U true CN210120135U (zh) | 2020-02-28 |
Family
ID=69616984
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201921210552.XU Active CN210120135U (zh) | 2019-07-29 | 2019-07-29 | 一种基于tsv的多芯片封装结构 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN210120135U (zh) |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN110335859A (zh) * | 2019-07-29 | 2019-10-15 | 上海先方半导体有限公司 | 一种基于tsv的多芯片的封装结构及其制备方法 |
CN116884889A (zh) * | 2023-09-07 | 2023-10-13 | 成都汉芯国科集成技术有限公司 | 一种基于TSV技术的芯片三维sip封装系统及其封装方法 |
-
2019
- 2019-07-29 CN CN201921210552.XU patent/CN210120135U/zh active Active
Cited By (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN110335859A (zh) * | 2019-07-29 | 2019-10-15 | 上海先方半导体有限公司 | 一种基于tsv的多芯片的封装结构及其制备方法 |
WO2021018014A1 (zh) * | 2019-07-29 | 2021-02-04 | 上海先方半导体有限公司 | 一种基于tsv的多芯片的封装结构及其制备方法 |
CN110335859B (zh) * | 2019-07-29 | 2024-04-05 | 上海先方半导体有限公司 | 一种基于tsv的多芯片的封装结构及其制备方法 |
CN116884889A (zh) * | 2023-09-07 | 2023-10-13 | 成都汉芯国科集成技术有限公司 | 一种基于TSV技术的芯片三维sip封装系统及其封装方法 |
CN116884889B (zh) * | 2023-09-07 | 2024-01-16 | 成都汉芯国科集成技术有限公司 | 一种基于TSV技术的芯片三维sip封装系统及其封装方法 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US11387214B2 (en) | Multi-chip modules formed using wafer-level processing of a reconstituted wafer | |
US9748216B2 (en) | Apparatus and method for a component package | |
CN110335859B (zh) | 一种基于tsv的多芯片的封装结构及其制备方法 | |
US9627226B2 (en) | Fabrication method of semiconductor package | |
US20120049366A1 (en) | Package structure having through-silicon-via (tsv) chip embedded therein and fabrication method thereof | |
JP2007506278A (ja) | 集積型電子チップ及び相互接続デバイス、並びにそれを製造するための方法 | |
US20140210107A1 (en) | Stacked wafer ddr package | |
US10679958B2 (en) | Methods of manufacturing a multi-device package | |
KR102469446B1 (ko) | 반도체 구조물 및 그 형성 방법 | |
US9929081B2 (en) | Interposer fabricating process | |
CN107403785B (zh) | 电子封装件及其制法 | |
CN210120135U (zh) | 一种基于tsv的多芯片封装结构 | |
US20230352386A1 (en) | Interposer and semiconductor package including same | |
WO2018009145A1 (en) | A semiconductor package and methods of forming the same | |
US8471375B2 (en) | High-density fine line structure and method of manufacturing the same | |
CN104465505A (zh) | 扇出晶圆封装方法 | |
CN110634832A (zh) | 一种基于硅通孔转接板的封装结构及其制作方法 | |
CN110544673B (zh) | 一种多层次融合的三维系统集成结构 | |
CN115910958A (zh) | 一种转接板结构、形成方法及封装结构 | |
CN210073829U (zh) | 用于超高密度芯片FOSiP封装的结构 | |
CN113990815A (zh) | 一种硅基微模组塑封结构及其制备方法 | |
CN116686085A (zh) | 一种芯片封装结构、其制作方法及电子设备 | |
CN105009279A (zh) | 半导体器件及制造半导体器件的方法 | |
CN117116910B (zh) | 一种桥连封装结构及其形成方法 | |
US20240153901A1 (en) | Methods of Integrated Chip of Ultra-Fine Pitch Bonding and Resulting Structures |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
GR01 | Patent grant | ||
GR01 | Patent grant |