CN205385462U - 占空比矫正电路 - Google Patents

占空比矫正电路 Download PDF

Info

Publication number
CN205385462U
CN205385462U CN201620155270.4U CN201620155270U CN205385462U CN 205385462 U CN205385462 U CN 205385462U CN 201620155270 U CN201620155270 U CN 201620155270U CN 205385462 U CN205385462 U CN 205385462U
Authority
CN
China
Prior art keywords
field effect
effect transistor
phase
resistance
interpolation device
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201620155270.4U
Other languages
English (en)
Inventor
何天长
连颖
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Chengdu Rui core micro Polytron Technologies Inc
Original Assignee
CHENGDU RUICHENG XINWEI TECHNOLOGY Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by CHENGDU RUICHENG XINWEI TECHNOLOGY Co Ltd filed Critical CHENGDU RUICHENG XINWEI TECHNOLOGY Co Ltd
Priority to CN201620155270.4U priority Critical patent/CN205385462U/zh
Application granted granted Critical
Publication of CN205385462U publication Critical patent/CN205385462U/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Landscapes

  • Networks Using Active Elements (AREA)

Abstract

本实用新型公开了一种占空比矫正电路,包括第一信号输入端、输入信号与第一信号输入端输入的信号反相的第二信号输入端、与第一信号输入端相连的第一反相器、与第一信号输入端相连的第一相位插值器、与第二信号输入端相连的第二反相器、与第二信号输入端相连的第二相位插值器、与第一相位插值器相连的第一电容、与第一相位插值器相连的第三反相器、与第二相位插值器相连的第二电容、与第二相位插值器相连的第四反相器、与第三反相器相连的第一信号输出端及与第四反相器相连的第二信号输出端,第一相位插值器与第二相位插值器调整高次谐波的相位,并通过第三反相器与第四反相器放大到满摆幅。本实用新型避免了环路稳定性和环路补偿的问题。

Description

占空比矫正电路
技术领域
本实用新型涉及集成电路领域,特别是涉及一种用于矫正差分振荡器的输出信号占空比的占空比矫正电路。
背景技术
在振荡器的设计中,振荡器的输出信号在不同的频率下占空比不同,在对输出信号占空比要求比较严格时,通常会在振荡器的输出端设置一个占空比矫正电路。
现有的占空比矫正电路,往往先将振荡器的输出信号进行滤波,得到直流电平信号,再将该直流电平信号与电源电压的1/2进行误差放大,得到控制信号,来调整充电或放电的等效阻抗,进而调整信号上升或下降的时间,从而调整占空比。
在信号频率相对比较低时,直流电平信号的滤波电容通常很大,且有小的纹波,这个纹波会引入抖动;且其中的误差放大器在生产过程中总是存在失调,会导致占空比不能达到要求,且电路比较复杂,需要较长的稳定时间。
实用新型内容
本实用新型的目的在于克服现有技术的不足,提供一种用于矫正差分振荡器的输出信号占空比的占空比矫正电路,利用相位插值原理,在使用较少的器件的情况下能够实现占空比的矫正,且不存在反馈环路,从而避免了环路稳定性和环路补偿的问题。
本实用新型的目的是通过以下技术方案来实现的:一种占空比矫正电路,用于矫正差分振荡器的输出信号,所述占空比矫正电路包括第一信号输入端、输入信号与所述第一信号输入端输入的信号反相的第二信号输入端、与第一信号输入端相连的第一反相器、与第一信号输入端相连的第一相位插值器、与第二信号输入端相连的第二反相器、与第二信号输入端相连的第二相位插值器、与第一相位插值器相连的第一电容、与第一相位插值器相连的第三反相器、与第二相位插值器相连的第二电容、与第二相位插值器相连的第四反相器、与第三反相器相连的第一信号输出端及与第四反相器相连的第二信号输出端,所述第一相位插值器与所述第二相位插值器调整高次谐波的相位,并通过所述第三反相器与所述第四反相器放大到满摆幅。
所述第一信号输入端与所述第一反相器的输入端相连,并与所述第一相位插值器的输入端相连,所述第一反相器的输出端与所述第二相位插值器的输入端相连,所述第二信号输入端与所述第二反相器的输入端相连,并与所述第二相位插值器的输入端相连,所述第二反相器的输出端与所述第一相位插值器的输入端相连,所述第一相位插值器的输出端与所述第一电容的一端及所述第三反相器的输入端相连,所述第一电容的另一端接地,所述第三反相器的输出端与所述第一信号输出端相连,所述第二相位插值器的输出端与所述第二电容的一端及所述第四反相器的输入端相连,所述第二电容的另一端接地,所述第四反相器的输出端与所述第二信号输出端相连。
所述第一相位插值器包括第一加法器阻抗控制电路及第二加法器阻抗控制电路,所述第二相位插值器包括第三加法器阻抗控制电路及第四加法器阻抗控制电路,且所述四个加法器阻抗控制电路具有相同的电路结构。
所述每一加法器阻抗控制电路包括第一电阻、第二电阻、与第一电阻相连的第一场效应管及与第一场效应管及第二电阻相连的第二场效应管。
所述第一场效应管为P型场效应管,所述第二场效应管为N型场效应管,所述第一场效应管的栅极与所述第二场效应管的栅极相连,为所述加法器阻抗控制电路的输入端,共同连接对应的相位插值器的输入端,所述第一场效应管的源级与所述第一电阻的一端相连,所述第一场效应管的漏极与所述第二场效应管的漏极相连,所述第二场效应管的源级与所述第二电阻的一端相连,所述第一场效应管与所述第二场效应管的漏极为所述加法器阻抗控制电路的输出端,共同连接对应的相位插值器的输出端,所述第一电阻的另一端连接电源,所述第二电阻的另一端接地。
所述每一加法器阻抗控制电路包括第三电阻、与所述第三电阻相连的第四电阻、与所述第三电阻相连的第三场效应管及与所述第四电阻相连的第四场效应管。
所述第三场效应管为P型场效应管,所述第四场效应管为N型场效应管,所述第三场效应管的栅极与所述第四场效应管的栅极相连,为所述加法器阻抗控制电路的输入端,共同连接对应的相位插值器的输入端,所述第三场效应管的源级连接电源,其漏极与所述第三电阻的一端相连,所述第四场效应管的源级接地,其漏极与所述第四电阻的一端相连,所述第三电阻的另一端与所述第四电阻的另一端相连,为所述加法器阻抗控制电路的输出端,共同连接对应的相位插值器的输出端。
所述每一加法器阻抗控制电路包括第五场效应管、与所述第五场效应管相连的第六场效应管及与所述第五场效应管及所述第六场效应管相连的第五电阻。
所述第五场效应管为P型场效应管,所述第六场效应管为N型场效应管,所述第五场效应管的栅极与所述第六场效应管的栅极相连,为所述加法器阻抗控制电路的输入端,共同连接对应的相位插值器的输入端,所述第五场效应管的源级连接电源,其漏极与所述第五电阻的一端及所述第六场效应管的漏极相连,所述第六场效应管的源级接地,所述第五电阻的另一端为所述加法器阻抗控制电路的输出端,连接对应的相位插值器的输出端。
本实用新型的有益效果是:利用相位插值原理,在使用较少的器件的情况下能够实现占空比的矫正,且不存在反馈环路,从而避免了环路稳定性和环路补偿的问题。
附图说明
图1为本实用新型占空比矫正电路的电路架构图;
图2为本实用新型占空比矫正电路中加法器阻抗控制电路第一实施方式的具体电路结构图;
图3为本实用新型占空比矫正电路中加法器阻抗控制电路第二实施方式的具体电路结构图;
图4为本实用新型占空比矫正电路中加法器阻抗控制电路第三实施方式的具体电路结构图;
图5为本实用新型占空比矫正电路的波形示意图。
具体实施方式
下面结合附图进一步详细描述本实用新型的技术方案,但本实用新型的保护范围不局限于以下所述。
如图1所示,本实用新型占空比矫正电路包括第一信号输入端ckip、第二信号输入端ckin、与第一信号输入端ckip相连的第一反相器INV1及第一相位插值器、与第二信号输入端ckin相连的第二反相器INV2及第二相位插值器、与第一相位插值器相连的第一电容C1及第三反相器INV3、与第二相位插值器相连的第二电容C2及第四反相器INV4、与第三反相器INV3相连的第一信号输出端ckop及与第四反相器INV4相连的第二信号输出端ckon。
在本实用新型中,第一信号输入端ckip与第二信号输入端ckin输入的两信号分别来自差分振荡器的差分输出信号,且该两信号存在180度相位差。第一反相器INV1与第二反相器INV2用于对输入的信号提供反相位的功能,第一相位插值器与第二相位插值器用于对高次谐波的相位进行调整,第一电容C1与第二电容C2分别对高次谐波进行抑制,第三反相器INV3与第四反相器INV4用于将对应的相位插值器输出的信号放大到满摆幅。
本实用新型占空比矫正电路的具体电路连接关系如下:第一信号输入端ckip与第一反相器INV1的输入端相连,并与第一相位插值器的输入端相连,第一反相器INV1的输出端与第二相位插值器的输入端相连;第二信号输入端ckin与第二反相器INV2的输入端相连,并与第二相位插值器的输入端相连,第二反相器INV2的输出端与第一相位插值器的输入端相连;第一相位插值器的输出端与第一电容C1的一端及第三反相器INV3的输入端相连,第一电容C1的另一端接地,第三反相器INV3的输出端与第一信号输出端ckop相连;第二相位插值器的输出端与第二电容C2的一端及第四反相器INV3的输入端相连,第二电容C2的另一端接地,第四反相器INV4的输出端与第二信号输出端ckon相连。
在本实用新型中,第一相位插值器包括第一加法器阻抗控制电路INVR1及第二加法器阻抗控制电路INVR2,第二相位插值器包括第三加法器阻抗控制电路INVR3及第四加法器阻抗控制电路INVR4,且该四个加法器阻抗控制电路具有相同的电路结构。每一加法器阻抗控制电路均可由以下三种电路来实现。
如图2所示,图2为本实用新型占空比矫正电路中加法器阻抗控制电路第一实施方式的具体电路结构图。其包括第一电阻R1、第二电阻R2、第一场效应管PM1及第二场效应管NM1,其中,在本实施例中,第一场效应管PM1为P型场效应管,第二场效应管NM1为N型场效应管,在其他实施例中,上述场效应管可以为其他结构可以实现相同功能的元器件,并不限于此。第一场效应管PM1的栅极与第二场效应管NM1的栅极相连,为加法器阻抗控制电路的输入端,共同连接相位插值器的输入端,第一场效应管PM1的源级与第一电阻R1的一端相连,第一场效应管PM1的漏极与第二场效应管NM1的漏极相连,第二场效应管NM1的源级与第二电阻R2的一端相连,第一场效应管PM1与第二场效应管NM1的漏极为加法器阻抗控制电路的输出端,共同连接相位插值器的输出端,第一电阻R1的另一端连接电源,第二电阻R2的另一端接地。
如图3所示,图3为本实用新型占空比矫正电路中加法器阻抗控制电路第二实施方式的具体电路结构图。其包括第三电阻R3、第四电阻R4、第三场效应管PM2及第四场效应管NM2,其中,在本实施例中,第三场效应管PM2为P型场效应管,第四场效应管NM2为N型场效应管,在其他实施例中,上述场效应管可以为其他结构可以实现相同功能的元器件,并不限于此。第三场效应管PM2的栅极与第四场效应管NM2的栅极相连,为加法器阻抗控制电路的输入端,共同连接相位插值器的输入端,第三场效应管PM2的源级连接电源,其漏极与第三电阻R3的一端相连,第四场效应管NM2的源级接地,其漏极与第四电阻R4的一端相连,第三电阻R3的另一端与第四电阻R4的另一端相连,为加法器阻抗控制电路的输出端,共同连接相位插值器的输出端。
如图4所示,图4为本实用新型占空比矫正电路中加法器阻抗控制电路第三实施方式的具体电路结构图。其包括第五场效应管PM3、第六场效应管NM3及第五电阻R5,其中,在本实施例中,第五场效应管PM3为P型场效应管,第六场效应管NM3为N型场效应管,在其他实施例中,上述场效应管可以为其他结构可以实现相同功能的元器件,并不限于此。第五场效应管PM3的栅极与第六场效应管NM3的栅极相连,为加法器阻抗控制电路的输入端,共同连接相位插值器的输入端,第五场效应管PM3的源级连接电源,其漏极与第五电阻R5的一端及第六场效应管NM3的漏极相连,第六场效应管NM3的源级接地,第五电阻R5的另一端为加法器阻抗控制电路的输出端,连接相位插值器的输出端。
本实用新型占空比矫正电路的工作原理如下:
差分振荡器输出差分信号至占空比矫正电路,占空比矫正电路的第一信号输入端ckip与第二信号输入端ckin接收分别来自差分振荡器的差分输出信号,且该两信号存在180度相位差。第一信号输入端ckip输入信号至第一反相器INV1与第一相位插值器,第二信号输入端ckin输入信号至第二反相器INV2与第二相位插值器,第一反相器INV1与第二反相器INV2对接收的信号进行反相位,并分别输出至第二相位插值器及第一相位插值器。第一相位插值器与第二相位插值器分别由两个加法器阻抗控制电路组成,通过电阻相加的原理实现相位插值器的功能,对接收到的高次谐波进行调整,达到相位矫正的目的。第一相位插值器与第二相位插值器的输出信号分别通过第一电容C1与第二电容C2来实现对高次谐波的抑制,第三反相器INV3与第四反相器INV4分别将第一相位插值器与第二相位插值器输出的信号放大到满摆幅,通过第一信号输出端ckop及第二信号输出端ckon输出,且使得第一信号输出端ckop及第二信号输出端ckon输出的差分信号的占空比为50%。
同时参阅图5所示,图5为本实用新型占空比矫正电路的波形示意图。其包括第一信号输入端ckip、第二信号输入端ckin、第一信号输出端ckop、第二信号输出端ckon及图2中所示的四个节点node1、node2、node3、node4处的波形。从图中可以看出,本实用新型占空比矫正电路输出的差分信号的占空比被调整为50%。
综上所述,本实用新型占空比矫正电路利用相位插值原理,在使用较少的器件的情况下能够实现占空比的矫正,且不存在反馈环路,从而避免了环路稳定性和环路补偿的问题。

Claims (9)

1.一种占空比矫正电路,用于矫正差分振荡器的输出信号,其特征在于:所述占空比矫正电路包括第一信号输入端、输入信号与所述第一信号输入端输入的信号反相的第二信号输入端、与第一信号输入端相连的第一反相器、与第一信号输入端相连的第一相位插值器、与第二信号输入端相连的第二反相器、与第二信号输入端相连的第二相位插值器、与第一相位插值器相连的第一电容、与第一相位插值器相连的第三反相器、与第二相位插值器相连的第二电容、与第二相位插值器相连的第四反相器、与第三反相器相连的第一信号输出端及与第四反相器相连的第二信号输出端,所述第一相位插值器与所述第二相位插值器调整高次谐波的相位,并通过所述第三反相器与所述第四反相器放大到满摆幅。
2.根据权利要求1所述的占空比矫正电路,其特征在于:所述第一信号输入端与所述第一反相器的输入端相连,并与所述第一相位插值器的输入端相连,所述第一反相器的输出端与所述第二相位插值器的输入端相连,所述第二信号输入端与所述第二反相器的输入端相连,并与所述第二相位插值器的输入端相连,所述第二反相器的输出端与所述第一相位插值器的输入端相连,所述第一相位插值器的输出端与所述第一电容的一端及所述第三反相器的输入端相连,所述第一电容的另一端接地,所述第三反相器的输出端与所述第一信号输出端相连,所述第二相位插值器的输出端与所述第二电容的一端及所述第四反相器的输入端相连,所述第二电容的另一端接地,所述第四反相器的输出端与所述第二信号输出端相连。
3.根据权利要求2所述的占空比矫正电路,其特征在于:所述第一相位插值器包括第一加法器阻抗控制电路及第二加法器阻抗控制电路,所述第二相位插值器包括第三加法器阻抗控制电路及第四加法器阻抗控制电路,且所述四个加法器阻抗控制电路具有相同的电路结构。
4.根据权利要求3所述的占空比矫正电路,其特征在于:所述每一加法器阻抗控制电路包括第一电阻、第二电阻、与第一电阻相连的第一场效应管及与第一场效应管及第二电阻相连的第二场效应管。
5.根据权利要求4所述的占空比矫正电路,其特征在于:所述第一场效应管为P型场效应管,所述第二场效应管为N型场效应管,所述第一场效应管的栅极与所述第二场效应管的栅极相连,为所述加法器阻抗控制电路的输入端,共同连接对应的相位插值器的输入端,所述第一场效应管的源级与所述第一电阻的一端相连,所述第一场效应管的漏极与所述第二场效应管的漏极相连,所述第二场效应管的源级与所述第二电阻的一端相连,所述第一场效应管与所述第二场效应管的漏极为所述加法器阻抗控制电路的输出端,共同连接对应的相位插值器的输出端,所述第一电阻的另一端连接电源,所述第二电阻的另一端接地。
6.根据权利要求3所述的占空比矫正电路,其特征在于:所述每一加法器阻抗控制电路包括第三电阻、与所述第三电阻相连的第四电阻、与所述第三电阻相连的第三场效应管及与所述第四电阻相连的第四场效应管。
7.根据权利要求6所述的占空比矫正电路,其特征在于:所述第三场效应管为P型场效应管,所述第四场效应管为N型场效应管,所述第三场效应管的栅极与所述第四场效应管的栅极相连,为所述加法器阻抗控制电路的输入端,共同连接对应的相位插值器的输入端,所述第三场效应管的源级连接电源,其漏极与所述第三电阻的一端相连,所述第四场效应管的源级接地,其漏极与所述第四电阻的一端相连,所述第三电阻的另一端与所述第四电阻的另一端相连,为所述加法器阻抗控制电路的输出端,共同连接对应的相位插值器的输出端。
8.根据权利要求3所述的占空比矫正电路,其特征在于:所述每一加法器阻抗控制电路包括第五场效应管、与所述第五场效应管相连的第六场效应管及与所述第五场效应管及所述第六场效应管相连的第五电阻。
9.根据权利要求8所述的占空比矫正电路,其特征在于:所述第五场效应管为P型场效应管,所述第六场效应管为N型场效应管,所述第五场效应管的栅极与所述第六场效应管的栅极相连,为所述加法器阻抗控制电路的输入端,共同连接对应的相位插值器的输入端,所述第五场效应管的源级连接电源,其漏极与所述第五电阻的一端及所述第六场效应管的漏极相连,所述第六场效应管的源级接地,所述第五电阻的另一端为所述加法器阻抗控制电路的输出端,连接对应的相位插值器的输出端。
CN201620155270.4U 2016-03-01 2016-03-01 占空比矫正电路 Active CN205385462U (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201620155270.4U CN205385462U (zh) 2016-03-01 2016-03-01 占空比矫正电路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201620155270.4U CN205385462U (zh) 2016-03-01 2016-03-01 占空比矫正电路

Publications (1)

Publication Number Publication Date
CN205385462U true CN205385462U (zh) 2016-07-13

Family

ID=56350026

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201620155270.4U Active CN205385462U (zh) 2016-03-01 2016-03-01 占空比矫正电路

Country Status (1)

Country Link
CN (1) CN205385462U (zh)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN107147375A (zh) * 2016-03-01 2017-09-08 成都锐成芯微科技股份有限公司 占空比矫正电路
CN109981086A (zh) * 2018-12-29 2019-07-05 晶晨半导体(上海)股份有限公司 一种相位插值器

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN107147375A (zh) * 2016-03-01 2017-09-08 成都锐成芯微科技股份有限公司 占空比矫正电路
CN109981086A (zh) * 2018-12-29 2019-07-05 晶晨半导体(上海)股份有限公司 一种相位插值器
EP3675359A3 (en) * 2018-12-29 2020-07-08 Amlogic (Shanghai) Co., Ltd. Phase interpolator
CN109981086B (zh) * 2018-12-29 2023-04-28 晶晨半导体(上海)股份有限公司 一种相位插值器

Similar Documents

Publication Publication Date Title
CN103475029B (zh) 基于极点配置的三相lcl型并网逆变器控制系统及方法
CN105406829B (zh) 一种增益连续可调的可变增益放大器
CN102931837B (zh) 工作周期调整电路以及信号产生装置
CN205385462U (zh) 占空比矫正电路
US11356082B2 (en) Folded ramp generator
US20140159825A1 (en) Voltage controlled oscillator with low phase noise and high q inductive degeneration
CN104270147B (zh) 一种环形振荡器
CN107147375A (zh) 占空比矫正电路
TWI473419B (zh) 倍頻器
CN101404481A (zh) 半导体电路
Kalani et al. A 0.2 V 492nW VCO-based OTA with 60kHz UGB and 207 μVrms noise
CN111064380A (zh) 一种并网逆变器系统
CN107332523A (zh) 一种抑制频率牵引效应的功率放大器
CN108736758B (zh) 一种基于倍频调制的双降压全桥并网逆变器
CN109193784B (zh) 并网逆变器的相位超前补偿控制器和电压前馈控制方法
CN102355220B (zh) 陷波器及低通滤波器
CN207166468U (zh) 一种滤波器
CN108390650B (zh) 低功耗功率放大电路及无线发射机
CN213338479U (zh) 一种参数可调的开关电源反馈环路
CN214337888U (zh) 一种双电荷泵锁相环
CN113467312B (zh) 一种旋转变压器激励信号的生成装置
TW202038564A (zh) 適用於藍牙裝置的功率放大系統和相關功率放大方法
JP2014033289A (ja) 波形変換器及び発振器
CN218526309U (zh) 双电荷泵pll电路
CN117294121B (zh) 逆变切换电路、射频电源的e类定频功放并联驱动系统

Legal Events

Date Code Title Description
C14 Grant of patent or utility model
GR01 Patent grant
CP01 Change in the name or title of a patent holder
CP01 Change in the name or title of a patent holder

Address after: High tech Zone Chengdu city Sichuan province Yizhou road 610041 No. 1800 building G1 room 1705

Patentee after: Chengdu Rui core micro Polytron Technologies Inc

Address before: High tech Zone Chengdu city Sichuan province Yizhou road 610041 No. 1800 building G1 room 1705

Patentee before: Chengdu Ruicheng Xinwei Technology Co., Ltd.