CN113467312B - 一种旋转变压器激励信号的生成装置 - Google Patents
一种旋转变压器激励信号的生成装置 Download PDFInfo
- Publication number
- CN113467312B CN113467312B CN202110774993.8A CN202110774993A CN113467312B CN 113467312 B CN113467312 B CN 113467312B CN 202110774993 A CN202110774993 A CN 202110774993A CN 113467312 B CN113467312 B CN 113467312B
- Authority
- CN
- China
- Prior art keywords
- resistor
- signal
- operational amplifier
- target
- excitation signal
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Classifications
-
- G—PHYSICS
- G05—CONTROLLING; REGULATING
- G05B—CONTROL OR REGULATING SYSTEMS IN GENERAL; FUNCTIONAL ELEMENTS OF SUCH SYSTEMS; MONITORING OR TESTING ARRANGEMENTS FOR SUCH SYSTEMS OR ELEMENTS
- G05B19/00—Programme-control systems
- G05B19/02—Programme-control systems electric
- G05B19/04—Programme control other than numerical control, i.e. in sequence controllers or logic controllers
- G05B19/042—Programme control other than numerical control, i.e. in sequence controllers or logic controllers using digital processors
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03H—IMPEDANCE NETWORKS, e.g. RESONANT CIRCUITS; RESONATORS
- H03H11/00—Networks using active elements
- H03H11/02—Multiple-port networks
- H03H11/04—Frequency selective two-port networks
Landscapes
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Engineering & Computer Science (AREA)
- Automation & Control Theory (AREA)
- Transmission And Conversion Of Sensor Element Output (AREA)
Abstract
本申请公开了一种旋转变压器激励信号的生成装置,包括:目标逻辑芯片,用于根据旋转变压器所需要的激励信号生成目标PWM信号;带通滤波器,用于对目标PWM信号进行滤波,得到单端正弦波信号;差分转换电路,用于将单端正弦波信号转换为相位相差180°的正激励信号和负激励信号,以利用正激励信号和负激励信号对旋转变压器进行驱动。该装置在生成激励信号的过程中既不需要使用专门的旋变解码芯片,也不需要使用级联的二阶低通滤波器和直流偏置参考电路,这样就可以显著降低该装置的硬件复杂度和所需要的设计成本。并且,由于使用带通滤波器对目标PWM信号进行滤波时不会对基波信号产生延时,由此就可以相对提高旋转变压器的相位补偿精度。
Description
技术领域
本发明涉及交流电机驱动技术领域,特别涉及一种旋转变压器激励信号的生成装置。
背景技术
在交流电机驱动技术领域,通常会使用旋转变压器来实时检测交流电机的绝对位置。目前,旋转变压器激励信号的生成方法主要有两种方法,一种是采用专门的旋变解码芯片来生成旋转变压器的激励信号,另一种方法是采用DSP(Digital Signal Processing,数字信号处理)或者是FPGA(Field Programmable Gate Array,现场可编程门阵列)进行解码来生成旋转变压器的激励信号。
其中,第一种方法是先采用模拟电路的方式来构造旋转变压器的激励信号,并将激励信号分为两路相角相差180°的正弦信号,然后经过功率放大电路对正弦信号进行功率放大来驱动旋转变压器,但是该方法存在设备成本高、抗电磁干扰能力弱、锁相范围窄等缺点;第二种方法是先由FPGA或者DSP生成频率与激励信号相同占空比为50%的方波信号,然后,再采用低通滤波器将方波信号转换成正弦信号,最后,利用差分放大器对正弦信号进行放大,将其作为旋转变压器的激励信号。但是,该方法所生成的激励信号包含有大量的高次谐波,尤其是高次谐波中的3、5、7次谐波会经旋转变压器反馈到后续的采样电路中,从而导致解码所得的信号中含有同频次的波动,进而影响解码精度。其次,为了保证电路的稳定性,必须采用级联的二阶低通滤波器来对方波进行滤波,但是,由于二阶低通滤波器无法滤除方波信号中的直流分量,因此必须要增加直流偏置参考电路来抵消二阶低通滤波器所产生的直流分量,这样就会增加硬件电路的复杂度与设计成本。此外,低通滤波器会对基波分量存在较大的相位延时,还会影响FPGA对旋转变信号进行解码时的相位补偿精度。目前,针对上述技术问题,还没有较为有效的解决办法。
发明内容
有鉴于此,本发明的目的在于提供一种旋转变压器激励信号的生成装置,以在降低该激励信号生成装置的硬件复杂度和所需要的造价成本的同时,也可以相对提高旋转变压器的相位补偿精度。其具体方案如下:
一种旋转变压器激励信号的生成装置,包括:
目标逻辑芯片,用于根据旋转变压器所需要的激励信号生成目标PWM信号;其中,所述目标PWM信号的载波比大于10;
带通滤波器,用于对所述目标PWM信号进行滤波,得到单端正弦波信号;
差分转换电路,用于将所述单端正弦波信号转换为相位相差180°的正激励信号和负激励信号,以利用所述正激励信号和所述负激励信号对所述旋转变压器进行驱动。
优选的,所述目标逻辑芯片具体为:FPGA或DSP或CPLD或MCU。
优选的,所述目标逻辑芯片包括:
参数确定模块,用于根据所述激励信号的频率与幅值确定所述目标PWM信号的所述载波比、调制系数,并根据所述调制系数确定所述目标PWM信号的占空比;
信号生成模块,用于根据所述载波比、所述调制系数和所述占空比生成所述目标PWM信号。
优选的,所述带通滤波器的增益的取值范围为:1.3~4,且所述带通滤波器的品质因数的取值范围为:0~9。
优选的,所述带通滤波器包括:第一电阻、第二电阻、第三电阻、第四电阻、第五电阻、第一电容、第二电容和第一运算放大器;
其中,所述第一电阻的第一端用于接收所述目标PWM信号,所述第一电阻的第二端分别与所述第一电容的第一端、所述第二电容的第一端和所述第二电阻的第一端相连,所述第一电容的第二端接地,并且所述第一电容的第二端分别与所述第三电阻的第一端和所述第四电阻的第一端相连,所述第二电容的第二端分别与所述第三电阻的第二端和所述第一运算放大器的正输入端相连,所述第一运算放大器的负输入端分别与所述第四电阻的第二端和所述第五电阻的第一端相连,所述第一运算放大器的输出端分别与所述第二电阻的第二端和所述第五电阻的第二端相连。
优选的,所述差分转换电路包括:第六电阻、第七电阻、第八电阻、第九电阻、第十电阻、第十一电阻、第二运算放大器和第三运算放大器;
其中,所述第二运算放大器的正输入端与所述第六电阻的第一端相连,所述第六电阻的第二端接地,所述第二运算放大器的负输入端分别与所述第七电阻的第一端和所述第八电阻的第一端相连,所述第八电阻的第二端与所述第二运算放大器的输出端相连;所述第七电阻的第二端与所述第九电阻的第一端相连,所述第九电阻的第二端与所述第三运算放大器的正输入端相连,所述第三运算放大器的负输入端分别与所述第十电阻的第一端和所述第十一电阻的第一端相连,所述第十电阻的第二端接地,所述第十一电阻的第二端与所述第三运算放大器的输出端相连;
相应的,所述第七电阻的第二端用于接收所述单端正弦波信号,所述第二运算放大器的输出端和所述第三运算放大器的输出端分别用于输出所述正激励信号和所述负激励信号。
优选的,还包括:
两个设置相同的功率放大器,分别用于对所述正激励信号和所述负激励信号进行功率放大。
优选的,所述功率放大器包括:第十二电阻、第十三电阻、第十四电阻、第十五电阻、第十六电阻、第十七电阻、第一二极管、第二二极管、NPN三极管和PNP三极管;
其中,所述第二运算放大器的输出端分别与所述第一二极管的负极和所述第二二极管的正极相连,所述第一二极管的正极与所述第十二电阻的第一端相连,所述第十二电阻的第二端分别与所述第十三电阻的第一端和所述NPN三极管的基集相连,所述第十三电阻的第二端与所述NPN三极管的集电极相连,所述十三电阻的第二端与目标电源的正极相连,所述第二二极管的负极与所述第十四电阻的第一端相连,所述第十四电阻的第二端分别与所述第十五电阻的第一端和所述PNP三极管的基集相连,所述第十五电阻的第二端分别与所述目标电源的负极和所述PNP三极管的发射极相连,所述PNP三极管的集电极与所述第十六电阻的第一端相连,所述十六电阻的第二端与所述第十七电阻的第一端相连,所述第十七电阻的第二端与所述NPN三极管的发射极相连;
相应的,所述第十七电阻的第一端与所述第八电阻的第二端相连。
可见,在本发明所提供旋转变压器激励信号的生成装置中,由于是利用目标逻辑芯片根据旋转变压器所需要的激励信号生成载波比大于10的目标PWM信号,这样不仅可以使得目标PWM信号中的3、5、7次谐波分量较少,而且,也可以使得目标PWM信号具有较高的脉冲频率。在此情况下,只需要使用带通滤波器对目标PWM信号进行滤波就会取得较好的滤波效果。同时,使用带通滤波器还可以直接将目标PWM信号中的直流分量滤除,这样就无需在该生成装置中设置直流偏置参考电路。显然,相较于现有技术而言,该装置在生成激励信号的过程中既不需要使用专门的旋变解码芯片,也不需要使用级联的二阶低通滤波器和直流偏置参考电路,这样就可以显著降低该激励信号生成装置的硬件复杂度和所需要的造价成本。并且,由于使用带通滤波器对目标PWM信号进行滤波时不会对基波信号产生延时,由此就可以相对提高旋转变压器的相位补偿精度。
附图说明
为了更清楚地说明本发明实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据提供的附图获得其他的附图。
图1为本发明实施例所提供的一种旋转变压器激励信号的生成装置的结构图;
图2为生成目标PWM信号的流程示意图;
图3为目标PWM信号的示意图;
图4为本发明实施例所提供的一种带通滤波器的结构图;
图5为单端正弦波信号的示意图;
图6为本发明实施例所提供的一种差分转换电路的结构图;
图7为正激励信号SIN+和负激励信号SIN-的示意图;
图8为对正激励信号SIN+进行功率放大的功率放大器的结构图;
图9为对负激励信号SIN-进行功率放大的功率放大器的结构图;
图10为旋转变压器激励信号生成系统的整体示意图。
具体实施方式
下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
请参见图1,图1为本发明实施例所提供的一种旋转变压器激励信号的生成装置的结构图,该生成装置包括:
目标逻辑芯片11,用于根据旋转变压器所需要的激励信号生成目标PWM信号;其中,目标PWM信号的载波比大于10;
带通滤波器12,用于对目标PWM信号进行滤波,得到单端正弦波信号;
差分转换电路13,用于将单端正弦波信号转换为相位相差180°的正激励信号和负激励信号,以利用正激励信号和负激励信号对旋转变压器进行驱动。
在本实施例中,是提供了一种旋转变压器激励信号的生成装置,该生成装置不仅硬件结构简单、造价成本低廉,而且,也可以相对提高旋转变压器的相位补偿精度。具体的,在该生成装置中是设置有目标逻辑芯片11、带通滤波器12和差分转换电路13。
其中,目标逻辑芯片11能够根据旋转变压器所需要的激励信号生成载波比大于10的目标PWM信号。可以理解的是,当目标PWM信号的载波比大于10时,不仅可以使得目标PWM信号中的3、5、7次谐波分量较少,而且,也可以使得目标PWM信号具有较高的脉冲频率。在此情况下,再利用带通滤波器12对目标PWM信号进行滤波,就可以得到滤波效果较好的单端正弦波信号。
除此之外,利用带通滤波器12还可以直接将目标PWM信号中的直流分量滤除,这样就无需在该生成装置中设置直流偏置参考电路,由此就可以相对降低旋转变压器激励信号生成装置所需要的造价成本。同时,由于使用带通滤波器对目标PWM信号进行滤波时不会对基波信号产生延时,所以,通过这样的设置方式还可以相对提高旋转变压器的相位补偿精度。并且,利用目标逻辑芯片11来生成目标PWM信号,不仅可以通过目标逻辑芯片11内部所设置的算法模块对目标PWM信号的输出参数进行灵活控制,而且,也不需要复杂的硬件逻辑电路进行支撑,这样就可以进一步降低该旋转变压器激励信号生成装置的结构复杂度和所需要的设计成本。
当利用带通滤波器12对目标PWM信号进行滤波得到单端正弦波信号以后,再利用差分转换电路13将单端正弦波信号转换为相位相差180°的正激励信号和负激励信号。当获取得到相位相差180°的正激励信号和负激励信号时,就可以利用正激励信号和负激励信号来驱动旋转变压器。
可见,在本实施例所提供旋转变压器激励信号的生成装置中,由于是利用目标逻辑芯片根据旋转变压器所需要的激励信号生成载波比大于10的目标PWM信号,这样不仅可以使得目标PWM信号中的3、5、7次谐波分量较少,而且,也可以使得目标PWM信号具有较高的脉冲频率。在此情况下,只需要使用带通滤波器对目标PWM信号进行滤波就会取得较好的滤波效果。同时,使用带通滤波器还可以直接将目标PWM信号中的直流分量滤除,这样就无需在该生成装置中设置直流偏置参考电路。显然,相较于现有技术而言,该装置在生成激励信号的过程中既不需要使用专门的旋变解码芯片,也不需要使用级联的二阶低通滤波器和直流偏置参考电路,这样就可以显著降低该激励信号生成装置的硬件复杂度和所需要的造价成本。并且,由于使用带通滤波器对目标PWM信号进行滤波时不会对基波信号产生延时,由此就可以相对提高旋转变压器的相位补偿精度。
基于上述实施例,本实施例对技术方案作进一步的说明与优化,作为一种优选的实施方式,目标逻辑芯片11具体为:FPGA或DSP或CPLD或MCU。
具体的,在实际应用中,可以将目标逻辑芯片设置为FPGA、DSP、CPLD(ComplexProgrammable Logic Device,复杂可编程逻辑器件)或者是MCU(Micro Controller Unit,微控制单元),因为这些逻辑芯片均具有强大的逻辑计算功能,符合本申请对于目标逻辑芯片的设计要求,所以,当将目标逻辑芯片设置为FPGA、DSP、CPLD或者是MCU时,就可以使得目标逻辑芯片的设置方式更加灵活与多样。
基于上述实施例,本实施例对技术方案作进一步的说明与优化,作为一种优选的实施方式,目标逻辑芯片11包括:
参数确定模块,用于根据激励信号的频率与幅值确定目标PWM信号的载波比、调制系数,并根据调制系数确定目标PWM信号的占空比;
信号生成模块,用于根据载波比、调制系数和占空比生成目标PWM信号。
在利用目标逻辑芯片生成目标PWM信号的过程中,需要根据激励信号的频率、幅值以及目标PWM信号的载波比来生成目标PWM信号。具体请参见图2,图2为生成目标PWM信号的流程示意图。
假设旋转变压器所需要激励信号的频率为fc,目标PWM信号的载波比为N,那么根据激励信号的频率fc和目标PWM信号的载波比N就可以计算出目标PWM信号的频率fp=N*fc,同时也可以计算出目标逻辑芯片中定时器的计数周期Tp=1/(N*fc);然后,再根据旋转变压器所需要的激励信号幅值以及选定的目标PWM信号的载波比就可以计算出目标PWM信号的调制系数M。
其中,调试系数M的计算表达式为:
式中,U0为激励信号的幅值,UF为目标逻辑芯片输出管脚的高电平电压值,Kd为后级处理电路总的增益。
之后,根据计算得到目标PWM信号的调制系数M就可以计算出一个激励周期中每个脉冲的占空比Dn,根据计算所得每个脉冲的占空比Dn,在目标逻辑芯片中将其转换为相应的比较阈值。当目标逻辑芯片中定时器的计数数值增加到该比较阈值时,目标逻辑芯片输出引脚的电平就会发生翻转,当定时器的计数数值增加到周期值时,目标逻辑芯片输出引脚的电平会再次发生翻转,通过目标逻辑芯片的不断处理就可以得到3、5、7次谐波分量很少的目标PWM信号。具体请参见图3,图3为目标PWM信号的示意图。
基于上述实施例,本实施例对技术方案作进一步的说明与优化,作为一种优选的实施方式,带通滤波器的增益的取值范围为:1.3~4,且带通滤波器的品质因数的取值范围为:0~9。
在本实施例中,为了将目标PWM信号中的谐波滤除,应当将带通滤波器的增益K设置在1.3~4之间。并且,因为目标PWM信号中的3、5、7次谐波较少,所以,带通滤波器选择较小的品质因数就可以使得带通滤波器具备足够的稳定性,具体的,可以将带通滤波器的品质因数设置在9以内。
基于上述实施例,本实施例对技术方案作进一步的说明与优化,请参见图4,图4为本发明实施例所提供的一种带通滤波器的结构图。作为一种优选的实施方式,带通滤波器12包括:第一电阻R1、第二电阻R2、第三电阻R3、第四电阻R4、第五电阻R5、第一电容C1、第二电容C2和第一运算放大器A1;
其中,第一电阻R1的第一端用于接收目标PWM信号,第一电阻R1的第二端分别与第一电容C1的第一端、第二电容C2的第一端和第二电阻R2的第一端相连,第一电容C1的第二端接地,并且第一电容C1的第二端分别与第三电阻R3的第一端和第四电阻R4的第一端相连,第二电容C2的第二端分别与第三电阻R3的第二端和第一运算放大器A1的正输入端相连,第一运算放大器A1的负输入端分别与第四电阻R4的第二端和第五电阻R5的第一端相连,第一运算放大器A1的输出端分别与第二电阻R2的第二端和第五电阻R5的第二端相连。
可以理解的是,由于目标PWM信号中的3、5、7次谐波分量较少,所以,使用带通滤波器就可以达到较好的滤波效果。具体的,可以将带通滤波器设置为VCVS(VoltageControlled Voltage Source,电压控制电压源)的结构形式,具体请参见图4。经过带通滤波器对目标PWM信号进行滤波之后,就可以得到3、5、7次谐波较少的单端正弦波信号SIN。具体请参见图5,图5为单端正弦波信号的示意图。
在实际应用中,根据确定好的带通滤波器的增益K、品质因数Q以及目标PMW信号的基波频率fc就可以确定出带通滤波器中所有元器件的设置参数。
其中,第一电容C1和第二电容C2的计算表达式为:
C1=C2=(10/fc)uF;
式中,fc为目标PWM信号的基波频率;
第一电阻R1的计算表达式为:
式中,fc为目标PWM信号的基波频率,ρ=K/Q,K为带通滤波器的增益,Q为带通滤波器的品质因数,C1为第一电容的容值;
第二电阻R2的计算表达式为:
式中,β=1/Q,ρ=K/Q,K为带通滤波器的增益,Q为带通滤波器的品质因数,C1为第一电容的容值,fc为目标PWM信号的基波频率,C1为第一电容的容值。
第三电阻R3的计算表达式为:
式中,fc为目标PWM信号的基波频率,C1为第一电容的容值,R1为第一电阻的阻值,R2为第二电阻的阻值。
第四电阻R4与第五电阻R5的并联阻值与第三电阻R3的阻值相等,其中,第五电阻R5的计算表达式为:
R5=(K-1)R4
式中,K为带通滤波器的增益,R4为第四电阻的阻值。
基于上述实施例,本实施例对技术方案作进一步的说明与优化,请参见图6,图6为本发明实施例所提供的一种差分转换电路的结构图。作为一种优选的实施方式,差分转换电路13包括:第六电阻R6、第七电阻R7、第八电阻R8、第九电阻R9、第十电阻R10、第十一电阻R11、第二运算放大器A2和第三运算放大器A3;
其中,第二运算放大器A2的正输入端与第六电阻R6的第一端相连,第六电阻R6的第二端接地,第二运算放大器A2的负输入端分别与第七电阻R7的第一端和第八电阻R8的第一端相连,第八电阻R8的第二端与第二运算放大器A2的输出端相连;第七电阻R7的第二端与第九电阻R9的第一端相连,第九电阻R9的第二端与第三运算放大器A3的正输入端相连,第三运算放大器A3的负输入端分别与第十电阻R10的第一端和第十一电阻R11的第一端相连,第十电阻R10的第二端接地,第十一电阻R11的第二端与第三运算放大器A3的输出端相连;
相应的,第七电阻R7的第二端用于接收单端正弦波信号SIN,第二运算放大器A2的输出端和第三运算放大器A3的输出端分别用于输出正激励信号SIN+和负激励信号SIN-。
在本实施例中,是提供了一种差分转换电路的具体设置方式,利用该差分转换电路可以将单端正弦波信号SIN转换为用于对旋转变压器进行驱动的正激励信号SIN+和负激励信号SIN-,其中,正激励信号SIN+和负激励信号SIN-的相位差会相差180°。具体请参见图7,图7为正激励信号SIN+和负激励信号SIN-的示意图。
能够想到的是,当第二运算放大器A2和第三运算放大器A3的输出能力足够大时,利用图6所示差分转换电路所输出的正激励信号SIN+和负激励信号SIN-就可以直接对旋转变压器进行驱动。
基于上述实施例,本实施例对技术方案作进一步的说明与优化,作为一种优选的实施方式,上述旋转变压器激励信号的生成装置还包括:
两个设置相同的功率放大器,分别用于对正激励信号和负激励信号进行功率放大。
在实际应用中,如果正激励信号SIN+和负激励信号SIN-不足以对旋转变压器进行驱动时,还可以在差分转换电路的后级添加两个设置相同的功率放大器来对正激励信号SIN+和负激励信号SIN-进行功率放大,并由此来进一步提高正激励信号SIN+和负激励信号SIN-的驱动能力。
请参见图8,图8为对正激励信号SIN+进行功率放大的功率放大器的结构图。作为一种优选的实施方式,功率放大器包括:第十二电阻R12、第十三电阻R13、第十四电阻R14、第十五电阻R15、第十六电阻R16、第十七电阻R17、第一二极管D1、第二二极管D2、NPN三极管Q1和PNP三极管Q2;
其中,第二运算放大器的输出端分别与第一二极管D1的负极和第二二极管D2的正极相连,第一二极管D1的正极与第十二电阻R12的第一端相连,第十二电阻R12的第二端分别与第十三电阻R13的第一端和NPN三极管Q1的基集相连,第十三电阻R13的第二端与NPN三极管Q1的集电极相连,十三电阻的第二端与目标电源的正极相连,第二二极管D2的负极与第十四电阻R14的第一端相连,第十四电阻R14的第二端分别与第十五电阻R15的第一端和PNP三极管Q2的基集相连,第十五电阻R15的第二端分别与目标电源的负极和PNP三极管Q2的发射极相连,PNP三极管Q2的集电极与第十六电阻R16的第一端相连,十六电阻的第二端与第十七电阻R17的第一端相连,第十七电阻R17的第二端与NPN三极管Q1的发射极相连;
相应的,第十七电阻R17的第一端与第八电阻R8的第二端相连。
在本实施例中,是提供了一种对正激励信号SIN+进行功率放大的功率放大器,其中,该功率放大器是由三极管推挽电路所组成,利用该功率放大器可以配合差分转换电路对单端正弦波信号进行差分转换和功率放大。基于同样的设置原理,还可以利用该功率放大器来对负激励信号SIN-进行功率放大。请参见图9,图9为对负激励信号SIN-进行功率放大的功率放大器的结构图。
请参见图10,图10为旋转变压器激励信号生成系统的整体示意图。也即,将旋转变压器所需要激励信号的频率C1、目标PWM信号的载波比N和激励信号的幅值U输入至目标逻辑芯片,就可以利用目标逻辑芯片内部所设置的算法模块生成目标PMW信号,之后,目标PMW信号经过带通滤波器的滤波就可以得到单端正弦波信号,单端正弦波信号经过差分转换电路和功率放大器的差分转换和功率放大之后,就可以得到用于对旋转变压器进行驱动的正激励信号SIN+和负激励信号SIN-。
本说明书中各个实施例采用递进的方式描述,每个实施例重点说明的都是与其它实施例的不同之处,各个实施例之间相同或相似部分互相参见即可。最后,还需要说明的是,在本文中,诸如第一和第二等之类的关系术语仅仅用来将一个实体或者操作与另一个实体或操作区分开来,而不一定要求或者暗示这些实体或操作之间存在任何这种实际的关系或者顺序。而且,术语“包括”、“包含”或者其任何其他变体意在涵盖非排他性的包含,从而使得包括一系列要素的过程、方法、物品或者设备不仅包括那些要素,而且还包括没有明确列出的其他要素,或者是还包括为这种过程、方法、物品或者设备所固有的要素。在没有更多限制的情况下,由语句“包括一个……”限定的要素,并不排除在包括所述要素的过程、方法、物品或者设备中还存在另外的相同要素。
以上对本发明所提供的一种旋转变压器激励信号的生成装置进行了详细介绍,本文中应用了具体个例对本发明的原理及实施方式进行了阐述,以上实施例的说明只是用于帮助理解本发明的方法及其核心思想;同时,对于本领域的一般技术人员,依据本发明的思想,在具体实施方式及应用范围上均会有改变之处,综上所述,本说明书内容不应理解为对本发明的限制。
Claims (7)
1.一种旋转变压器激励信号的生成装置,其特征在于,包括:
目标逻辑芯片,用于根据旋转变压器所需要的激励信号生成目标PWM信号;其中,所述目标PWM信号的载波比大于10;
带通滤波器,用于对所述目标PWM信号进行滤波,得到单端正弦波信号;
差分转换电路,用于将所述单端正弦波信号转换为相位相差180°的正激励信号和负激励信号,以利用所述正激励信号和所述负激励信号对所述旋转变压器进行驱动;
所述目标逻辑芯片包括:
参数确定模块,用于根据所述激励信号的频率与幅值确定所述目标PWM信号的所述载波比、调制系数,并根据所述调制系数确定所述目标PWM信号的占空比;
信号生成模块,用于根据所述载波比、所述调制系数和所述占空比生成所述目标PWM信号。
2.根据权利要求1所述的生成装置,其特征在于,所述目标逻辑芯片具体为:FPGA或DSP或CPLD或MCU。
3.根据权利要求1所述的生成装置,其特征在于,所述带通滤波器的增益的取值范围为:1.3~4,且所述带通滤波器的品质因数的取值范围为:0~9。
4.根据权利要求1所述的生成装置,其特征在于,所述带通滤波器包括:第一电阻、第二电阻、第三电阻、第四电阻、第五电阻、第一电容、第二电容和第一运算放大器;
其中,所述第一电阻的第一端用于接收所述目标PWM信号,所述第一电阻的第二端分别与所述第一电容的第一端、所述第二电容的第一端和所述第二电阻的第一端相连,所述第一电容的第二端接地,并且所述第一电容的第二端分别与所述第三电阻的第一端和所述第四电阻的第一端相连,所述第二电容的第二端分别与所述第三电阻的第二端和所述第一运算放大器的正输入端相连,所述第一运算放大器的负输入端分别与所述第四电阻的第二端和所述第五电阻的第一端相连,所述第一运算放大器的输出端分别与所述第二电阻的第二端和所述第五电阻的第二端相连。
5.根据权利要求1所述的生成装置,其特征在于,所述差分转换电路包括:第六电阻、第七电阻、第八电阻、第九电阻、第十电阻、第十一电阻、第二运算放大器和第三运算放大器;
其中,所述第二运算放大器的正输入端与所述第六电阻的第一端相连,所述第六电阻的第二端接地,所述第二运算放大器的负输入端分别与所述第七电阻的第一端和所述第八电阻的第一端相连,所述第八电阻的第二端与所述第二运算放大器的输出端相连;所述第七电阻的第二端与所述第九电阻的第一端相连,所述第九电阻的第二端与所述第三运算放大器的正输入端相连,所述第三运算放大器的负输入端分别与所述第十电阻的第一端和所述第十一电阻的第一端相连,所述第十电阻的第二端接地,所述第十一电阻的第二端与所述第三运算放大器的输出端相连;
相应的,所述第七电阻的第二端用于接收所述单端正弦波信号,所述第二运算放大器的输出端和所述第三运算放大器的输出端分别用于输出所述正激励信号和所述负激励信号。
6.根据权利要求5所述的生成装置,其特征在于,还包括:
两个设置相同的功率放大器,分别用于对所述正激励信号和所述负激励信号进行功率放大。
7.根据权利要求6所述的生成装置,其特征在于,所述功率放大器包括:第十二电阻、第十三电阻、第十四电阻、第十五电阻、第十六电阻、第十七电阻、第一二极管、第二二极管、NPN三极管和PNP三极管;
其中,所述第二运算放大器的输出端分别与所述第一二极管的负极和所述第二二极管的正极相连,所述第一二极管的正极与所述第十二电阻的第一端相连,所述第十二电阻的第二端分别与所述第十三电阻的第一端和所述NPN三极管的基集相连,所述第十三电阻的第二端与所述NPN三极管的集电极相连,所述十三电阻的第二端与目标电源的正极相连,所述第二二极管的负极与所述第十四电阻的第一端相连,所述第十四电阻的第二端分别与所述第十五电阻的第一端和所述PNP三极管的基集相连,所述第十五电阻的第二端分别与所述目标电源的负极和所述PNP三极管的发射极相连,所述PNP三极管的集电极与所述第十六电阻的第一端相连,所述十六电阻的第二端与所述第十七电阻的第一端相连,所述第十七电阻的第二端与所述NPN三极管的发射极相连;
相应的,所述第十七电阻的第一端与所述第八电阻的第二端相连。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202110774993.8A CN113467312B (zh) | 2021-07-08 | 2021-07-08 | 一种旋转变压器激励信号的生成装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202110774993.8A CN113467312B (zh) | 2021-07-08 | 2021-07-08 | 一种旋转变压器激励信号的生成装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN113467312A CN113467312A (zh) | 2021-10-01 |
CN113467312B true CN113467312B (zh) | 2022-06-17 |
Family
ID=77879230
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202110774993.8A Active CN113467312B (zh) | 2021-07-08 | 2021-07-08 | 一种旋转变压器激励信号的生成装置 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN113467312B (zh) |
Family Cites Families (10)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP3695320B2 (ja) * | 2000-12-05 | 2005-09-14 | トヨタ自動車株式会社 | レゾルバの励磁信号生成装置およびレゾルバの角度変換装置 |
CN101521480B (zh) * | 2008-11-21 | 2010-10-13 | 西北工业大学 | 一种旋转变压器信号解算方法及解算器 |
CN103809481A (zh) * | 2012-11-07 | 2014-05-21 | 上海宇航系统工程研究所 | 多路旋转变压器信号时分复用处理电路 |
KR101338707B1 (ko) * | 2012-11-19 | 2013-12-06 | 한밭대학교 산학협력단 | 여자 신호 발생 장치 및 레졸버 검출 장치 |
US9419553B2 (en) * | 2014-07-25 | 2016-08-16 | Denso Corporation | Apparatus for controlling rotary machine |
CN205691744U (zh) * | 2016-06-20 | 2016-11-16 | 株洲田龙铁道电气股份有限公司 | 一种旋转变压器的模拟装置及电机驱动器的测量系统 |
CN108429494A (zh) * | 2018-04-28 | 2018-08-21 | 深圳市伟创电气有限公司 | 一种旋变激励响应信号的处理电路及处理装置 |
KR102308788B1 (ko) * | 2019-12-12 | 2021-10-05 | 현대모비스 주식회사 | 레졸버 신호 처리 장치 및 방법 |
CN111193453A (zh) * | 2019-12-31 | 2020-05-22 | 苏州绿控传动科技股份有限公司 | 一种数字信号实现旋变软解码激励正弦波的方法 |
CN212992302U (zh) * | 2020-09-02 | 2021-04-16 | 深圳市英威腾电动汽车驱动技术有限公司 | 数字源激励装置及带激励源的旋转变压装置 |
-
2021
- 2021-07-08 CN CN202110774993.8A patent/CN113467312B/zh active Active
Also Published As
Publication number | Publication date |
---|---|
CN113467312A (zh) | 2021-10-01 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP3899074B2 (ja) | Pwm負帰還によるデジタルpwm入力d級音響増幅器 | |
CN103414442B (zh) | 基于斩波技术的高精度全差分放大器 | |
CN103997206A (zh) | 一种开关电源 | |
CN112671353B (zh) | 一种应用于大功率范围的低失真d类功放 | |
CN106059293B (zh) | 片内频率补偿的电压模开关dc-dc转换器 | |
CN104406515A (zh) | 一种测量永磁同步电机转子位置角的旋变激励与解码模块 | |
US10511236B2 (en) | Piezoelectric device drive circuit and suction apparatus | |
CN109814047B (zh) | 一种低1/f噪声的TMR传感器 | |
CN109546978B (zh) | 一种喇叭的电流检测电路 | |
CN113467312B (zh) | 一种旋转变压器激励信号的生成装置 | |
CN102346210B (zh) | 一种用于水声传感器电压检测的soc芯片 | |
US20220082592A1 (en) | Current detection circuit for loudspeaker | |
CN217935487U (zh) | 一种旋转变压器激励信号发生系统 | |
CN104811181A (zh) | 一种带有输入偏置和有源滤波的电流电压转换电路及方法 | |
CN212992302U (zh) | 数字源激励装置及带激励源的旋转变压装置 | |
CN107086858A (zh) | 应用振荡器控制波形变换的信号发生器 | |
CN103856170A (zh) | 用于h桥式数字d类功放的功率级电源噪声误差消除方法 | |
CN114244363A (zh) | 微电流iv转换装置及方法 | |
EP2893636A1 (en) | Sinus-cosinus-modulator (sine-cosine modulator) | |
WO2020057371A1 (zh) | 一种电压转脉宽调制信号电路 | |
CN102355220B (zh) | 陷波器及低通滤波器 | |
CN206211851U (zh) | 三相正弦波信号发生器 | |
JP2014197752A (ja) | Fm復調装置 | |
CN220915186U (zh) | 励磁电路 | |
CN115567007B (zh) | 一种功率放大器直流工作点跟踪电路 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |