CN204905261U - 一种soi横向功率器件耐压结构 - Google Patents

一种soi横向功率器件耐压结构 Download PDF

Info

Publication number
CN204905261U
CN204905261U CN201520648848.5U CN201520648848U CN204905261U CN 204905261 U CN204905261 U CN 204905261U CN 201520648848 U CN201520648848 U CN 201520648848U CN 204905261 U CN204905261 U CN 204905261U
Authority
CN
China
Prior art keywords
layer
substrate
withstand voltage
pressure
region
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
CN201520648848.5U
Other languages
English (en)
Inventor
李天倩
马波
阳小明
陈洪源
杜晓风
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Xihua University
Original Assignee
Xihua University
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Xihua University filed Critical Xihua University
Priority to CN201520648848.5U priority Critical patent/CN204905261U/zh
Application granted granted Critical
Publication of CN204905261U publication Critical patent/CN204905261U/zh
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Landscapes

  • Thin Film Transistor (AREA)

Abstract

本实用新型公开了一种SOI横向功率器件耐压结构,包括衬底层、埋氧层、有源层,埋氧层设置于衬底层与有源层之间,在埋氧层和衬底层之间设有掺杂层,掺杂层的浓度从源到漏逐渐减小。本实用新型所公开的耐压结构有效提高器件动态耐压,降低比导通电阻和开关功耗以及器件工作温度,在高压、高频智能功率集成电路等领域具有广泛的适用性。

Description

一种SOI横向功率器件耐压结构
技术领域
本实用新型涉及一种半导体功率器件,特别涉及一种具有横向变掺杂层的SOI耐压
结构功率器件。
背景技术
SOI横向功率器件具有高速、低功耗、抗辐照等优点,在智能功率集成电路中得以广泛应用。但较低的纵向耐压,限制了其在高压功率集成电路领域的应用。
针对上述问题,本领域提供了诸多解决方案,其核心思路是基于下述物理学发现:硅厚度小于0.5微米时,硅的纵向临界击穿电场会随硅厚度减小而迅速增加。利用这一原理,超薄SOI器件结合漂移区线性变掺杂技术能大大提高器件静态耐压。此类解决方案的缺点在于靠近源端的漂移区掺杂浓度过低,导致比导通电阻过大,而且如果按动态耐压优化掺杂浓度,还会进一步增加比导通电阻。已有的工艺实现证明,这种改进方案在器件处于开态时,靠近源端的高阻会引起高温,使器件的性能、可靠性降低;并且整个工艺成本很高,难于加工生产。
针对上述问题,本领域还提出过另一类解决方案,是利用深耗尽效应提高动态耐压,从而改善SOI功率器件在开关状态下的可靠性。但此种技术方案在使用中显示对纵向耐压有明显提高,但对横向耐压没有提高。
发明内容
针对现有技术的不足,本实用新型公开了一种SOI横向功率器件耐压结构,通过在埋氧层与衬底之间引入阶梯或线性变掺杂层,显著改善了SOI横向功率器件的耐压,降低功率器件的比导通电阻、开关功耗和工作温度,实现了耐压与比导通电阻的良好平衡,适合于高压、高频智能功率集成电路等需要高可靠性的应用环境。
具体地说,本实用新型是通过如下技术方案实现的:
一种SOI横向功率器件耐压结构,包括衬底层、埋氧层、有源层,埋氧层设置于衬底层与有源层之间,在埋氧层和衬底层之间设有掺杂层,在埋氧层和衬底层之间设有掺杂层,掺杂层的浓度从源到漏逐渐减小(以下简称变掺杂层)。
通过使用浓度渐变的衬底变掺杂层。当SOI横向功率器件工作在开关状态下,衬底变掺杂层将对漂移区电场调制,使器件横向表面电场均匀分布。使得漂移区可采用高均匀掺杂,同时能获得耐压与比导通电阻的平衡。
其中,掺杂层的厚度为0.5-1um,浓度变化范围为2×1017-4×1014cm-3之间,上述的参数可以根据需要调整。
本发明的耐压结构可以广泛适用于各种横向功率器件,例如基于SOI技术的IGBT、PiN二极管、LDMOS等,优选埋氧层为SiO2介质,衬底层为P型衬底,掺杂层为P型衬底变掺杂层。
在本发明中,所用的有源层可以是各种有源半导体层,包括但不限于Si、SiC等半导体材料。
作为本发明的一种具体工艺实现,本发明的耐压结构,在有源层上还设有n+漏区、n+源区、p阱、n-漂移区,n+漏区上方为漏电极,p阱和n-漂移区上方为栅氧化层,栅氧化层上方为栅电极,n+源区上方为源电极,衬底变掺杂层自n+源区到n+漏区方向浓度依次降低。
上述的浓度变化方式并不受到特别限定。根据动态耐压需求,可将其处理为阶梯变掺杂或线性变掺杂。当对动态耐压要求较低时,阶梯掺杂分区数较少,工艺实现容易;当对动态耐压要求较高时,增加分区数目至其线性分布。通常的,如果漂移区长度不变,如50μm,分区数大于100可视为是线性变掺杂,此时器件能获得最高动态耐压。
附图说明
图1为本实用新型的SOI横向功率器件耐压结构剖面示意图。
具体实施方式
在如下实施中,申请人结合附图对本实用新型的具体实现进行了详细描述,如下所提供的实施仅为示意性的,并不对本实用新型构成特别限制。本领的技术人员在不脱离本实用新型的精神和范围基础上可以对本实用新型进行各种改动和变型,依旧属于本实用新型的保护范围。
参考图1,本实用新型的SOI横向功率器件耐压结构,包括衬底层1、埋氧层2、有源层3,埋氧层2位于衬底层1与有源层3之间,在埋氧层2与衬底层1之间具有浓度单向渐变的掺杂层4。
其中,埋氧层为SiO2介质,衬底层为P型衬底,掺杂层为P型衬底变掺杂层。
其中,有源层上设有n+漏区、n+源区、p阱、n-漂移区,n+漏区上方为漏电极,p阱和n-漂移区上方为栅氧化层,栅氧化层上方为栅电极,n+源区上方为源电极,掺杂层自n+源区到n+漏区方向浓度依次降低,即从1区到n区方向浓度逐渐降低;在P型衬底下方为衬底电极。
采用本实用新型耐压结构的功率器件由开态转为关态时,漏压迅速升高,埋氧层下面电子反型层来不及形成,因此在衬底中形成深耗尽层。
与此同时,衬底变掺杂层被耗尽,形成了不同浓度的负电荷区。这些不同负电荷区域对漂移区中的横向电场进行调制,有效地提高了横向耐压,漂移区可以采用高浓度的均匀掺杂。
在纵向上,由于SOI硅层很薄,硅的临界击穿电场被大大提高,加上衬底深耗尽层也能承受漏压,因此纵向耐压也大大提高。由于埋氧层、衬底都承担了当然多的漏电压,故而器件能获得很高的耐压。
申请人进行的研究显示,在多种结构参数下,如漂移区长度40um,漂移区厚度0.2um,埋氧层厚度1um,衬底厚度大于30um时,动态耐压可达600V以上,比常规结构高出约6倍。由于衬底变掺杂层对漂移区横向电场的调制,使得漂移区掺杂浓度增加,有效地降低了器件的比导通电阻和温度。

Claims (5)

1.一种SOI横向功率器件耐压结构,其特征在于包括衬底层、埋氧层、有源层,埋氧层设置于衬底层与有源层之间,在埋氧层和衬底层之间设有掺杂层,掺杂层的浓度从源到漏逐渐减小。
2.根据权利要求1所述的耐压结构,其特掺杂层的厚度为0.5-1um,P型变掺杂层浓度变化范围为2×1017-4×1014cm-3之间。
3.根据权利要求1所述的耐压结构,其特征在于埋氧层为SiO2介质,衬底层为P型硅衬底,掺杂层为P型硅衬底变掺杂层。
4.根据权利要求1所述的耐压结构,其特征在于有源层为硅材料。
5.根据权利要求1所述的耐压结构,其特征在于还设置有n+漏区、n+源区、p阱、n-漂移区,n+漏区上方为漏电极,p阱和n-漂移区上方为栅氧化层,栅氧化层上方为栅电极,n+源区上方为源电极,掺杂层自n+源区到n+漏区方向浓度依次降低。
CN201520648848.5U 2015-08-25 2015-08-25 一种soi横向功率器件耐压结构 Expired - Fee Related CN204905261U (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201520648848.5U CN204905261U (zh) 2015-08-25 2015-08-25 一种soi横向功率器件耐压结构

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201520648848.5U CN204905261U (zh) 2015-08-25 2015-08-25 一种soi横向功率器件耐压结构

Publications (1)

Publication Number Publication Date
CN204905261U true CN204905261U (zh) 2015-12-23

Family

ID=54927418

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201520648848.5U Expired - Fee Related CN204905261U (zh) 2015-08-25 2015-08-25 一种soi横向功率器件耐压结构

Country Status (1)

Country Link
CN (1) CN204905261U (zh)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN105023938A (zh) * 2015-08-25 2015-11-04 西华大学 一种soi横向功率器件耐压结构及其制备方法
CN107681004A (zh) * 2017-09-11 2018-02-09 西安电子科技大学 一种具有多环电场调制衬底的元素半导体横向双扩散晶体管
CN115083919A (zh) * 2022-08-22 2022-09-20 泰科天润半导体科技(北京)有限公司 一种增加耐压能力的碳化硅mosfet的制造方法

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN105023938A (zh) * 2015-08-25 2015-11-04 西华大学 一种soi横向功率器件耐压结构及其制备方法
CN105023938B (zh) * 2015-08-25 2018-08-24 西华大学 一种soi横向功率器件耐压结构及其制备方法
CN107681004A (zh) * 2017-09-11 2018-02-09 西安电子科技大学 一种具有多环电场调制衬底的元素半导体横向双扩散晶体管
CN115083919A (zh) * 2022-08-22 2022-09-20 泰科天润半导体科技(北京)有限公司 一种增加耐压能力的碳化硅mosfet的制造方法

Similar Documents

Publication Publication Date Title
CN101477999B (zh) 用于功率器件的具有界面电荷岛soi耐压结构
CN103413822B (zh) 降低浮空埋层半导体器件漏电流的方法
CN104201206A (zh) 一种横向soi功率ldmos器件
CN101950759A (zh) 一种Super Junction VDMOS器件
CN102231390B (zh) 一种超结结构的纵向双扩散金属氧化物半导体功率器件
CN108899370A (zh) 集成电阻区的vdmos器件
Orouji et al. Breakdown voltage improvement of LDMOSs by charge balancing: An inserted P-layer in trench oxide (IPT-LDMOS)
CN101814527A (zh) 一种使用光电子注入进行电导调制的功率器件与方法
CN103579351A (zh) 一种具有超结埋层的横向扩散金属氧化物半导体器件
CN104103522B (zh) 一种高耐压超结终端结构的制备方法
CN204905261U (zh) 一种soi横向功率器件耐压结构
CN105070760A (zh) 一种功率mos器件
Wang et al. Breakdown point transfer theory for Si/SiC heterojunction LDMOS with deep drain region
CN108550621A (zh) 一种具有变k介质槽的超结碳化硅vdmos器件
CN103839802B (zh) 一种沟槽型igbt结构的制作方法
CN108389895A (zh) 基于超结的集成功率器件及其制造方法
CN104518008B (zh) 一种结型场效应管
CN204102902U (zh) 线性间距分布固定电荷岛soi耐压结构及功率器件
CN103762237A (zh) 具有场板结构的横向功率器件
Bao et al. A SiC LDMOS with electric field modulation by a step compound drift region
CN105023938A (zh) 一种soi横向功率器件耐压结构及其制备方法
CN214279987U (zh) 一种新型的槽栅型mos器件
Wang et al. Total ionizing dose effects in high breakdown voltage SOI devices
CN107845581A (zh) 一种低漏源通态电阻的umos器件结构及制备方法
CN105932062B (zh) 一种具有埋氧场板的soi ldmos器件

Legal Events

Date Code Title Description
C14 Grant of patent or utility model
GR01 Patent grant
CF01 Termination of patent right due to non-payment of annual fee
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20151223

Termination date: 20160825