CN203733807U - 高可靠性表面贴装二极管 - Google Patents

高可靠性表面贴装二极管 Download PDF

Info

Publication number
CN203733807U
CN203733807U CN201420073904.2U CN201420073904U CN203733807U CN 203733807 U CN203733807 U CN 203733807U CN 201420073904 U CN201420073904 U CN 201420073904U CN 203733807 U CN203733807 U CN 203733807U
Authority
CN
China
Prior art keywords
weld zone
lead
wire
diode
bronze medal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
CN201420073904.2U
Other languages
English (en)
Inventor
罗伟忠
华国铭
张建平
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Suzhou De Yao Electronics Co Ltd
Original Assignee
Suzhou De Yao Electronics Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Suzhou De Yao Electronics Co Ltd filed Critical Suzhou De Yao Electronics Co Ltd
Priority to CN201420073904.2U priority Critical patent/CN203733807U/zh
Application granted granted Critical
Publication of CN203733807U publication Critical patent/CN203733807U/zh
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto

Abstract

本实用新型公开一种高可靠性表面贴装二极管,包括:二极管芯片、第一铜引线和第二铜引线;位于第一焊接区另一端的第一引线端头通过焊膏层与所述二极管芯片的正极面的连接,位于第二焊接区另一端的第二引线端头通过焊膏层与所述二极管芯片的负极面的连接,第一引线端头、第二引线端头与焊膏层接触的表面设有至少2个凹洞;第一铜引线的第一焊接区、第二铜引线的第二焊接区中部均设有凸条;一环氧封装体包覆二极管芯片、第一焊接区和第二焊接区。本实用新型防止发生移位、焊接封装后的二极管焊片偏心,提高了二极管的良品率、可靠性和电性能,且大大减低了环氧封装体与铜引线之间开裂。

Description

高可靠性表面贴装二极管
技术领域
本实用新型涉及一种高可靠性表面贴装二极管,属于半导体元器件领域。
背景技术
表面贴装二极管是最基本的半导体器件,主要作用为将交流电转变为直流电,广泛应用于各种电子线路。现有的整流二极管器件存在以下技术问题:(1)体积较大,安装不方便,且安装时,容易造成环氧封装体与铜引线开裂,以及影响二极管芯片与铜引线焊接牢度;(2)铜引线与二极管芯片之间容易发生移位,最终导致焊接封装后的二极管焊片偏心,造成二极管的良品率下降,接触不可靠,电性能不稳定且容易失效等问题。
发明内容
本实用新型提供一种高可靠性表面贴装二极管,该高可靠性表面贴装二极管防止发生移位、焊接封装后的二极管焊片偏心,提高了二极管的良品率、可靠性和电性能,且大大减低了环氧封装体与铜引线之间开裂。
为达到上述目的,本实用新型采用的技术方案是:一种高可靠性表面贴装二极管,包括:
二极管芯片,其具有正极面和负极面;
第一铜引线,此第一铜引线一端为第一焊接区,此第一铜引线另一端作为整流二极管器件的阳极端子区,阳极端子区一端与第一焊接区一端之间具有第一折弯区;
第二铜引线,此第二铜引线一端为第二焊接区,此第二铜引线另一端作为整流二极管器件的阴极端子区,阴极端子区一端与第二焊接区一端之间具有第二折弯区;
位于第一焊接区另一端的第一引线端头通过焊膏层与所述二极管芯片的正极面的连接,位于第二焊接区另一端的第二引线端头通过焊膏层与所述二极管芯片的负极面的连接,第一引线端头、第二引线端头与焊膏层接触的表面设有至少2个凹洞;
所述第一铜引线的第一焊接区、第二铜引线的第二焊接区中部均设有凸条;
一环氧封装体包覆所述二极管芯片、第一焊接区和第二焊接区,第一折弯区、第二折弯区分别位于环氧封装体两侧,阳极端子区、阴极端子区位于环氧封装体下方。
上述技术方案中进一步改进的方案如下:
1. 上述方案中,所述凸条分别与第一焊接区、第二焊接区垂直设置,所述凸条的长度大于第一引线端头、第二引线端头的长度。
2. 上述方案中,所述第一焊接区与阳极端子区平行且其与第一折弯区垂直,所述第二焊接区与阴极端子区平行且其与第二折弯区垂直。
由于上述技术方案运用,本实用新型与现有技术相比具有下列优点:
本实用新型高可靠性表面贴装二极管,其包括二极管芯片、第一铜引线、第二铜引线,第一铜引线的第一焊接区、第二铜引线的第二焊接区中部均设有凸条,一环氧封装体包覆所述二极管芯片、第一焊接区和第二焊接区,第一折弯区、第二折弯区分别位于环氧封装体两侧,阳极端子区、阴极端子区位于环氧封装体下方,减小了体积同时,便于安装方便,且大大减低了环氧封装体与铜引线之间开裂,以及大大减少后续使用中导致二极管芯片与铜引线焊接不牢的风险;其次,其位于第一焊接区另一端的第一引线端头通过焊膏层与二极管芯片的正极面的连接,位于第二焊接区另一端的第二引线端头通过焊膏层与二极管芯片的负极面的连接,第一引线端头、第二引线端头与焊膏层接触的表面设有至少2个凹洞,防止发生移位、焊接封装后的二极管焊片偏心,提高了二极管的良品率、可靠性和电性能。
附图说明
附图1为本实用新型高可靠性表面贴装二极管结构示意图。
以上附图中:1、二极管芯片;2、第一铜引线;21、第一焊接区;22、阳极端子区;23、第一折弯区;3、第二铜引线;31、第二焊接区;32、阴极端子区;33、第二折弯区;4、第一引线端头;5、焊膏层;6、第二引线端头;7、环氧封装体;8、凸条;9、凹洞。
具体实施方式
下面结合附图及实施例对本实用新型作进一步描述:
实施例1:一种高可靠性表面贴装二极管,包括:
二极管芯片1,其具有正极面和负极面;
第一铜引线2,此第一铜引线2一端为第一焊接区21,此第一铜引线2另一端作为整流二极管器件的阳极端子区22,阳极端子区22一端与第一焊接区21一端之间具有第一折弯区23,第一焊接区21与阳极端子区22平行且其与第一折弯区23垂直;
第二铜引线3,此第二铜引线3一端为第二焊接区31,此第二铜引线3另一端作为整流二极管器件的阴极端子区32,阴极端子区32一端与第二焊接区31一端之间具有第二折弯区33,第二焊接区31与阴极端子区32平行且其与第二折弯区33垂直;
位于第一焊接区21另一端的第一引线端头4通过焊膏层5与所述二极管芯片1的正极面的连接,位于第二焊接区31另一端的第二引线端头6通过焊膏层5与所述二极管芯片1的负极面的连接,第一引线端头4、第二引线端头6与焊膏层5接触的表面设有至少2个凹洞9;
所述第一铜引线2的第一焊接区21、第二铜引线3的第二焊接区31中部均设有凸条8;
一环氧封装体7包覆所述二极管芯片2、第一焊接区21和第二焊接区31,第一折弯区23、第二折弯区33分别位于环氧封装体7两侧,阳极端子区22、阴极端子区32位于环氧封装体7下方。
实施例2:一种高可靠性表面贴装二极管,包括:
二极管芯片1,其具有正极面和负极面;
第一铜引线2,此第一铜引线2一端为第一焊接区21,此第一铜引线2另一端作为整流二极管器件的阳极端子区22,阳极端子区22一端与第一焊接区21一端之间具有第一折弯区23,第一焊接区21与阳极端子区22平行且其与第一折弯区23垂直;
第二铜引线3,此第二铜引线3一端为第二焊接区31,此第二铜引线3另一端作为整流二极管器件的阴极端子区32,阴极端子区32一端与第二焊接区31一端之间具有第二折弯区33,第二焊接区31与阴极端子区32平行且其与第二折弯区33垂直;
位于第一焊接区21另一端的第一引线端头4通过焊膏层5与所述二极管芯片1的正极面的连接,位于第二焊接区31另一端的第二引线端头6通过焊膏层5与所述二极管芯片1的负极面的连接,第一引线端头4、第二引线端头6与焊膏层5接触的表面设有至少2个凹洞9;
所述第一铜引线2的第一焊接区21、第二铜引线3的第二焊接区31中部均设有凸条8;
一环氧封装体7包覆所述二极管芯片2、第一焊接区21和第二焊接区31,第一折弯区23、第二折弯区33分别位于环氧封装体7两侧,阳极端子区22、阴极端子区32位于环氧封装体7下方。
上述凸条8分别与第一焊接区21、第二焊接区31垂直设置;上述凸条8的长度大于第一引线端头4、第二引线端头6的长度。
采用上述高可靠性表面贴装二极管时,其包括二极管芯片、第一铜引线、第二铜引线,第一铜引线的第一焊接区、第二铜引线的第二焊接区中部均设有凸条,一环氧封装体包覆所述二极管芯片、第一焊接区和第二焊接区,第一折弯区、第二折弯区分别位于环氧封装体两侧,阳极端子区、阴极端子区位于环氧封装体下方,减小了体积同时,便于安装方便,且大大减低了环氧封装体与铜引线之间开裂,以及大大减少后续使用中导致二极管芯片与铜引线焊接不牢的风险;其次,其位于第一焊接区另一端的第一引线端头通过焊膏层与二极管芯片的正极面的连接,位于第二焊接区另一端的第二引线端头通过焊膏层与二极管芯片的负极面的连接,第一引线端头、第二引线端头与焊膏层接触的表面设有至少2个凹洞,防止发生移位、焊接封装后的二极管焊片偏心,提高了二极管的良品率、可靠性和电性能。
上述实施例只为说明本实用新型的技术构思及特点,其目的在于让熟悉此项技术的人士能够了解本实用新型的内容并据以实施,并不能以此限制本实用新型的保护范围。凡根据本实用新型精神实质所作的等效变化或修饰,都应涵盖在本实用新型的保护范围之内。

Claims (3)

1. 一种高可靠性表面贴装二极管,其特征在于:包括:
二极管芯片(1),其具有正极面和负极面;
第一铜引线(2),此第一铜引线(2)一端为第一焊接区(21),此第一铜引线(2)另一端作为整流二极管器件的阳极端子区(22),阳极端子区(22)一端与第一焊接区(21)一端之间具有第一折弯区(23);
第二铜引线(3),此第二铜引线(3)一端为第二焊接区(31),此第二铜引线(3)另一端作为整流二极管器件的阴极端子区(32),阴极端子区(32)一端与第二焊接区(31)一端之间具有第二折弯区(33);
位于第一焊接区(21)另一端的第一引线端头(4)通过焊膏层(5)与所述二极管芯片(1)的正极面的连接,位于第二焊接区(31)另一端的第二引线端头(6)通过焊膏层(5)与所述二极管芯片(1)的负极面的连接,第一引线端头(4)、第二引线端头(6)与焊膏层(5)接触的表面设有至少2个凹洞(9);
所述第一铜引线(2)的第一焊接区(21)、第二铜引线(3)的第二焊接区(31)中部均设有凸条(8);
一环氧封装体(7)包覆所述二极管芯片(2)、第一焊接区(21)和第二焊接区(31),第一折弯区(23)、第二折弯区(33)分别位于环氧封装体(7)两侧,阳极端子区(22)、阴极端子区(32)位于环氧封装体(7)下方。
2. 根据权利要求1所述的高可靠性表面贴装二极管,其特征在于:所述凸条(8)分别与第一焊接区(21)、第二焊接区(31)垂直设置;所述凸条(8)的长度大于第一引线端头(4)、第二引线端头(6)的长度。
3. 根据权利要求1所述的高可靠性表面贴装二极管,其特征在于:所述第一焊接区(21)与阳极端子区(22)平行且其与第一折弯区(23)垂直,所述第二焊接区(31)与阴极端子区(32)平行且其与第二折弯区(33)垂直。
CN201420073904.2U 2014-02-21 2014-02-21 高可靠性表面贴装二极管 Expired - Fee Related CN203733807U (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201420073904.2U CN203733807U (zh) 2014-02-21 2014-02-21 高可靠性表面贴装二极管

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201420073904.2U CN203733807U (zh) 2014-02-21 2014-02-21 高可靠性表面贴装二极管

Publications (1)

Publication Number Publication Date
CN203733807U true CN203733807U (zh) 2014-07-23

Family

ID=51203855

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201420073904.2U Expired - Fee Related CN203733807U (zh) 2014-02-21 2014-02-21 高可靠性表面贴装二极管

Country Status (1)

Country Link
CN (1) CN203733807U (zh)

Similar Documents

Publication Publication Date Title
KR20150089609A (ko) 전력반도체 모듈
CN205863213U (zh) 一种led驱动芯片的封装结构
CN104600061A (zh) 一种半导体芯片的堆叠式3d封装结构
CN203733807U (zh) 高可靠性表面贴装二极管
CN104617073A (zh) 用于小信号的二极管器件
CN201956345U (zh) Gpp高压二极管
CN102842549B (zh) 四方扁平无引脚的功率mosfet封装体
CN102479907B (zh) 发光二极管封装结构
CN204497239U (zh) 金属封装大电流、高电压、快恢复二极管
CN203367266U (zh) 用于缓冲芯片表面焊料用量的封装结构
CN203367267U (zh) 自适应焊料用量的整流器结构
CN203967124U (zh) 一种倒装封装多面发光的led灯
CN103383932A (zh) 用于提高芯片电性能的封装结构
CN205004327U (zh) 一种62mmIGBT模块
CN105023954A (zh) 一种面接触型整流二极管
CN203733808U (zh) 整流二极管器件
CN203733806U (zh) 轴向型贴片二极管器件
CN204441274U (zh) 具有新型连接片的二极管器件
CN204014275U (zh) 用于连接模块板和母板的焊盘连接结构
CN103383929B (zh) 高可靠性整流器件
CN204067351U (zh) 双芯片封装体
CN203617270U (zh) 一种肖特基二极管的跳线
CN104362137A (zh) 一种高散热性二极管
CN207800600U (zh) 导电框架及功率半导体串联结构
CN203733805U (zh) 低功耗整流器件

Legal Events

Date Code Title Description
C14 Grant of patent or utility model
GR01 Patent grant
CF01 Termination of patent right due to non-payment of annual fee
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20140723

Termination date: 20210221