CN203552248U - 一种高比特数大宽带数字储频器 - Google Patents
一种高比特数大宽带数字储频器 Download PDFInfo
- Publication number
- CN203552248U CN203552248U CN201320611776.8U CN201320611776U CN203552248U CN 203552248 U CN203552248 U CN 203552248U CN 201320611776 U CN201320611776 U CN 201320611776U CN 203552248 U CN203552248 U CN 203552248U
- Authority
- CN
- China
- Prior art keywords
- digital
- programmable gate
- field programmable
- gate array
- process chip
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Images
Abstract
本实用新型涉及一种高比特数大宽带数字储频器,包括安装在cPCI板上的模数转换器、数模转换器、现场可编程门阵列处理芯片、静态存储器与动态存储器,其特征在于,所述高比特数大宽带数字储频器包含有两片现场可编程门阵列处理芯片,所述两片现场可编程门阵列处理芯片分别连接有模数转换器与数模转换器,两片现场可编程门阵列处理芯片上均设有静态存储器;所述数模转换器所连接的现场可编程门阵列处理芯片上有多片动态存储器;两片现场可编程门阵列处理芯片之间采取高速差分对互连;采用上述技术方案的数字储频器,可以在存储射频信号波形时实现高保真度,同时储存容量与储存速度匀有所提高。
Description
技术领域
本实用新型涉及一种存储设备,尤其是一种高比特数大宽带数字储频器。
背景技术
数字储频器,即DRFM,可以在存储射频信号波形方面能够达到较高的保真度。其工作原理是直接对射频模拟信号经A/D变换为数字信号,写入高速存储器中,当需要重发时在控制器控制下读出并根据需求可进行复杂的数字信号调制,再由高速D/A变换为模拟信号输出。
但在实际应用中,宽带采集使得A/D数字量化位数难以做到很大,如果宽带采集的位数变少,则数字系统的动态范围将变小,数字域上的信噪比也变小。采样和量化还使信号频谱发生变化,出现新的频率分量,如谐波和交调。它们可降低DRFM的有效发射功率,使得系统的工作能力变差。当射频信号频率一定时,提高采样率或增加量化位数都可以起到抑制寄生信号的作用,其中提高采样率对交调有很好的抑制作用,而对谐波作用不明显;而增加量化位数对交调和谐波有很好的抑制作用。
此外宽带采集也会带来诸如大容量数据传输、存储及实时处理难的问题,带宽越大,需要的采样速率就越高,相同时间内获取的数据就越多,实时处理的压力也就越大。
实用新型内容
本实用新型要解决的技术问题是提供一种数字储频器,其具有的较高采用率与量化位数,同时可实现实时处理。
为解决上述技术问题,本实用新型提供了一种高比特数大宽带数字储频器,包括模数转换器、数模转换器、现场可编程门阵列处理芯片、静态存储器与动态存储器,上述器件均安装在cPCI板上。所述高比特数大宽带数字储频器包含有两片现场可编程门阵列处理芯片,所述两片现场可编程门阵列处理芯片分别连接有模数转换器与数模转换器,两片现场可编程门阵列处理芯片上均连接有静态存储器;所述数模转换器所连接的现场可编程门阵列处理芯片上连接有多片动态存储器;两片现场可编程门阵列处理芯片之间采取高速差分对互连。
作为本实用新型的一种改进,所述两片现场可编程门阵列处理芯片上均连接有两片静态存储器;所述数模转换器所连接的现场可编程门阵列处理芯片上连接有四片动态存储器。
作为本实用新型的一种改进,所述模数转换器所连接现场可编程门阵列处理芯片通过PCI Bridge与cPCI总线互连。
作为本实用新型的另一种改进,所述高比特数大宽带数字储频器采用最高采样率为3.6GHz,量化位数为12bit的模数转换器,与最高采用率为3.0GHz,量化位数为12bit的数模转换器。
作为本实用新型的另一种改进,所述高比特数大宽带数字储频器采用存储容量为288MBit的静态存储器,与存储容量为4GBit的动态存储器。
相比于现有技术,本实用新型具有如下优点:
1) 采用上述技术方案的数字储频器,可以在存储射频信号波形时实现高保真度,同时储存容量与储存速度匀有所提高;
2) 两片现场可编程门阵列处理芯片均连接有静态存储器,可以提高其数据存储速率,并使得系统工作更为稳定;两片现场可编程门阵列处理芯片经高速差分对互连,可以实现数据准确、快速传送;
3) 两片现场可编程门阵列处理芯片通过PCI Bridge与cPCI总线互连,实现数字储频器与计算机的数据交互,便于对数字储频器的操作;
4) 采用高比特数与高采样率的模数转换器与数模转换器,可以提高数字储频器的采样率和量化位数;
5) 采用存储容量为288MBit的静态存储器与存储容量为4GBit的动态存储器,可实现大容量数据的处理和存储,在不进行数据抽取和插值的前提下,实现了数据的高保真、全实时存储和传输。
附图说明
图1为本实用新型的示意图;
附图标记列表:
DAC—数模转换器、ADC—模数转换器、FPGA—现场可编程门阵列处理芯片、SRAM—静态存储器、SDRAM—动态存储器、1—静态存储器控制端、2—动态存储器控制端、3—差分对互连控制端、4—PCI连接控制端。
具体实施方式
下面结合附图和具体实施方式,进一步阐明本实用新型,应理解下述具体实施方式仅用于说明本实用新型而不用于限制本实用新型的范围。需要说明的是,下面描述中使用的词语“前”、“后”、“左”、“右”、“上”和“下”指的是附图中的方向,词语“内”和“外”分别指的是朝向或远离特定部件几何中心的方向。
如图1所示的一种高比特数大宽带数字储频器,包括安装在cPCI板上的模数转换器ADC、数模转换器DAC、现场可编程门阵列处理芯片FPGA、静态存储器SRAM与动态存储器SDRAM。所述高比特数大宽带数字储频器包含有两片现场可编程门阵列处理芯FPGA片,所述两片现场可编程门阵列处理芯片FPGA分别连接有模数转换器与数模转换器,两片现场可编程门阵列处理芯片FPGA上连接设有静态存储器;所述数模转换器DAC所连接的现场可编程门阵列处理芯片FPGA上连接有多片动态存储器SDRAM;两片现场可编程门阵列处理芯片之间通过差分对互连控制端3进行高速差分对互连。两片现场可编程门阵列处理芯片均连接有静态存储器,可以提高其数据存储速率,并使得系统工作更为稳定;两片现场可编程门阵列处理芯片FPGA经高速差分对互连,可以实现数据准确、快速传送。
作为本实用新型的一种改进,所述两片现场可编程门阵列处理芯片SDRAM上均连接有两片静态存储器SRAM;所述数模转换器所连接的现场可编程门阵列处理芯片上连接有四片动态存储器SDRAM。
作为本实用新型的一种改进,所述模数转换器所连接现场可编程门阵列处理芯片在PCI连接控制端4通过PCI Bridge与cPCI总线互连,便于对数字储频器的操作。
作为本实用新型的另一种改进,所述高比特数大宽带数字储频器采用最高采样率为3.6GHz,量化位数为12bit的模数转换器ADC,与最高采用率为3.0GHz,量化位数为12bit的数模转换器DAC。采用高比特数与高采样率的模数转换器与数模转换器,可以提高数字储频器的采样率和量化位数。
作为本实用新型的另一种改进,所述高比特数大宽带数字储频器采用存储容量为288MBit的静态存储器QDR-II+SRAM,与存储容量为4GBit的动态存储器DDR3 SDRAM。采用存储容量为288MBit的静态存储器与存储容量为4GBit的动态存储器,可实现大容量数据的处理和存储,在不进行数据抽取和插值的前提下,实现了数据的高保真、全实时存储和传输。
本实用新型方案所公开的技术手段不仅限于上述实施方式所公开的技术手段,还包括由以上技术特征任意组合所组成的技术方案。
Claims (5)
1.一种高比特数大宽带数字储频器,包括模数转换器、数模转换器、现场可编程门阵列处理芯片、静态存储器与动态存储器,上述器件均安装在cPCI板上,其特征在于,所述高比特数大宽带数字储频器包含有两片现场可编程门阵列处理芯片,所述两片现场可编程门阵列处理芯片分别连接有模数转换器与数模转换器,两片现场可编程门阵列处理芯片上均连接有静态存储器;所述数模转换器所连接的现场可编程门阵列处理芯片上连接有多片动态存储器;两片现场可编程门阵列处理芯片之间采取高速差分对互连。
2.按照权利要求1所述的高比特数大宽带数字储频器,其特征在于,所述两片现场可编程门阵列处理芯片上均连接有两片静态存储器;所述数模转换器所连接的现场可编程门阵列处理芯片上连接有四片动态存储器。
3.按照权利要求1或2所述的高比特数大宽带数字储频器,其特征在于,所述模数转换器所连接现场可编程门阵列处理芯片通过PCI Bridge与cPCI总线互连。
4.按照权利要求1所述的高比特数大宽带数字储频器,其特征在于,所述高比特数大宽带数字储频器采用最高采样率为3.6GHz,量化位数为12bit的模数转换器,与最高采用率为3.0GHz,量化位数为12bit的数模转换器。
5.按照权利要求1或4所述的高比特数大宽带数字储频器,其特征在于,所述高比特数大宽带数字储频器采用存储容量为288MBit的静态存储器,与存储容量为4GBit的动态存储器。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201320611776.8U CN203552248U (zh) | 2013-10-04 | 2013-10-04 | 一种高比特数大宽带数字储频器 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201320611776.8U CN203552248U (zh) | 2013-10-04 | 2013-10-04 | 一种高比特数大宽带数字储频器 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN203552248U true CN203552248U (zh) | 2014-04-16 |
Family
ID=50470333
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201320611776.8U Expired - Fee Related CN203552248U (zh) | 2013-10-04 | 2013-10-04 | 一种高比特数大宽带数字储频器 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN203552248U (zh) |
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN104092024A (zh) * | 2014-06-16 | 2014-10-08 | 郑州轻工业学院 | 一种基于角反射天线阵列的方向回溯系统 |
CN105376530A (zh) * | 2015-10-27 | 2016-03-02 | 南京泓众电子科技有限公司 | 一种基于固定位置的全景视频图像生成装置 |
CN112073075A (zh) * | 2020-09-16 | 2020-12-11 | 西京学院 | 一种低成本超宽工作带宽射频数字储频设备 |
-
2013
- 2013-10-04 CN CN201320611776.8U patent/CN203552248U/zh not_active Expired - Fee Related
Cited By (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN104092024A (zh) * | 2014-06-16 | 2014-10-08 | 郑州轻工业学院 | 一种基于角反射天线阵列的方向回溯系统 |
CN104092024B (zh) * | 2014-06-16 | 2017-01-18 | 郑州轻工业学院 | 一种基于角反射天线阵列的方向回溯系统 |
CN105376530A (zh) * | 2015-10-27 | 2016-03-02 | 南京泓众电子科技有限公司 | 一种基于固定位置的全景视频图像生成装置 |
CN105376530B (zh) * | 2015-10-27 | 2019-06-21 | 南京泓众电子科技有限公司 | 一种基于固定位置的全景视频图像生成装置 |
CN112073075A (zh) * | 2020-09-16 | 2020-12-11 | 西京学院 | 一种低成本超宽工作带宽射频数字储频设备 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN203552248U (zh) | 一种高比特数大宽带数字储频器 | |
CN202453864U (zh) | 基于fpga和ddr2 sdram的大容量异步fifo缓存 | |
US20070247185A1 (en) | Memory system with dynamic termination | |
CN106502309B (zh) | 基于da归零保持函数的时域交织任意波形合成装置及方法 | |
US20210280226A1 (en) | Memory component with adjustable core-to-interface data rate ratio | |
CN108038068A (zh) | 一种基于ddr读数据同步方法及系统 | |
US20170287538A1 (en) | Flexible point-to-point memory topology | |
CN102968394A (zh) | 一种基于乒乓机制的fpga与dsp数据传输系统 | |
US20200076652A1 (en) | Dfe open loop training for ddr data buffer and registered clock driver | |
CN2791746Y (zh) | 高速高精度模拟信号采集回放卡 | |
US11044123B2 (en) | Auto-zero receiver with integrated DFE, VGA and eye monitor | |
CN104993837B (zh) | 一种卷积交织方法和卷积交织器 | |
CN102436840A (zh) | 一种数字射频存储板 | |
US20180275714A1 (en) | Inductive coupling for data communication in a double data rate memory system | |
CN104409098A (zh) | 容量翻倍的芯片内部表项及其实现方法 | |
CN106598135B (zh) | 一种dds信号发生器 | |
CN112017702B (zh) | 内存接口电路、phy芯片及处理器 | |
CN205068383U (zh) | 一种多通道数据同步采集系统 | |
CN103678231A (zh) | 一种两通道并行信号处理模块 | |
CN103123530A (zh) | 固态硬盘 | |
CN204376885U (zh) | 基于高速io技术的宽带数字接收机数据采集装置 | |
CN112073075A (zh) | 一种低成本超宽工作带宽射频数字储频设备 | |
CN104408011A (zh) | 一种多路数据存储的便携式地面测试设备 | |
CN203573315U (zh) | 一种两通道vpx并行信号处理模块 | |
CN110990305B (zh) | 存储控制物理接口、数据传输装置及数据传输系统 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C14 | Grant of patent or utility model | ||
GR01 | Patent grant | ||
CF01 | Termination of patent right due to non-payment of annual fee | ||
CF01 | Termination of patent right due to non-payment of annual fee |
Granted publication date: 20140416 Termination date: 20211004 |