CN202979172U - 一种消除基于光纤传输的vga信号抖动的装置 - Google Patents
一种消除基于光纤传输的vga信号抖动的装置 Download PDFInfo
- Publication number
- CN202979172U CN202979172U CN 201220690011 CN201220690011U CN202979172U CN 202979172 U CN202979172 U CN 202979172U CN 201220690011 CN201220690011 CN 201220690011 CN 201220690011 U CN201220690011 U CN 201220690011U CN 202979172 U CN202979172 U CN 202979172U
- Authority
- CN
- China
- Prior art keywords
- fpga
- outside
- signal
- vcxo
- converting unit
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Images
Landscapes
- Optical Communication System (AREA)
Abstract
本实用新型公开了一种消除基于光纤传输的VGA信号抖动的装置,所述装置包括:FPGA的内部FIFO、内部锁相环PLL1、内部计数器、外部VCXO压控晶振、外部锁相环、外部低通滤波器,RGB线、CLK线和HV线连接FPGA的内部FIFO,外部低通滤波器连接外部VCXO压控晶振,外部VCXO压控晶振连接内部锁相环PLL1,内部锁相环PLL1连接内部计数器,内部计数器通过FPGA的GPIO引脚连接外部锁相环PLL2,外部锁相环PLL2通过FPGA的GPIO引脚连接FPGA的内部FIFO。实施本实用新型具有以下有益效果:可以实现对模拟视频信号在远程传输后产生的图像抖动、黑屏进行校正,保证图像质量。
Description
技术领域
本实用新型涉及视音频技术领域,更具体地说,涉及一种消除基于光纤传输的VGA信号抖动的装置。
背景技术
伴随视频领域技术的不断发展,数字信号的发展和应用已经达到和模拟信号并驾齐驱的程度。数字信号在传输过程中具有保密性强、较好的一致性、信号畸变小(包括无串扰和交调)、具有无衰减再生和扩展不确定信号至原基带信号的潜能等优点。因此,在远程传输场合,数字信号的应用已经远远超出了模拟信号。但是,依据中国目前的实际情况分析,模拟信号当前以及未来一段时间内,还将占有很大的应用市场。所以对模拟视频信号、尤其是高分辨率的模拟视频信号的远程传输技术,市场需求还是非常大。
现有的模拟视频信号的远程传输方式为:通过A/D转换器和解码器将预传输的VGA信号解码为并行视频信号,并通过传输系统的发送端将并行视频信号以及配合的行、场信号和时钟CLK信号一起传输至电/光发射单元;电/光发射单元将接收到的并行视频信号以及配合的行、场信号和时钟CLK信号转换为光信号,并通过传输光纤传将光信号输到传输系统的接收端;光/电转换单元将传输系统的接收端接收到的光信号转换为并行视频信号,该并行视频信号为包括具有抖动的时钟信号CLK1的并行视频信号;以具有抖动的时钟信号CLK1为时钟输出并行视频信号;利用D/A转换单元和编码器将并行视频信号编码为模拟格式的RGB信号,并配合行、场信号输出模拟视频信号。
现有技术存在如下缺陷:视频信号通过光纤远程传输以后,以具有抖动的时钟信号CLK1为时钟输出并行视频信号,会在终端产生了明显的抖动和黑屏,影响了图像质量。
发明内容
本实用新型针对以上问题的提出,而研制一种消除基于光纤传输的VGA信号抖动的装置。
本实用新型提供一种消除基于光纤传输的VGA信号抖动的装置,其特征在于,包括:FPGA的内部FIFO、内部锁相环PLL1、内部计数器、外部VCXO压控晶振、外部锁相环、外部低通滤波器,通过传输光纤传输后的具有抖动的时钟信号CLK1、并行视频信号和行场信号通过RGB线、CLK线和HV线存入FPGA的内部FIFO中,RGB线、CLK线和HV线连接FPGA的内部FIFO,外部低通滤波器连接外部VCXO压控晶振,外部VCXO压控晶振连接内部锁相环PLL1,内部锁相环PLL1连接内部计数器,内部计数器通过FPGA的GPIO引脚连接外部锁相环PLL2,外部锁相环PLL2通过FPGA的GPIO引脚连接FPGA的内部FIFO。
本实用新型的装置还包括传输系统的发送端、A/D转换单元、解码器、电/光转换单元、传输光纤、传输系统的接收端、光/电转换单元、D/A转换单元以及编码器,传输系统的发送端与A/D转换单元连接,A/D转换单元与电/光转换单元连接,电/光转换单元通过传输光纤与传输系统的接收端连接,传输系统的接收端通过光/电转换单元与FPGA连接,FPGA与D/A转换单元以及编码器连接。
实施本实用新型具有以下有益效果:利用与CLK1时钟频率相同无抖动的CLK2为输出时钟将存储于FIFO中的视频信号输出,可以实现对模拟视频信号在远程传输后产生的图像抖动、黑屏进行校正,保证图像质量。
附图说明
图1是本实用新型的消除基于光纤传输的VGA信号抖动的装置的一实施例的结构示意图;
图2是本实用新型的FPGA的结构示意图;
图3是本实用新型的低通滤波器的电路图。
具体实施方式
本实用新型提供一种消除基于光纤传输的VGA信号抖动的装置,下面结合附图对本实用新型的技术方案进行详细说明。
VGA信号基于光纤远距离传输时,首先将模拟视频信号通过A/D转换器和解码器转换为数字信号,然后在电/光发射模块中将数字视频信号转换为光信号。电/光发射模块以输入的模拟视频时钟为基准时钟对并行视频信号进行编码转换、时钟倍频之后转换为串差分信号通过光纤进行传输,这种处理将会使传输频率大幅度增加。当光/电转换模块接收到光信号时转换成数字信号,将其中的差分视频信号进行解码、解串,将高速的传输频率进行分频,再次得到视频时钟。由于对视频信号中的时钟信号信息进行了倍频、分频、电光及光电转换处理,并经过长距离光纤传输,所以对视频时钟造成明显影响,视频时钟的相位将产生偏移。由于光/电转换模块在处理的整个过程,始终以视频时钟为倍频和分频的参考,所以视频时钟偏移会使整个输出信号都存在数据偏移的情况,在后级进行数据的编码,D/A转换处理时,视频偏移在图像上就将显示出来,在传输终端上出现图像抖动、黑屏等不良结果。由于信号内就会产生抖动,这种抖动产生与器件精密度无关,即使严格调整器件精密度,也无法将此抖动完全消除。对于DVI信号或者其他数字信号而言,此抖动对视频信号的编码采样影响较小。但是对于模拟视频的采样来说,这样的抖动就会严重影响采样效果,导致显示终端图像上出现波纹、闪烁等情况。传输过程中信号产生的抖动,是并行视频信号和时钟信号同步产生的,所以虽然数据本身有抖动,但是仍然和时钟是同步的。为了解决这些问题,本实用新型提供一种消除基于光纤传输的VGA信号抖动的装置。
图1是本实用新型的消除基于光纤传输的VGA信号抖动的装置的一实施例的结构示意图;图2是本实用新型的FPGA的结构示意图;图3是本实用新型的低通滤波器的电路图。
如图1所示,消除基于光纤传输的VGA信号抖动的装置包括:传输系统的发送端、A/D转换单元和解码器(图中示为A/D Converter&decoder)、电/光转换单元(图中示为High-Performance Electrical-Optical Transmittermodule)、传输光纤(图中示为Fiber Link)、传输系统的接收端(图中示为High-Performance Optical-Electrical Receiver module)、FPGA、光/电转换单元和编码器(图中示为D/A Converter&encoder),传输系统的发送端与A/D转换单元连接,A/D转换单元与电/光转换单元连接,电/光转换单元通过传输光纤与传输系统的接收端连接,传输系统的接收端通过光/电转换单元与FPGA连接,FPGA与D/A转换单元以及编码器连接。
如图2所示,FPGA包括内部FIFO、内部锁相环PLL1(图中示为Divider&Inside PLL)、内部计数器(图中未示出)、外部VCXO压控晶振(图中示为VCXO27M)、外部锁相环(图中示为Outside PLL)、外部低通滤波器(图中示为PWM),通过传输光纤传输后的具有抖动的时钟信号CLK1(图中示为Data_CLK1)并行视频信号DATA通过RGB线、CLK线和HV线存入FPGA的内部FIFO中,RGB线、CLK线和HV线连接FPGA的内部FIFO,外部低通滤波器连接外部VCXO压控晶振,外部VCXO压控晶振连接内部锁相环PLL1,内部锁相环PLL1连接内部计数器,内部计数器通过FPGA的GPIO引脚连接外部锁相环PLL2,外部锁相环PLL2通过FPGA的GPIO引脚连接FPGA的内部FIFO。FPGA的内部FIFO中的视频数据DATA以无抖动的时钟信号(图中示为Data_CLK2)为时钟输出。
采用消除基于光纤传输的VGA信号抖动的装置实现消除基于光纤传输的VGA信号抖动的原理如下:
通过A/D转换器和解码器将预传输的VGA信号(RGB信号)解码为并行视频信号,并通过传输系统的发送端将并行视频信号以及配合的行场信号(图中示为H、V信号)和时钟CLK信号Data_CLK一起传输至电/光发射单元;
电/光发射单元将接收到的并行视频信号以及配合的行场信号和时钟CLK信号转换为光信号,并通过传输光纤传将光信号输到传输系统的接收端;
光/电转换单元将传输系统的接收端接收到的光信号转换为并行视频信号、具有抖动的时钟信号CLK1以及行场信号。
将传输系统的接收端接收到的具有抖动的时钟信号CLK1、并行视频信号以及行场信号以时钟信号CLK1为时钟输入到FPGA中例化的FIFO中;
FPGA检测时钟信号CLK1的频率,FPGA内部倍频锁相环PLL1根据最大稳定倍频倍数输出最小模拟频率X;
通过VXCO压控晶振模拟输出最小模拟频率X,并利用外部倍频锁相环PLL2对最小模拟频率X进行最大稳定倍数的倍频,模拟输出无抖动的时钟信号CLK2;
利用低通滤波器对时钟信号CLK2进行高速D/A调制,通过控制PWM输入波形的占空比,控制PWM的输出电压,以控制VCXO压控晶振的输出时钟,使得外部锁相环PLL2输出的无抖动的时钟信号CLK2与具有抖动的时钟信号CLK1具有相同的时钟频率;作为优选技术方案,本实施例中的VXCO压控晶振为27M VXCO压控晶振;
以时钟信号CLK2为输出时钟,从FPGA中的FIFO中输出并行视频信号;
利用D/A转换单元和编码器将并行视频信号编码为模拟格式的RGB信号,并配合行、场信号输出无抖动的模拟视频信号。
通过FPGA和外部倍频锁相环PLL2对原始时钟信号CLK1进行模拟,模拟出与原始时钟频率相同的时钟信号CLK2。所以时钟信号CLK2的频率与原始时钟信号CLK1的频率相同,但却是稳定的无抖动的时钟。以此时钟信号CLK2作为FIFO输出的读取时钟可以读取出与此时钟同步的并行视频信号,这就可以保证从FIFO输出的并行视频信号也是稳定无抖动的。
通过自制的低通滤波电路,使用结合PWM电路。通过FPGA产生方波的占空比来控制VCXO的电压。这种方式,通过对模拟出最小频率x进行调节,来实现对CLK2的粗调;而通过对VCXO在有效的PPM(相对偏差)内进行调节,实现对CLK2的细调。时钟信号CLK2和时钟信号CLK1的频率大小则是通过FPGA中FIFO的深度变化来调控的,由于数据是连续存储和读取的,所以FIFO深度的增加,代表读取的速度大于存储的速度,使得时钟信号CLK2的频率大于时钟信号CLK1;同理可以反向调节。
以上所述,仅为本实用新型较佳的具体实施方式,但本实用新型的保护范围并不局限于此,任何熟悉本技术领域的技术人员在本实用新型揭露的技术范围内,根据本实用新型的技术方案及其发明构思加以等同替换或改变,都应涵盖在本实用新型的保护范围之内。
Claims (2)
1.一种消除基于光纤传输的VGA信号抖动的装置,其特征在于,包括:FPGA的内部FIFO、内部锁相环PLL1、内部计数器、外部VCXO压控晶振、外部锁相环、外部低通滤波器,通过传输光纤传输后的具有抖动的时钟信号CLK1、并行视频信号和行场信号通过RGB线、CLK线和HV线存入FPGA的内部FIFO中,RGB线、CLK线和HV线连接FPGA的内部FIFO,外部低通滤波器连接外部VCXO压控晶振,外部VCXO压控晶振连接内部锁相环PLL1,内部锁相环PLL1连接内部计数器,内部计数器通过FPGA的GPIO引脚连接外部锁相环PLL2,外部锁相环PLL2通过FPGA的GPIO引脚连接FPGA的内部FIFO。
2.根据权利要求1所述的消除基于光纤传输的VGA信号抖动的装置,其特征在于,装置还包括传输系统的发送端、A/D转换单元、解码器、电/光转换单元、传输光纤、传输系统的接收端、光/电转换单元、D/A转换单元以及编码器,传输系统的发送端与A/D转换单元连接,A/D转换单元与电/光转换单元连接,电/光转换单元通过传输光纤与传输系统的接收端连接,传输系统的接收端通过光/电转换单元与FPGA连接,FPGA与D/A转换单元以及编码器连接。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN 201220690011 CN202979172U (zh) | 2012-12-13 | 2012-12-13 | 一种消除基于光纤传输的vga信号抖动的装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN 201220690011 CN202979172U (zh) | 2012-12-13 | 2012-12-13 | 一种消除基于光纤传输的vga信号抖动的装置 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN202979172U true CN202979172U (zh) | 2013-06-05 |
Family
ID=48520188
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN 201220690011 Expired - Fee Related CN202979172U (zh) | 2012-12-13 | 2012-12-13 | 一种消除基于光纤传输的vga信号抖动的装置 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN202979172U (zh) |
-
2012
- 2012-12-13 CN CN 201220690011 patent/CN202979172U/zh not_active Expired - Fee Related
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN104952421B (zh) | 一种生成用于mipi模组检测的mipi信号的方法及系统 | |
CN103067697B (zh) | 一种消除基于光纤传输的vga信号抖动的方法 | |
CN104780334B (zh) | 基于fpga实现的mipi lane信号串化输出的方法和装置 | |
CN102222457B (zh) | 定时控制器及具有其的液晶显示器 | |
CN101753269B (zh) | 信息处理装置和信号传输方法 | |
US20100231787A1 (en) | Signal processing method and device | |
CN105338277B (zh) | Dp视频信号的时序恢复装置及方法 | |
CN105023549A (zh) | 分辨率自适应的mipi图形信号产生装置及方法 | |
CN201773567U (zh) | 一种用于显示器的lvds信号编码电路 | |
CN201898573U (zh) | 可实现dvi编解码的fpga组件 | |
JP2006191161A (ja) | 光伝送システム | |
CN115277983A (zh) | 用于dp接口的视频像素时钟恢复方法与结构 | |
KR101545318B1 (ko) | 멀티미디어 소스에서의 클록 생성 방법 및 데이터 전송 방법 | |
CN101146232B (zh) | 在电视数字编码器中使用两个不同时钟的方法和装置 | |
CN102857723A (zh) | 多媒体系统中的时钟产生方法和设备 | |
CN202979172U (zh) | 一种消除基于光纤传输的vga信号抖动的装置 | |
CN111698388A (zh) | 一种用于远程视频传输系统及视频分辨率自适应方法 | |
CN204578655U (zh) | 能增强视频转板输出信号能力的装置 | |
CN101754005B (zh) | 一种数字视频信号转换装置及数字视频信号传输系统 | |
CN101453595B (zh) | 显示控制装置及其方法 | |
CN101364960B (zh) | 高速差分接口 | |
CN204577065U (zh) | 基于fpga实现mipi信号传输调整的装置 | |
CN105306938A (zh) | 一种数字视频编码器及数字视频编码方法 | |
CN204836399U (zh) | 一种接收HDI-SDI和Cameralink接口的视频显示模块 | |
CN204305204U (zh) | 一种CameraLink-DVI视频转换器 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C14 | Grant of patent or utility model | ||
GR01 | Patent grant | ||
CF01 | Termination of patent right due to non-payment of annual fee |
Granted publication date: 20130605 Termination date: 20161213 |
|
CF01 | Termination of patent right due to non-payment of annual fee |