CN202455333U - 基于负微分电阻特性的set/cmos反相器 - Google Patents
基于负微分电阻特性的set/cmos反相器 Download PDFInfo
- Publication number
- CN202455333U CN202455333U CN2012200689947U CN201220068994U CN202455333U CN 202455333 U CN202455333 U CN 202455333U CN 2012200689947 U CN2012200689947 U CN 2012200689947U CN 201220068994 U CN201220068994 U CN 201220068994U CN 202455333 U CN202455333 U CN 202455333U
- Authority
- CN
- China
- Prior art keywords
- sub
- transistor
- cmos
- electronic transistor
- phase inverter
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Images
Landscapes
- Metal-Oxide And Bipolar Metal-Oxide Semiconductor Integrated Circuits (AREA)
Abstract
本实用新型涉及一种基于负微分电阻特性的SET/CMOS反相器,其特征在于:包括一单电子晶体管SET、一PMOS管以及一NMOS管,所述的PMOS管的源极与单电子晶体管SET的源极相连,单电子晶体管SET的栅极与PMOS管的漏极相连,所述NMOS管的漏极与所述PMOS管的漏极连接,本实用新型在具有较低功耗的同时,能够实现输出电压全摆幅以及较低的传输延迟,可以在数字电路设计中得到更好的应用。
Description
技术领域
本实用新型涉及一种基于负微分电阻特性的SET/CMOS反相器。
背景技术
当MOS管的特征尺寸随着摩尔定律的发展进入100nm以后,其可靠性及电学特性由于受到量子效应的影响面临着诸多的挑战。单电子晶体管(single-electron transistor, SET)作为新型的纳米电子器件,有望成为MOS管进入纳米领域后的有力替代者。SET由库仑岛、栅极电容及两个隧穿结构成,主要通过栅极电压控制电子隧穿而形成电流,具有超小的尺寸和极低的功耗。此外,单电子晶体管还具备独特的库仑阻塞振荡特性及较高的电荷灵敏度等特性,能有效地降低电路的复杂程度。但是,由于SET具有较高传输延迟、较低输出电平的缺点,仅由SET构成的传统电路并不能获得所需的性能,且无法与目前成熟的大规模集成电路相兼容。对于传统的单电子反相器,其输出摆幅从几毫伏到几十毫伏,无法驱动下级电路,并且传输延迟也远高于CMOS反相器。这主要是由于SET通过电子隧穿来实现电流传递,限制了SET漏源电流的大小,增大了电路的传输延迟;并且为了实现库仑阻塞,SET的漏源电压必须处于一个较低的固定值,限制了SET的输出摆幅。一种有效的解决方案是利用MOS管的高增益、高输出阻抗及大的电压摆幅的特点与SET相结合,使电路同时具备两者的优点。但是,目前提出的混合SET/CMOS反相器具有较高的传输延迟及无法实现输出电压全摆幅的缺点,限制了其应用范围。
发明内容
本实用新型的目的是提供一种基于负微分电阻特性的SET/CMOS反相器,在具有较低功耗的同时,能够实现输出电压全摆幅以及较低的传输延迟。
本实用新型采用以下方案实现:一种基于负微分电阻特性的SET/CMOS反相器,其特征在于:包括一单电子晶体管SET、一PMOS管以及一NMOS管,所述的PMOS管的源极与单电子晶体管SET的源极相连,单电子晶体管SET的栅极与PMOS管的漏极相连,所述NMOS管的漏极与所述PMOS管的漏极连接,该NMOS管的源极接地。
在本实用新型一实施例中,所述单电子晶体管SET由两个隧穿结通过库仑岛串联而成,外加的偏置电压由栅极电容耦合到库仑岛上,以控制器件的隧穿电流,单电子晶体管SET与PMOS相连产生的负微分电阻特性与NMOS管的电流-电压特性构成两个单稳态点,实现反相功能。
与传统的CMOS反相器相比,本实用新型功耗较低;而与单电子反相器相比,本实用新型的输出电压能够实现全摆幅(约为99.9%),并且减小了电路的传输延迟。在SET-to-CMOS以及SET-to-SET接口电路中,本实用新型能得到很好的应用.。
附图说明
图1是单电子晶体管SET结构示意图。
图2是具有NDR特性的混合SET/CMOS电路NDR结构示意图。
图3是具有NDR特性的混合SET/CMOS电路NDR的直流特性曲线图。
图4是本实用新型基于负微分电阻特性的SET/CMOS反相器的结构示意图。
图5是本实用新型实施例反相器的仿真特性曲线图。
图6是本实用新型实施例反相器的瞬态仿真结果示意图。
具体实施方式
下面结合附图及实施例对本实用新型做进一步说明。
本实施例提供一种基于负微分电阻特性的SET/CMOS反相器,其特征在于:包括一单电子晶体管SET、一PMOS管以及一NMOS管,其中单电子晶体管SET由两个隧穿结通过库仑岛串联而成,外加的偏置电压由栅极电容耦合到库仑岛上,所述的PMOS管的源极与单电子晶体管SET的源极相连,单电子晶体管SET的栅极与PMOS管的漏极相连,所述NMOS管的漏极与所述PMOS管的漏极连接,该NMOS管的 源极接地。
上述的单电子晶体管SET与PMOS相连产生的负微分电阻特性与NMOS管的电流-电压特性构成两个单稳态点,实现反相功能,该单电子晶体管SET的主要参数包括:隧穿结电容C d和C s,隧穿结电阻R d和R s,栅极电容C g和C ctrl;其中,隧穿结的充电能必须大于环境温度引起的热涨落,即E c =e 2 /2C Σ >>k B T,式中:E c为隧穿结的充电能;C Σ =C g +C ctrl +C d +C s 为单电子晶体管的总电容;e为元电荷;k B为玻尔兹曼常数;T为环境温度;隧穿结的电阻必须远大于量子电阻(即R d,R s >>R Q =h/e 2 ≈25.8 KΩ,R Q为量子电阻,h为普朗克常量);该单电子晶体管SET的漏源两端电压V ds必须满足|V ds|<e/C Σ。
为了让一般技术人员更好的理解本实用新型,下面我们分别对各部分结构结合工作原理做进一步说明,要说明的是本实用新型要求保护的是硬件电路的连接特征,至于其它相关设计算法说明只是用于让一般技术人员更好的理解本实用新型。
单电子晶体管是指利用电子电荷的粒子性和库仑阻塞效应控制单个或少数几个电子转移的器件,其双栅结构如图1所示。单电子晶体管由两个隧穿结通过库仑岛串联而成。外加的偏置电压由栅极电容耦合到库仑岛上,以控制器件的隧穿电流. 单电子晶体管的主要参数有:隧穿结电容C d和C s,隧穿结电阻R d和R s,栅极电容C g和C ctrl。通过偏置电压控制电子隧穿,使单电子晶体管具有独特的库仑阻塞振荡特性。即随着栅压的增大,晶体管漏电流具有周期性变化。该特性必须满足两个条件才能产生:(1)隧穿结的充电能必须大于环境温度引起的热涨落,即E c =e 2 /2C Σ >>k B T,式中:E c为隧穿结的充电能;C Σ =C g +C ctrl +C d +C s 为单电子晶体管的总电容;e为元电荷;k B为玻尔兹曼常数;T为环境温度。(2)隧穿结的电阻必须远大于量子电阻,即R d,R s >>R Q =h/e 2 ≈25.8 KΩ,式中:R Q为量子电阻;h为普朗克常量。与CMOS不同的是,单电子晶体管在较高的漏源电压V ds下并不会进入饱和状态. 随着V ds的增大,库仑阻塞将会消失。因此,栅源电压V gs和漏源电压V ds能同时控制单电子晶体管的库仑阻塞区。为了使单电子晶体管能正常地进行开关工作,漏源电压必须满足|V ds|<e/ C Σ。此外,单电子晶体管还可以通过背栅电压V ctrl控制其电流特性。通过偏置不同的V ctrl,单电子晶体管的库仑阻塞振荡曲线会发生平移。
本实用新型利用SET的基本原理,提出了一种具有NDR特性的混合SET/CMOS电路(简称为NDR电路),其基本结构如图2所示。该NDR电路由一个双栅SET及一个PMOS管串联而成。PMOS管的源极与SET的源极相连,SET的栅极则与PMOS管的漏极相连。为了使单电子晶体管产生库仑阻塞现象,SET漏源两端电压必须满足|V ds|<e/C Σ. 为此,图2中PMOS管的栅极偏置在固定电压V P下,使SET漏源两端的电压V ds保持在一个基本恒定的值|V dd -(V P -V th )|,其中V th是PMOS的阈值电压. 该值必须设定得足够低,即小于e/ C Σ. 此时,PMOS管偏置在亚阈值区。通过串联一个PMOS管,SET的源端电压不会MOS管漏端电压V D的影响,并且在V D 的控制下产生库仑振荡和库仑阻塞特性. 此外,该电路采用双栅的SET结构,通过调整背栅电压V ctrl控制库仑振荡的相位,使电路获得合适的NDR特性,其直流特性曲线如图3所示。
本实用新型是由上述的NDR电路与单个NMOS管串联而成,如图4所示。与传统的CMOS反相器不同的是该电路结构只需要控制一个NMOS管的开与关,即可实现反相功能。该结构的主要原理是利用NMOS管在不同的状态(开状态与关状态)下分别与NDR负载曲线交于不同的点,构成了两个可变换的单稳态工作点,如图5所示。在不同的输入V in(高电平或低电平)下,反相器只工作在其中一个稳态点。当V in为高电平(0.8V)时,NMOS管处于开启状态. 此时,流经NMOS管的电流远远高于NDR电路的电流. 为了平衡整个串联电路的电流,V out减小,使流经NMOS管的电流随着NMOS管漏源电压的降低而减小,最终V out稳定在接近于0V的位置。此时,整个串联电路的电流在8nA左右. 当V in为低电平(0V)时,NMOS管处于关闭状态,此时NDR电路起到主导作用,同理可知, 被拉高至电源电压。因此,通过控制NMOS管的开启与关闭,整个电路状态将在两个稳态点中变换,从而实现反相功能。图6为该反相器的瞬态图。该反相器的器件参数:所述PMOS管的参数满足:沟道宽度W p为22 nm,沟道长度L p为120 nm,栅极电压V pg为0.3 V,阈值电压Vth为-0.46 V;所述NMOS管的参数满足:沟道宽度W n为22nm,沟道长度L n为120 nm,阈值电压V th为0.5 V;所述单电子晶体管SET的参数满足:隧穿结电容C s、C d为0.15aF,隧穿结电阻R s、R d为1 MΩ,背栅电压V ctrl1为0V,背栅电容C ctrl为0.1aF,栅极电容C g为0.2af。具体请参见表一。
表一
以上所述仅为本实用新型的较佳实施例,凡依本实用新型申请专利范围所做的均等变化与修饰,皆应属本实用新型的涵盖范围。
Claims (2)
1.一种基于负微分电阻特性的SET/CMOS反相器,其特征在于:包括一单电子晶体管SET、一PMOS管以及一NMOS管,所述的PMOS管的源极与单电子晶体管SET的源极相连,单电子晶体管SET的栅极与PMOS管的漏极相连,所述NMOS管的漏极与所述PMOS管的漏极连接,该NMOS管的源极接地。
2.根据权利要求1所述的基于负微分电阻特性的SET/CMOS反相器,其特征在于:所述单电子晶体管SET由两个隧穿结通过库仑岛串联而成,外加的偏置电压由栅极电容耦合到库仑岛上,以控制器件的隧穿电流。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN2012200689947U CN202455333U (zh) | 2012-02-29 | 2012-02-29 | 基于负微分电阻特性的set/cmos反相器 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN2012200689947U CN202455333U (zh) | 2012-02-29 | 2012-02-29 | 基于负微分电阻特性的set/cmos反相器 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN202455333U true CN202455333U (zh) | 2012-09-26 |
Family
ID=46871157
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN2012200689947U Expired - Fee Related CN202455333U (zh) | 2012-02-29 | 2012-02-29 | 基于负微分电阻特性的set/cmos反相器 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN202455333U (zh) |
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN102545879A (zh) * | 2012-02-29 | 2012-07-04 | 福州大学 | 基于负微分电阻特性的set/cmos反相器 |
CN103166584A (zh) * | 2013-02-06 | 2013-06-19 | 苏州硅智源微电子有限公司 | 增强灌电流并驱动电容负载的cmos放大器 |
CN104270144A (zh) * | 2014-08-22 | 2015-01-07 | 浙江工业大学 | 一种三输入通用逻辑门电路 |
-
2012
- 2012-02-29 CN CN2012200689947U patent/CN202455333U/zh not_active Expired - Fee Related
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN102545879A (zh) * | 2012-02-29 | 2012-07-04 | 福州大学 | 基于负微分电阻特性的set/cmos反相器 |
CN103166584A (zh) * | 2013-02-06 | 2013-06-19 | 苏州硅智源微电子有限公司 | 增强灌电流并驱动电容负载的cmos放大器 |
CN104270144A (zh) * | 2014-08-22 | 2015-01-07 | 浙江工业大学 | 一种三输入通用逻辑门电路 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN104699159B (zh) | 一种c类反相器的恒定跨导偏置电路 | |
Avci et al. | Comparison of power and performance for the TFET and MOSFET and considerations for P-TFET | |
CN109116908A (zh) | 一种应用于稳压器的限流电路 | |
CN202455333U (zh) | 基于负微分电阻特性的set/cmos反相器 | |
CN105940609A (zh) | 缓冲器电路和方法 | |
Zhang et al. | Numerical study on dual material gate nanowire tunnel field-effect transistor | |
CN105700598B (zh) | 一种用于电压稳压器的折返限流电路 | |
CN203301452U (zh) | 基于负微分电阻特性的set/cmos锁存器 | |
CN108055014A (zh) | 差动运算放大器以及带隙参考电压产生电路 | |
Guduri et al. | Performance analysis of dielectrically separated independent gates junctionless DG-MOSFET: a digital perspective | |
CN111600594A (zh) | 一种带接反保护的电平转换电路 | |
CN103117740B (zh) | 低功耗电平位移电路 | |
CN106411303A (zh) | 一种适用于集成电路中的防漏电mos开关结构 | |
CN102568564B (zh) | 基于负微分电阻特性的混合set/cmos静态存储单元 | |
CN103647519A (zh) | 一种运算放大器的输入级 | |
CN102545879B (zh) | 基于负微分电阻特性的set/cmos反相器 | |
CN202454287U (zh) | 基于负微分电阻特性的混合set/cmos静态存储单元 | |
CN202455323U (zh) | 基于负微分电阻特性的混合setcmos d触发器 | |
CN103138741B (zh) | 一种超低功耗电平位移电路 | |
CN102594298B (zh) | 基于负微分电阻特性的混合setcmos d触发器 | |
CN202488429U (zh) | 具有负微分电阻特性的混合set/cmos电路 | |
CN106505995B (zh) | 一种基于FinFET器件的单轨电流模一位全加器 | |
CN105388951B (zh) | 带隙基准源电路 | |
CN103259527B (zh) | 基于负微分电阻特性的set/cmos锁存器 | |
Kaushal et al. | Design and performance benchmarking of steep-slope tunnel transistors for low voltage digital and analog circuits enabling self-powered SOCs |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C14 | Grant of patent or utility model | ||
GR01 | Patent grant | ||
CF01 | Termination of patent right due to non-payment of annual fee | ||
CF01 | Termination of patent right due to non-payment of annual fee |
Granted publication date: 20120926 Termination date: 20180229 |