CN202307160U - 存储装置、主机装置、电路基板、液体容器以及系统 - Google Patents

存储装置、主机装置、电路基板、液体容器以及系统 Download PDF

Info

Publication number
CN202307160U
CN202307160U CN201120400106.2U CN201120400106U CN202307160U CN 202307160 U CN202307160 U CN 202307160U CN 201120400106 U CN201120400106 U CN 201120400106U CN 202307160 U CN202307160 U CN 202307160U
Authority
CN
China
Prior art keywords
packet
control part
write
storage
memory storage
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Withdrawn - After Issue
Application number
CN201120400106.2U
Other languages
English (en)
Inventor
中野修一
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Seiko Epson Corp
Original Assignee
Seiko Epson Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Seiko Epson Corp filed Critical Seiko Epson Corp
Application granted granted Critical
Publication of CN202307160U publication Critical patent/CN202307160U/zh
Anticipated expiration legal-status Critical
Withdrawn - After Issue legal-status Critical Current

Links

Images

Classifications

    • BPERFORMING OPERATIONS; TRANSPORTING
    • B41PRINTING; LINING MACHINES; TYPEWRITERS; STAMPS
    • B41JTYPEWRITERS; SELECTIVE PRINTING MECHANISMS, i.e. MECHANISMS PRINTING OTHERWISE THAN FROM A FORME; CORRECTION OF TYPOGRAPHICAL ERRORS
    • B41J2/00Typewriters or selective printing mechanisms characterised by the printing or marking process for which they are designed
    • B41J2/005Typewriters or selective printing mechanisms characterised by the printing or marking process for which they are designed characterised by bringing liquid or particles selectively into contact with a printing material
    • B41J2/01Ink jet
    • B41J2/17Ink jet characterised by ink handling
    • B41J2/175Ink supply systems ; Circuit parts therefor
    • B41J2/17503Ink cartridges
    • B41J2/17553Outer structure
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B41PRINTING; LINING MACHINES; TYPEWRITERS; STAMPS
    • B41JTYPEWRITERS; SELECTIVE PRINTING MECHANISMS, i.e. MECHANISMS PRINTING OTHERWISE THAN FROM A FORME; CORRECTION OF TYPOGRAPHICAL ERRORS
    • B41J2/00Typewriters or selective printing mechanisms characterised by the printing or marking process for which they are designed
    • B41J2/005Typewriters or selective printing mechanisms characterised by the printing or marking process for which they are designed characterised by bringing liquid or particles selectively into contact with a printing material
    • B41J2/01Ink jet
    • B41J2/17Ink jet characterised by ink handling
    • B41J2/175Ink supply systems ; Circuit parts therefor
    • B41J2/17503Ink cartridges
    • B41J2/17526Electrical contacts to the cartridge
    • B41J2/1753Details of contacts on the cartridge, e.g. protection of contacts
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B41PRINTING; LINING MACHINES; TYPEWRITERS; STAMPS
    • B41JTYPEWRITERS; SELECTIVE PRINTING MECHANISMS, i.e. MECHANISMS PRINTING OTHERWISE THAN FROM A FORME; CORRECTION OF TYPOGRAPHICAL ERRORS
    • B41J2/00Typewriters or selective printing mechanisms characterised by the printing or marking process for which they are designed
    • B41J2/005Typewriters or selective printing mechanisms characterised by the printing or marking process for which they are designed characterised by bringing liquid or particles selectively into contact with a printing material
    • B41J2/01Ink jet
    • B41J2/17Ink jet characterised by ink handling
    • B41J2/175Ink supply systems ; Circuit parts therefor
    • B41J2/17503Ink cartridges
    • B41J2/17543Cartridge presence detection or type identification
    • B41J2/17546Cartridge presence detection or type identification electronically
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F12/00Accessing, addressing or allocating within memory systems or architectures
    • G06F12/14Protection against unauthorised use of memory or access to memory
    • G06F12/1416Protection against unauthorised use of memory or access to memory by checking the object accessibility, e.g. type of access defined by the memory independently of subject rights
    • G06F12/1425Protection against unauthorised use of memory or access to memory by checking the object accessibility, e.g. type of access defined by the memory independently of subject rights the protection being physical, e.g. cell, word, block
    • G06F12/1433Protection against unauthorised use of memory or access to memory by checking the object accessibility, e.g. type of access defined by the memory independently of subject rights the protection being physical, e.g. cell, word, block for a module or a part of a module

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Computer Security & Cryptography (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Techniques For Improving Reliability Of Storages (AREA)
  • Ink Jet (AREA)
  • Record Information Processing For Printing (AREA)

Abstract

本实用新型提供能够将不需要写入的数据设成不写入来缩短写入处理时间的存储装置、主机装置、电路基板、液体容器以及系统等。存储装置(100)包括与主机装置(400)进行通信处理的控制部(110)、被写入来自主机装置(400)的数据的存储部(120)、以及进行存储部(120)的访问控制的存储控制部(130)。控制部(110)从主机装置(400)接收指令分组以及数据分组,在数据分组的写入使能位被设定为允许写入状态的情况下,进行地址信息的更新指示,并且进行数据分组的数据的写入指示,在数据分组的写入使能位被设定为不允许写入状态的情况下,进行地址信息的更新指示,但是不进行数据分组的数据的写入指示。

Description

存储装置、主机装置、电路基板、液体容器以及系统
技术领域
本实用新型涉及存储装置、主机装置、电路基板、液体容器以及系统等。
背景技术
存在有在用于喷墨方式的打印机的墨盒(液体容器)中设有存储装置的情况。在该存储装置中保存例如墨水的颜色和墨水的消耗量等信息。与墨水消耗量有关的数据被从打印机主体(主机装置)发送到存储装置,并被写入到存储装置所包含的非易失性存储器等中。在这样的打印机中存在以下问题:例如当由于停电或插头的拔出等电源被切断时,墨水的消耗量等的信息不能写入存储器中。
针对该问题,例如在专利文献1中公开了在电源切断时将存储装置所需的数据写入到存储装置中的方法。但是在该方法中,存在以下等问题:当使用的墨盒的个数变多时,写入处理的整体的时间变长,而在限定的电源保持时间内难以完成写入处理。
另外,例如在专利文献2中公开了以下方法:主机装置故意地生成包含错误的数据,通过利用存储装置的错误检测功能跳过不需要的数据的写入,从而使写入处理高速化。但是在该方法中可能失去本来的错误检测功能。
在先技术文献
专利文献
专利文献1:日本专利文献特开2001-187461号公报;
专利文献2:日本专利文献特开2009-259225号公报。
实用新型内容
实用新型所要解决的问题
根据本实用新型的几个方式,能够提供将不需要写入的数据设成不写入而缩短写入处理时间的存储装置、主机装置、电路基板、液体容器以及系统等。
用于解决问题的手段
本实用新型的一个方式涉及存储装置,所述存储装置包括:控制部,所述控制部与主机装置进行通信处理;存储部,所述存储部被写入来自所述主机装置的数据;以及存储控制部,所述存储控制部进行所述存储部的访问控制,所述控制部从所述主机装置接收指令分组以及与所述指令分组对应的数据分组,在所述数据分组的写入使能位被设定为允许写入状态的情况下,所述控制部对所述存储控制部进行地址信息的更新指示,并且对所述存储控制部进行所述数据分组的数据的写入指示,在所述数据分组的写入使能位被设定为不允许写入状态的情况下,所述控制部对所述存储控制部进行地址信息的更新指示,但是不对所述存储控制部进行所述数据分组的数据的写入指示。
根据本实用新型的一个方式,存储装置基于数据分组的写入使能位的状态来判断是否允许写入,能够在不允许写入的情况下不写入数据。其结果是,能够缩短主机装置对存储装置的数据写入处理时间。另外,能够减小由于写入时的错误等破坏已经存储的数据的可能性。
另外本实用新型的一个方式中,所述存储装置也可以接收第一数据分组~第m(m是2以上的整数)数据分组作为与所述指令分组对应的所述数据分组,在所述第一数据分组~所述第m数据分组中的第i(i是满足1≤i≤m的整数)数据分组的写入使能位被设定为允许写入状态的情况下,所述控制部对所述存储控制部进行地址信息的更新指示,并且对所述存储控制部进行所述第i数据分组的数据的写入指示,在所述第i数据分组的所述写入使能位被设定为不允许写入状态的情况下,所述控制部对所述存储控制部进行所述地址信息的更新指示,但是不对所述存储控制部进行所述第i数据分组的数据的写入指示。
这样,存储装置基于第i数据分组的写入使能位的状态来判断是否允许写入,能够在不允许写入的情况下不写入第i数据分组的数据。其结果是,能够缩短主机装置对存储装置的数据写入处理时间。
另外,在本实用新型的一个方式中,在第i数据分组的所述写入使能位被设定为不允许写入状态的情况下,所述控制部可以不等待来自所述存储控制部的内部确认而进行第i+1数据分组的接收处理。
这样,存储装置在第i数据分组的所述写入使能位被设定为不允许写入状态的情况下,能够不写入第i数据分组的数据而转移到下一个数据分组即第i+1数据分组的接收处理。其结果是,能够缩短主机装置对存储装置的数据写入处理时间。
另外,在本实用新型的一个方式中,在所述第i数据分组的所述写入使能位被设定为不允许写入状态的情况下,所述控制部可以判断与所述主机装置之间有无通信错误,当判断没有所述通信错误的情况下,对所述主机装置返回确认。
这样,主机装置即使在写入使能位被设定为不允许状态的情况下,也能够确认有无通信错误,因此能够减少由于通信错误而误写入等的情况。
另外,在本实用新型的一个方式中,所述控制部可以将所述第i数据分组的数据字段的位中的、与存储到所述存储部的数据的写锁位对应的位作为所述写入使能位。
这样,能够使接收的数据分组的数据字段的位数与存储到存储部的位数相同。其结果是,因为能够简化控制部和存储控制部等中的处理,因此能够降低设计成本和制造成本等。
另外,在本实用新型的一个方式中,所述控制部可以具有第一模式和第二模式作为动作模式,在所述第一模式中,在所述第i数据分组的所述写入使能位被设定为允许写入状态的情况下,所述控制部对所述存储控制部进行所述第i数据分组的数据的写入指示,并且在所述第i数据分组的数据被正常地写入到所述存储部的情况下,对所述主机装置返回确认,在所述第二模式中,在所述第i数据分组的所述写入使能位被设定为允许写入状态的情况下,所述控制部对所述存储控制部进行所述第i数据分组的数据的写入指示,但是不对所述主机装置返回确认。
这样,在第一模式中,主机装置因为能够接收来自存储装置的确认,因此能够判断存储装置是否已被正常地写入了数据。另外,在第二模式中,主机装置因为能够不等待来自存储装置的确认回信就转移到对下一个存储装置的发送处理,因此能够缩短对多个存储装置进行的数据写入处理的整体的时间等。
另外,在本实用新型的一个方式中,所述控制部可以在所述第二模式中在第一期间,接收第一指令分组和所述写入使能位被设定为允许写入状态的第一数据分组,并对所述存储控制部进行所述第一数据分组的数据的写入指示,所述控制部还可以在第二期间,接收第二指令分组、所述写入使能位被设定为不允许写入的第一数据分组、以及第二数据分组,并在所述第二数据分组的所述写入使能位被设定为允许写入状态的情况下,对所述存储控制部进行所述第二数据分组的数据的写入指示。
这样,能够在第一期间中对多个存储装置写入第一指令分组的数据,在其后的第二期间中对多个存储装置写入第二指令分组的数据。由此,因为能够优先写入特定的地址的数据,因此在写入处理时间受到限制等的情况下,能够优先写入特别重要的数据。
另外,在本实用新型的一个方式中,所述控制部可以在所述第二期间中接收到所述第一数据分组时不进行所述第一数据分组的数据的写入指示,而是判断与所述主机装置之间有无通信错误,在判断没有所述通信错误的情况下,对所述主机装置返回确认。
这样,在第二期间中因为对于写入使能位被设定为不允许写入状态的第一数据分组,也能够确认有无通信错误,因此能够减少由于通信错误而误写入等的情况等。
另外,在本实用新型的一个方式中,可以包括复位端子,所述控制部在接收到数据分组后的内部确认等待期间内,基于所述复位端子的电压电平来判断所述动作模式是所述第一模式还是所述第二模式,其中,所述内部确认等待期间是等待来自所述存储控制部的内部确认的期间。
这样,控制部基于复位端子的电压电平能够选择第一模式或第二模式中的某一个。由于复位端子的电压电平是通过主机装置而被设定,因此主机装置能够设定存储装置的动作模式。
本实用新型的其他方式涉及一种主机装置,所述主机装置包括:通信处理部,所述通信处理部与第一存储装置~第n(n是2以上的整数)存储装置连接,并与第一存储装置~第n存储装置进行通信处理;以及控制部,所述控制部控制所述通信处理部,所述通信处理部在对所述第一存储装置~第n存储装置中的第j(j是满足1≤j≤n的整数)存储装置发送指令分组和与所述指令分组对应的多个数据分组时,将对所述第j存储装置的存储部写入数据的数据分组的写入使能位设定为允许写入状态,将不对所述第j存储装置的存储部写入数据的数据分组的写入使能位设定为不允许写入状态。
根据本实用新型的其他方式,主机装置在对第j存储装置发送数据分组时,能够将写入使能位设定为允许写入状态或不允许写入状态的任一种。由此,对于不必写入的数据分组,能够对存储装置指示不写入数据。其结果是,能够缩短对存储装置写入数据的处理时间,另外,能够减小由于写入时的错误等破坏已经存储的数据的可能性。
另外,在本实用新型的其他的方式中,所述通信处理部可以在向所述第j存储装置发送了不写入数据的数据分组后,在从所述第j存储装置返回了通知没有通信错误的确认的情况下,发送下一个数据分组。
这样,主机装置因为能够在发送了不写入数据的数据分组后,确认有无通信错误,因此能够减少由于通信错误而误写入等的情况。
另外在本实用新型的其他的方式中,所述通信处理部可以具有第一模式和第二模式作为动作模式,在所述第一模式中,所述通信处理部在对所述第j存储装置发送数据分组之后,转移到等待来自所述第j存储装置的确认回信的状态,在所述第二模式中,所述通信处理部在对所述第j存储装置发送数据分组之后,不等待来自所述第j存储装置的确认回信,而转移到对第j+1存储装置发送指令分组以及数据分组的状态。
这样,在第一模式中,因为主机装置能够接收来自第j存储装置的确认,因此能够判断数据是否已被正常地写入。另外,在第二模式中,主机装置因为能够不等待来自第j存储装置的确认回信就转移到对下一个存储装置即第j+1存储装置的发送处理,因此能够缩短对多个存储装置进行的数据写入处理的整体的时间等。
本实用新型的其他的方式涉及包含所述任一方式记载的存储装置的电路基板。
本实用新型的其他的方式涉及包含所述任一方式记载的存储装置的液体容器。
本实用新型的其他的方式涉及一种系统,所述系统包括:主机装置以及与所述主机装置连接的第一存储装置~第n(n是2以上的整数)存储装置,所述主机装置包括:通信处理部,所述通信处理部与所述第一存储装置~所述第n存储装置进行通信处理;以及主机控制部,所述主机控制部对所述通信处理部进行控制,所述通信处理部在对所述第一存储装置~所述第n存储装置中的第j(j是满足1≤j≤n的整数)存储装置发送指令分组和与所述指令分组对应的第一数据分组~第m(m是2以上的整数)数据分组的情况下,将对所述第j存储装置写入数据的数据分组的写入使能位设定为允许写入状态,将不对所述第j存储装置写入数据的数据分组的写入使能位设定为不允许写入状态,所述第j存储装置包括:控制部,所述控制部与所述主机装置进行通信处理;存储部,所述存储部被写入来自所述主机装置的数据;以及存储控制部,所述存储控制部进行所述存储部的访问控制,所述控制部在从所述主机装置接收了所述指令分组和所述第一数据分组~所述第m数据分组时,在所述第一数据分组~所述第m数据分组中的第i(i是满足1≤i≤m的整数)数据分组的所述写入使能位被设定为允许写入状态的情况下,对所述存储控制部进行地址信息的更新指示,并且对所述存储控制部进行所述第i数据分组的数据的写入指示,在所述第i数据分组的所述写入使能位被设定为不允许写入状态的情况下,对所述存储控制部进行地址信息的更新指示,但是不对所述存储控制部进行所述第i数据分组的数据的写入指示。
附图说明
图1是存储装置以及主机装置的基本的构成例;
图2的(A)和(B)是说明ID分组、指令分组以及数据分组的图;
图3的(A)和(B)是说明存储在存储部的数据的构成的图;
图4基于第一模式的写入处理的时序图;
图5是基于不包含写入使能位的构成的写入处理的时序图;
图6是基于第二模式的写入处理的第一期间的时序图;
图7是基于第二模式的写入处理的第二期间的开始部分的时序图;
图8是基于第二模式的写入处理的第二期间的结束部分的时序图;
图9是系统基本的构成例;
图10是液体容器的详细的构成例;
图11的(A)和(B)是电路基板的详细的构成例。
符号说明
100...存储装置
110...控制部
120...存储部
130...存储控制部
200...电路基板
300...液体容器
340...供墨口
400...主机装置
410...通信处理部
420...控制部
ID_COMP...ID比较器
I/O_CNTL...I/O控制器
OPCDEC...操作码解码器
ADDR_COUNT...地址计数器
SCK...时钟信号线
SDA...数据信号线
XRST...复位信号线
TCK...时钟端子
TDA...数据端子
TRST...复位端子
HCK...时钟端子
HDA...数据端子
HRST...复位端子
ACK...确认
i_ack...内部确认
IDPK...ID分组
CMPK...指令分组
DPK...数据分组
TM...写入所需时间
WE...写入使能位
具体实施方式
以下对本实用新型优选的实施方式进行详细的说明。此外,以下说明的本实施方式不是对权利要求记载的本实用新型的内容进行不当地限定,本实施方式中说明的构成的整体不一定是作为本实用新型的解决问题的手段所必须的。
1.存储装置以及主机装置
图1中示出了本实施方式的存储装置及主机装置的基本的构成例。本实施方式的存储装置100包括控制部110、存储部120、存储控制部130、时钟端子TCK、数据端子TDA以及复位端子TRST。另外,本实施方式的主机装置400包括通信处理部410、控制部420、时钟端子HCK、数据端子HAD以及复位端子HRST。此外,本实施方式的存储装置和主机装置不限定于图1的构成,能够以省略其构成要素的一部分、或者替换成其他的构成要素、或者追加其他的构成要素等的各种变形而实施。
存储装置100(100-1~100-n(n是2以上的整数))经由总线BS与主机装置400连接。总线BS例如图1所示,包括时钟信号线SCK、数据信号线SDA以及复位信号线XRST。主机装置400经由时钟信号线SCK对多个存储装置100-1~100-n提供时钟。另外,主机装置400与各存储装置100之间经由数据信号线SDA进行数据等的交换。另外,主机装置400经由复位信号线XRST对多个存储装置100-1~100-n输出复位信号。
多个存储装置100-1~100-n分别具有ID信息,主机装置400通过指定该ID信息,能够对多个存储装置100-1~100-n中的一个存储装置发送指令或者数据。例如在图1中,第一存储装置100-1的ID信息为ID=1,第二存储装置100-2的ID信息为ID=2。
存储装置100包括时钟端子TCK(广义地说是第一端子)、数据端子TDA(广义地说是第二端子)以及复位端子TRST(广义地说是第三端子)。时钟信号线SCK与时钟端子TCK连接,数据信号线SDA与数据端子TDA连接,复位信号线XRST与复位端子TRST连接。
存储装置100的控制部110与经由总线BS连接的主机装置400进行通信处理。具体地,例如图1所示,基于来自主机装置400的时钟以及复位信号,经由数据信号线SDA接收从主机装置400发送来的指令(指令分组)或写入数据(数据分组)等,并且经由数据信号线SDA对主机装置400发送从存储部120读出的数据或后面说明的确认(Acknowledge)等。
存储部120例如是EEPROM(电可擦可编程只读存储器)或者铁电体存储器等的非易失性存储器装置,来自主机装置400的数据被写入到该存储部120中。存储控制部130进行存储部120的访问控制。
控制部110包括例如ID比较器ID_COMP、I/O控制器I/O_CNTL、操作码解码器OPCDEC以及地址计数器ADDR_COUNT。ID比较器ID_COMP比较从主机装置400发送来的ID信息与自身的ID信息是否一致。在一致的情况下,对操作码解码器OPCDEC输出使能信号,操作码解码器OPCDEC对从主机装置400发送来的指令(操作码)进行解码。另一方面,在从主机装置400发送来的ID信息与自身的ID信息不一致的情况下,忽略被发送来的指令。
具体地,在从主机装置400发送来的指令是写入指令的情况下,I/O控制器I/O_CNTL接收来自主机装置400的写入数据。存储控制部130基于来自操作码解码器OPCDEC的写入指令wr,将接收到的写入数据作为存储器数据m_data写入到存储部120。该写入时的地址信息addr基于来自主机装置400的时钟由地址计数器ADDR_COUNT生成,写入数据被串行地即以被发送的顺序写入到存储部120的连续地址。在写入数据被正常地写入到存储部120的情况下,存储控制部130向I/O控制器I/O_CNTL输出内部确认(Acknowledge)i_ack。
在从主机装置400发送的指令是读出指令的情况下,存储控制部130基于来自操作码解码器OPCDEC的读出指令rd,从存储部120读出存储器数据m_data。该读出时的地址信息addr也是基于来自主机装置400的时钟由地址计数器ADDR_COUNT生成,并被串行地读出。
在本实施方式的存储装置100中,通过接收到的数据分组的写入使能位WE,控制部110能够判断是否写入该数据分组的数据。即,在控制部110从主机装置400接收到指令分组以及与指令分组对应的数据分组的情况下,在数据分组的写入使能位WE被设定为允许写入状态(例如WE=1)时,对存储控制部130进行地址信息addr的更新指示,并且对存储控制部130发出数据分组的数据的写入指示wr。另一方面,在写入使能位WE被设定为不允许写入状态(例如WE=0)时,对存储控制部130进行地址信息addr的更新指示,但是不对存储控制部130发出数据分组的数据的写入指示wr。由此,存储装置100基于写入使能位WE的状态来判断允许写入或者不允许写入,对于不允许写入的数据分组不进行写入,能够转移到下一个数据分组的接收处理以及写入处理。其结果是,能够缩短对存储装置100的数据写入处理的时间。此外,对于数据写入处理的详细情况在后面进行说明。
另外,控制部110具有第一模式、第二模式(第一动作模式、第二动作模式)作为动作模式。在第一模式中,当写入使能位WE被设定为允许写入状态时,对存储控制部130发出数据的写入指示wr,并且在数据分组的数据已被正常地写入存储部120的情况下,控制部110对主机装置400返回确认ACK。该确认ACK用于将数据已经被正常地写入到存储部120的情况通知给主机装置400。另一方面,在第二模式中,当写入使能位WE被设定为允许写入状态时,对存储控制部130发出数据的写入指示wr,但是不对主机装置400返回确认ACK。在该第二模式中,主机装置400虽然不能够了解在存储装置中数据是否已被正常地写入,但是如后面说明的那样,能够缩短针对与总线连接的多个存储装置的数据写入处理的整体的时间。此外,基于第一模式、第二模式的数据写入处理的详细情况在后面进行说明。
上述的动作模式(第一模式、第二模式)基于后面说明的主机装置400的通信处理部410的动作模式而被设定。即,控制部110在接收到数据分组之后的内部确认等待期间IAKW内,基于复位端子TRST的电压电平来判断动作模式是第一模式还是第二模式,所述内部确认等待期间IAKW是等待来自存储控制部130的内部确认i_ack的期间。
控制部110的动作模式(第一模式、第二模式)能够通过诸如状态机等来实现。具体地说,该状态机基于写入指令或内部确认i_ack或复位端子TRST的电压电平(复位信号)等的输入而进行状态(state)转移,在转移目标状态中输出预定的指令(例如数据写入指令或返回确认ACK指令等)。
主机装置400包括通信处理部410、控制部420、时钟端子HCK、数据端子HAD以及复位端子HRST。通信处理部410与经由总线BS连接的第一~第n存储装置100-1~100-n进行通信处理。控制部420控制通信处理部410。
通信处理部410在对第一~第n存储装置100-1~100-n中的第j(j是1≤j≤n的整数)存储装置100-j发送指令分组以及与指令分组对应的多个数据分组的情况下,通过设定数据分组的写入使能位WE,能够允许或者不允许该数据分组的数据的写入。即对于将数据写入第j存储装置100-j的存储部120的数据分组,将该写入使能位WE设定为允许写入状态(例如WE=1),而对于不写入数据的数据分组,将该写入使能位WE设定为不允许写入状态(例如WE=0)。由此,主机装置400对于不必写入的数据分组,将其写入使能位WE设定为不允许写入状态,接收该数据分组的存储装置100基于写入使能位WE的设定对于不必写入的数据分组不进行写入,而能够转移到下一个数据分组的接收处理或者写入处理。其结果是,能够缩短对存储装置的数据写入处理的时间。
另外,通信处理部410将不写入数据的数据分组发送到第j存储装置100-j之后,在从第j存储装置100-j返回了通知没有通信错误的确认ACK的情况下,可以发送下一个数据分组。由此,主机装置400能够在确认没有发生通信错误之后转移到下一个数据分组的发送处理。
并且通信处理部410具有第一模式、第二模式(第一动作模式、第二动作模式)作为动作模式。在第一模式中,通信处理部410在对第j存储装置100-j发送数据分组之后,转移到等待来自第j存储装置100-j的确认ACK回信的状态。并且在接收到来自第j存储装置100-j的确认ACK之后,对第j+1存储装置100-j+1发送指令分组以及数据分组。主机装置400通过接收确认ACK能够知道在各存储装置中数据已被正常地写入。
另一方面,在第二模式中,通信处理部410在对第j存储装置100-j发送数据分组之后,不等待来自第j存储装置100-j的确认ACK回信,而是转移到对第j+1存储装置100-j+1发送指令分组以及数据分组的状态。在该第二模式中,主机装置400虽然不能够了解在各存储装置中数据是否已被正常地写入,但是如后面说明的那样,能够缩短对与总线连接的多个存储装置的数据写入处理的整体的时间。
通信处理部410在第二模式中在对第j存储装置100-j发送数据分组之后,通过将复位端子HRST的电压电平设定为指示复位的逻辑电平而将动作模式处于第二模式的情况通知给第j存储装置100-j。并且第j存储装置100-j的控制部110能够在内部确认等待期间IAKW内基于复位端子TRST的电压电平判断动作模式是第一模式还是第二模式。
这样根据本实施方式的存储装置以及主机装置,能够将从主机装置向存储装置发送的数据分组的写入使能位WE设定成允许写入状态或者不允许写入状态。并且,存储装置能够基于接收到的数据分组的写入使能位WE来判断是否将该数据写入到存储部,在不允许写入的情况下不写入数据而转移下一个数据分组的接收处理以及写入处理。其结果是,能够缩短对存储装置的数据写入处理的时间。另外,因为对于不需要写入的数据不进行写入处理,所以能够减小由于写入时的错误等破坏已经存储的数据的可能性。
并且根据本实施方式的存储装置以及主机装置,在第一模式中因为主机装置能够接收来自存储装置的确认ACK,因此能够判断在存储装置中数据是否已被正常地写入。另外,在第二模式中因为主机装置不等待来自存储装置的确认ACK回信就能够转移到对下一个存储装置的发送处理,因此能够缩短对多个存储装置的数据写入处理的整体的时间。
图2的(A)和(B)是说明从主机装置向存储装置发送的ID分组,指令分组以及数据分组的图。图2的(A)是作为比较例示出不包含写入使能位WE的数据分组,图2的(B)示出本实施方式的存储装置100以及主机装置400使用的包含写入使能位WE的数据分组。
如图2的(A)、(B)所示,ID分组IDPK是与存储装置100的ID信息相关的分组,例如由8位ID0~ID7构成,并对其附加奇偶校验位IP。另外,指令分组CMPK例如由8位C0~C7构成,并对其附加奇偶校验位CP。另外,数据分组DPK包含由8位D0~D7构成的数据部分,在本实施方式的存储装置以及主机装置中包含写入使能位WE,还包含奇偶校验位DP。奇偶校验位IP、CP、DP是为了奇偶校验而附加的位,是为了使1的个数始终为偶数或者奇数而附加的位。
各分组与时钟SCK同步,按照ID分组IDPK,指令分组CMPK,数据分组DPK的顺序发送。在发送多个数据分组的情况下,在发送第一数据分组DPK1之后,设有用于返回上述的确认ACK的期间,之后发送第二数据分组DPK2。
此外,本实施方式的存储装置以及主机装置中的各分组的构成不限于图2的(B)所示的构成,能够以省略其构成要素的一部分、或者替换成其他的构成要素、或者追加其他的构成要素等的各种变形而实施。例如可以增减各分组的位数目或更换写入使能位WE的顺序。另外可以不是由一个位来构成写入使能位WE,而是使用多位。
图3的(A)和(B)是说明存储在存储部120的数据的构成(存储器映射)的图。如图3的(A)所示,例如存储部120具有第一~第m(m是2以上的整数)地址A1~Am,能够对各地址存储8位的数据D0~D7。
存储装置100接收到的第一~第m数据分组DPK1~DPKm被按照接收顺序(串行地)写入到存储部120。即,第一数据分组DPK1被写入到第一地址A1,第二数据分组DPK2被写入到第二地址A2,同样地第三~第m数据分组DPK3~DPKm被分别写入到第三~第m地址A3~Am。该写入时的地址信息addr在每次接收数据分组时根据控制部110的地址计数器ADDR_COUNT的更新指示被更新(增加)。
如上述所示,在本实施方式的存储装置以及主机装置中,在数据分组DPK的写入使能位WE被设定为不允许写入状态的情况下,虽然进行地址信息addr的更新(增加)指示,但是不进行数据的写入。具体地说,控制部110在接收到与指令分组CMPK对应的第一~第m数据分组DPK1~DPKm的情况下,在DPK1~DPKm中的第i(i是1≤i≤m的整数)数据分组DPKi的写入使能位WE被设定为允许写入状态的情况下,对存储控制部130进行地址信息addr的更新(例如增加)指示,并且对存储控制部130进行第i数据分组DPKi的数据的写入指示。在第i数据分组DPKi的写入使能位WE被设定为不允许写入状态的情况下,对存储控制部130进行地址信息addr的更新指示,但是不对存储控制部130进行第i数据分组DPKi的数据的写入指示。这样,存储装置100能够不进行设定为不允许写入的DPKi的数据的写入处理,而转移到下一个数据分组DPKi+1的接收处理,并且在DPKi+1允许写入的情况下,能够将DPKi+1的数据写入到下一个地址Ai+1。
在3的(B)示出包含写锁位WLCK的情况的构成来作为存储部120的数据构成。写锁位WLCK设置于各个地址,是用于对该地址设定禁止写入(写上锁)的位。例如在地址A1的写锁位WLCK被设定为1的情况下,通过存储控制部130禁止对地址A1的写入。一般情况写锁位WLCK在出厂时被设定,其后不能改写写锁位WLCK。
如此,写锁位WLCK虽然不是主机装置400能够写入的位,但是能够将数据分组中的与写锁位WLCK对应的位用作写入使能位WE。即,控制部110能够将第i数据分组DPKi的数据字段的位中的、与存储部120存储的数据的写锁位WLCK对应的位认作写入使能位WE。这样,能够使接收的数据分组的数据字段的位数(例如在图2的(B)中,D0~D7以及WE共9位)与存储于存储部120的一个地址的位数(例如在图3的(B)中,D0~D7以及WLCK共9位)相同。其结果是,因为能够简化在控制部110以及存储控制部130中的处理,因此能够降低设计成本和制造成本。
此外,本实施方式的存储部的构成不限定于图3的(A)、(B)所示的构成。能够以省略其构成要素的一部分、或者替换成其他的构成要素、或者追加其他的构成要素等的各种变形而实施。例如可以增减一个地址存储的位数或更改写锁位WLCK的顺序。另外可以不是由一位来构成写锁位WLCK,而是使用多位。
2.基于第一模式的写入处理
图4示出本实施方式的存储装置、主机装置的基于第一模式的写入处理的时序图。在图4中示出复位信号XRST、时钟信号SCK以及数据信号SDA的各信号波形、以及存储装置100中的控制部110、存储部120的动作状态以及内部信号wr、i_ack的信号波形。
在图4中,I表示空闲期间、IDC是ID识别期间、CMD是指令识别期间、DAT是数据接收期间、IAKW是内部确认等待期间、MWRT是存储器写入期间、AKS是确认回信期间、NW是在接收到的数据分组被设定成不允许写入的情况下不进行写入处理而判断有无通信错误的期间。
在图4中作为例子,第一数据分组DPK1、第三数据分组DPK3的写入使能位WE被设定为不允许写入状态(WE=0),而第二数据分组DPK2、第四数据分组DPK4的写入使能位WE被设定为允许写入状态(WE=1)。
最初,主机装置400将复位信号XRST从低电平(低电位电平,广义地说是第二逻辑电平)设定为高电平(高电位电平,广义地说是第一逻辑电平)而解除存储装置的复位。并且控制部110变成空闲状态。
接着,主机装置400对存储装置100发送ID分组IDPK、指令分组CMPK以及数据分组DPK1,其后转移到等待来自存储装置100的确认ACK回信的状态。
在ID识别期间IDC内,存储装置100的ID比较器ID_COMP识别出所接收到的ID信息与自身的ID信息一致。在后续的指令识别期间CMD内,操作码解码器OPCDEC识别出接收到的指令是写入指令。在随后的数据接收期间DAT内,I/O控制器I/O_CNTL接收数据分组DPK1并判断写入使能位WE是否被设定为允许写入状态。
如图4所示,在DPK1的写入使能位WE被设定为不允许写入状态(WE=0)的情况下,控制部110不对存储控制部130进行写入指示。并且控制部110检查有无通信错误,在判断没有通信错误情况下对主机装置400返回确认ACK。主机装置400接收到通知没有通信错误的确认ACK之后,发送第二数据分组DPK2。控制部110在第一数据分组DPK1(广义地说是第i数据分组DPKi)的写入使能位WE被设定为不允许写入状态的情况下,不等待来自存储控制部130的内部确认i_ack而进行第二数据分组DPK2(广义地说是第i+1数据分组DPKi+1)的接收处理。
因为第二数据分组DPK2的写入使能位WE被设定为允许写入状态,因此控制部110在接收到DPK2之后对存储控制部130发出写入指示wr。存储部120基于写入指示wr,在存储器写入期间MWRT内写入数据。在该存储器写入期间MWRT内控制部110为内部确认等待期间IAKW,等待从存储控制部130输出内部确认信号i_ack。在数据已被正常写入的情况下,存储控制部130向控制部110输出内部确认信号i_ack。控制部110接收内部确认信号i_ack后,对主机装置400返回确认ACK。主机装置400接收到确认ACK后,发送第三数据分组DPK3。
因为DPK3的写入使能位WE被设定为不允许写入状态,因此控制部110在接收到DPK3之后检查有无通信错误。在判断没有通信错误情况下对主机装置400返回确认ACK。主机装置400接收到通知没有通信错误的确认ACK之后,发送第四数据分组DPK4。
因为DPK4的写入使能位WE被设定为允许写入状态,因此控制部110在接收到DPK4之后对存储控制部130发出写入指示wr。存储部120基于写入指示wr,在存储器写入期间MWRT内写入数据。在数据已被正常写入的情况下,存储控制部130向控制部110输出内部确认信号i_ack。控制部110接收内部确认信号i_ack后对主机装置400返回确认ACK。
在图5中作为比较例示出基于不包含写入使能位WE的构成的写入处理的时序图。在图5的比较例中,对于m个数据分组DPK1~DPKm的每一个都需要存储器写入期间MWRT。相对于数据发送所需要的时间例如约是100μs左右,存储器写入期间MWRT的长度TM(写入所需时间)约是5ms。因此写入m个数据分组DPK1~DPKm情况下的写入处理时间至少为m×TM。
另一方面,根据本实施方式的存储装置、主机装置,能够选择需要写入的数据分组进行写入。即,限定于写入使能位WE被设定为允许写入状态的数据分组能够写入数据,因此能够缩短写入处理时间。
3.基于第二模式的写入处理
如上述所示,根据本实施方式的存储装置以及主机装置的第一模式,能够缩短写入处理时间,但是根据第二模式,能够缩短针对与总线连接的多个存储装置的写入处理时间。
图6是本实施方式的存储装置以及主机装置中基于第二模式的写入处理的第一期间的时序图。在图6中示出了复位信号XRST、时钟信号SCK以及数据信号SDA的各信号波形、第一~第n(n是2以上的整数)的存储装置100-1~100-n(ID=1~n)的动作状态。另外,在图6中,I是空闲期间、IDC是ID识别期间、CMD是指令识别期间、DAT是数据接收期间、MWRT是存储器写入期间、R是复位期间。
最初,主机装置400对第一存储装置(ID=1)发送ID分组IDPK、第一指令分组CMPK1以及第一数据分组DPK1。第一存储装置(ID=1)的控制部110接收第一指令分组CMPK1和写入使能位WE被设定为允许写入状态(WE=1)的第一数据分组DPK1,并对存储控制部130指示写入第一数据分组DPK1的数据。然后,在存储器写入期间MWRT内将数据写入第一存储装置(ID=1)的存储部120。
与第一模式不同的是,在第二模式中,即使是数据已被正常地写入的情况下,控制部110也不对主机装置400返回确认ACK。另外,在第二模式中,主机装置400的通信处理部410对第一存储装置(广义地说是第j存储装置)发送数据分组之后,不等待来自第一存储装置的确认ACK回信而转移到对第二存储装置(广义地说是第j+1存储装置)发送指令分组以及数据分组的状态。
这样,主机装置400对第一存储装置发送第一数据分组DPK1之后,不等待存储器写入期间MWRT结束就对第二存储装置发送IDPK、CMPK1、DPK1。之后也同样地,主机装置400对第三~第n存储装置发送第一数据分组DPK1。
在第二模式中,主机装置400的通信处理部410通过在对第j存储装置发送数据分组之后将复位端子HRST的电压电平设定为指示复位的逻辑电平(例如图6中的低电平),从而将动作模式是第二模式的情况通知给第j存储装置。第j存储装置的控制部110在接收到数据分组之后的等待来自存储控制部130的内部确认i_ack的期间即内部确认等待期间IAKW(即存储器写入期间MWRT)内,基于复位端子TRST的电压电平,能够判断动作模式是第一模式还是第二模式。
如以上说明的那样,在第二模式的第一期间中,对第一~第n存储装置的各存储装置100发送第一数据分组DPK1,进行将数据写入到各存储部120的第一地址A1的处理。在以第一模式进行同样的处理的情况下,作为整体的写入处理时间,至少需要存储器写入期间MWRT的长度TM(写入所需时间)的n倍的时间(n×TM),但是在第二模式中因为多个存储器写入处理被并行执行,只需要TM+分组发送时间即可。如上所述,相对于发送分组所需要的时间例如约是100μs左右,存储器写入期间MWRT的长度TM约是5ms。因此,在对多个存储装置写入数据的情况下,通过使用第二模式,能够缩短整体的写入处理时间。
图7是基于第二模式的写入处理的第二期间的开始部分的时序图。在第二期间中,对第一~第n存储装置的各存储装置100进行写入第二数据分组DPK2的数据的处理。此外,图7的符号与图6相同,因此这里省略说明。
在第二期间的开始,主机装置400对第一存储装置(ID=1)依次发送ID分组IDPK、第二指令分组CMPK2、第一数据分组DPK1和第二数据分组DPK2。DPK1的写入使能位WE被设定为不允许写入状态(WE=0),DPK2的写入使能位WE被设定为允许写入状态(WE=1)。
第一存储装置接收第一数据分组DPK1、第二数据分组DPK2,在第二数据分组DPK2的写入使能位WE被设定为允许写入状态的情况下,进行DPK2的数据的写入指示。并且在存储器写入期间MWRT期间内将DPK2的数据写入存储部120。另外,控制部110在接收到设定为不允许写入状态的第一数据分组DPK1时,不进行DPK1的数据的写入指示,并对主机装置400返回通知没有通信错误的确认ACK。
主机装置400的通信处理部410在对第一存储装置发送第二数据分组DPK2之后,不等待来自第一存储装置的确认ACK回信,并转移到对第二存储装置发送ID分组、指令分组以及数据分组的状态。然后第二存储装置接收第一数据分组DPK1、第二数据分组DPK2,与上述同样地,在存储器写入期间MWRT内将DPK2的数据写入存储部120。
图8是基于第二模式的写入处理的第二期间的结束部分的时序图。主机装置400对最后的存储装置即第n存储装置(ID=n)发送ID分组IDPK、第二指令分组CMPK2、第一数据分组DPK1、第二数据分组DPK2,第n存储装置在存储器写入期间MWRT内将DPK2的数据写入到存储部120。这样,对第一~第n存储装置的各存储装置100执行了写入第二数据分组DPK2的数据的处理。
如以上说明的那样,在第二模式的第二期间中对第一~第n存储装置的各存储装置100进行写入第二数据分组DPK2的数据的处理。在通过第一模式进行同样的处理的情况下,作为整体的写入处理时间至少需要存储器写入期间MWRT的长度TM(写入所需时间)的n倍的时间(n×TM),但是因为在第二模式中并行执行多个存储器写入处理,因此仅需要TM+分组发送时间即可。如上所述,相对于分组发送时间例如约是100μs左右,存储器写入期间MWRT的长度TM(写入所需时间)约是5ms。因此在对多个存储装置写入数据的情况下,通过使用第二模式,能够缩短整体的写入处理时间。
另外根据第二模式,针对各个存储装置,因为能够优先写入特定地址的数据(例如在图7、图8中,第一、第二地址的数据),因此在写入处理时间受到限制的情况等,能够优先写入特别重要的数据。
此外,图7、图8所示的基于第二模式的写入处理是写入第一、第二数据分组DPK1、DPK2的数据的情况,但是也能够对其他的数据分组进行同样的写入处理。例如在写入DPK3的数据的情况下,只需要将DPK1、DPK2设定为不允许写入状态即可。另外,也能够省略上述的第一期间、第二期间的中的某一个。
4.系统,液体容器以及电路基板
图9示出本实施方式的系统的基本的构成例。本实施方式的系统是诸如喷墨方式的打印机等,包括第一存储装置100-1~第n(n是2以上的整数)存储装置100-n、安装有存储装置的n个电路基板200-1~200-n、具有电路基板的n个液体容器300-1~300-n以及主机装置400。此外,本实施方式的系统不限定于图9的构成,能够以省略其构成要素的一部分、或者替换成其他的构成要素、或者追加其他的构成要素等的各种变形而实施。
以下,以主机装置400是喷墨方式的打印机主体、液体容器300是墨盒、电路基板200是设置于墨盒的电路基板的情况为例进行说明。但是,在本实施方式中主机装置、液体容器、电路基板也可以是其他的装置、容器、电路基板。例如主机装置可以是存储器卡的读取器/写入器,电路基板可以是设置于存储器卡的电路基板。
第一存储装置100-1~第n存储装置100-n分别包含复位端子TRST、时钟端子TCK、数据端子TDA、第一电源端子VDD以及第二电源端子VSS。这n个存储装置100-1~100-n之中的每一个都包括存储部120(例如非易失性存储器等),各个存储部120中存储有用于识别n个的液体容器(例如墨盒等)300-1~300-n的ID(Identification,身份)信息(例如ID=1、ID=2、ID=3等)。ID按照液体容器容纳的液体的颜色等的种类而被赋予不同值。另外,液体容器的墨水余量(或者墨水消耗量)等的数据通过主机装置400被写入到存储部120中。
主机装置400例如是打印机的主体等,包括主机侧复位端子HRST、主机侧时钟端子HCK、主机侧数据端子HDA、第一电源端子VDD以及第二电源端子VSS。
如上所述,根据本实施方式的存储装置、主机装置以及系统,能够将从主机装置对存储装置发送的数据分组的写入使能位WE设定为允许写入状态或不允许写入状态。并且存储装置能够基于接收到的数据分组的写入使能位WE来判断是否将该数据写入到存储部,在不允许写入的情况下不写入数据,并转移到下一个数据分组的接收处理以及写入处理。即对于不必写入的数据分组能够跳过数据的写入,而转移到下一个数据分组的处理。其结果是,能够缩短对存储装置的数据写入处理时间,另外因为对于不必写入的数据不进行写入处理,因此能够减小由于写入时的错误等破坏已经存储的数据的可能性。
并且根据本实施方式的存储装置、主机装置以及系统,在写入数据的处理中能够选择两个动作模式(第一模式、第二模式)中的一种。
在第一模式中,主机装置400因为能够接收来自各存储装置100的确认ACK,因此能够识别在各存储装置100中数据已被正常地写入。因此,例如在打印机被正常使用的情况下等,通过进行基于第一模式的写入处理,能够针对数据没有被正常地写入的存储装置进行再写入处理(重试)。其结果是,由于存储装置中存储的数据(墨水余量等)的可靠性提高,因此能够减少尽管液体容器内残留有墨水但是不能使用等不良情况。
另一方面,在第二模式中,因为主机装置能够不等待来自存储装置的确认ACK回信而转移到对下一个存储装置的发送处理,因此能够并行执行多个存储器写入处理。其结果是,能够缩短对多个存储装置的数据写入处理的整体的时间。另外,根据第二模式,对各存储装置,因为能够优先写入特定地址的数据,因此在写入处理时间受到限制的情况等,能够优先写入特别重要的数据(例如与墨水余量或墨水用尽相关的数据等)。
例如在打印机使用中停电的情况或用户错误地拔掉电源插头的情况等,通过进行基于第二模式的写入处理,能够在短的电源保持时间内完成对特别重要数据的写入处理。其结果是,能够减小用于电源保持的电容器的容量,因此能够降低打印机(系统)的制造成本等
具体地,在例如由于停电或者插头拔出等引起的非正常电源切断发生的情况下,检测出打印机主体(主机装置)的电源电路(未图示)非正常的电源切断,控制部420基于该检测结果对通信处理部410指示进行基于第二模式的数据写入。然后,通信处理部410能够对与总线连接的多个存储装置100-1~100-n执行基于第二模式的数据写入处理。如上所述,因为在第二模式中能够缩短写入处理时间,因此能够在有限的电源保持时间内对所有的存储装置完成写入。
图10中示出了本实施方式的液体容器(墨盒)300的详细的构成例。在液体容器300的内部形成有用于容纳墨水的未图示出的墨水室。另外,在液体容器300上设置有与墨水室连通的供墨口340。该供墨口340用于在液体容器300安装于打印机时向印刷头单元供应墨水。
液体容器300包括电路基板200。在电路基板200上设有本实施方式的存储装置100,以进行墨水消耗量等数据的存储和与主机装置400之间的数据收发。电路基板200例如通过印刷基板来实现,并被设置于液体容器300的表面。在电路基板200上设有第一电源端子VDD等的端子。并且在液体容器300被安装于打印机时,通过这些端子与打印机侧的端子接触(电连接)来进行电源或数据的交换。
在图11的(A)和(B)中示出设置有本实施方式的存储装置100的电路基板200的详细的构成例。如图11的(A)所示,电路基板200的表面(与打印机连接的面)上设有包括多个端子的端子组。该端子组包括第一电源端子VDD、第二电源端子VSS、复位端子TRST、时钟端子TCK、以及数据端子TDA。各端子例如通过形成为矩形形状(大致矩形形状)的金属端子实现。并且各端子经由设置于电路基板200的未图示出的布线图案层或通孔连接于存储装置100。
如图11的(B)所示,在电路基板200的背面(与打印机连接的面的相反侧的面)上设置有本实施方式的存储装置100。存储装置100例如能够通过具有闪速存储器或铁电体存储器等的半导体存储装置来实现。与墨水或液体容器300相关的各种数据被保存在该存储装置100中,例如保存有用于识别液体容器300的ID信息和墨水的消耗量等的数据。墨水的消耗量数据是表示针对液体容器300内容纳的墨水随着印刷的执行等被消耗的墨水量的累积的数据。该墨水消耗量的数据可以是表示液体容器300内的墨水量的信息,也可以是表示消耗的墨水量的比例的信息。
此外,如上针对本实施方式进行了详细地说明,但是能够为实质上不脱离本实用新型的新事项以及效果的更多的变形,当然是本领域技术人员能够容易地理解的。因此这样的变形例全部包含于本实用新型的范围。例如,在说明书或附图中至少一次与更广义或者同义的不同用语一起记载的用语,在说明书或附图的任何地方都能够替换成它们的不同的用语。另外,存储装置、主机装置、电路基板、液体容器以及系统的构成、动作都不限于在本实施方式中所说明的,能够实施各种变形。

Claims (15)

1.一种存储装置,其特征在于,包括:
控制部,所述控制部与主机装置进行通信处理;
存储部,所述存储部被写入来自所述主机装置的数据;以及
存储控制部,所述存储控制部进行所述存储部的访问控制,
所述控制部从所述主机装置接收指令分组以及与所述指令分组对应的数据分组,
在所述数据分组的写入使能位被设定为允许写入状态的情况下,所述控制部对所述存储控制部进行地址信息的更新指示,并且对所述存储控制部进行所述数据分组的数据的写入指示,
在所述写入使能位被设定为不允许写入状态的情况下,所述控制部对所述存储控制部进行所述地址信息的更新指示,但是不对所述存储控制部进行所述数据分组的数据的写入指示。
2.根据权利要求1所述的存储装置,其特征在于,
所述控制部接收第一数据分组~第m数据分组作为与所述指令分组对应的所述数据分组,其中m是2以上的整数,
在所述第一数据分组~所述第m数据分组中的第i数据分组的写入使能位被设定为允许写入状态的情况下,所述控制部对所述存储控制部进行地址信息的更新指示,并且对所述存储控制部进行所述第i数据分组的数据的写入指示,其中i是满足1≤i≤m的整数,
在所述第i数据分组的所述写入使能位被设定为不允许写入状态的情况下,所述控制部对所述存储控制部进行所述地址信息的更新指示,但是不对所述存储控制部进行所述第i数据分组的数据的写入指示。
3.根据权利要求2所述的存储装置,其特征在于,
在所述第i数据分组的所述写入使能位被设定为不允许写入状态的情况下,所述控制部不等待来自所述存储控制部的内部确认而进行第i+1数据分组的接收处理。
4.根据权利要求3所述的存储装置,其特征在于
在所述第i数据分组的所述写入使能位被设定为不允许写入状态的情况下,所述控制部判断与所述主机装置之间有无通信错误,当判断没有所述通信错误的情况下,对所述主机装置返回确认。
5.根据权利要求2至4中任一项所述的存储装置,其特征在于,
所述控制部将所述第i数据分组的数据字段的位中的、与存储到所述存储部的数据的写锁位对应的位识别为所述写入使能位。
6.根据权利要求1至5中任一项所述的存储装置,其特征在于,
所述控制部具有第一模式和第二模式作为动作模式,
在所述第一模式中,在所述第i数据分组的所述写入使能位被设定为允许写入状态的情况下,所述控制部对所述存储控制部进行所述第i数据分组的数据的写入指示,并且在所述第i数据分组的数据已被正常地写入到所述存储部的情况下,对所述主机装置返回确认,
在所述第二模式中,在所述第i数据分组的所述写入使能位被设定为允许写入状态的情况下,所述控制部对所述存储控制部进行所述第i数据分组的数据的写入指示,但是不对所述主机装置返回确认。
7.根据权利要求6所述的存储装置,其特征在于,
所述控制部在所述第二模式中,
在第一期间,接收第一指令分组和所述写入使能位被设定为允许写入状态的第一数据分组,并对所述存储控制部进行所述第一数据分组的数据的写入指示,
在第二期间,接收第二指令分组、所述写入使能位被设定为不允许写入的第一数据分组、以及第二数据分组,在所述第二数据分组的所述写入使能位被设定为允许写入状态的情况下,对所述存储控制部进行所述第二数据分组的数据的写入指示。
8.根据权利要求7所述的存储装置,其特征在于,
所述控制部在所述第二期间接收到所述第一数据分组时不进行所述第一数据分组的数据的写入指示,而是判断与所述主机装置之间有无通信错误,在判断没有所述通信错误的情况下,对所述主机装置返回确认。
9.根据权利要求6至8中任一项所述的存储装置,其特征在于
包括复位端子,
所述控制部在接收到数据分组后的内部确认等待期间内,基于所述复位端子的电压电平来判断所述动作模式是所述第一模式还是所述第二模式,其中,所述内部确认等待期间是等待来自所述存储控制部的内部确认的期间。
10.一种主机装置,其特征在于,包括:
通信处理部,所述通信处理部与第一存储装置~第n存储装置进行通信处理,其中n是2以上的整数;以及
控制部,所述控制部控制所述通信处理部,
所述通信处理部在对所述第一存储装置~所述第n存储装置中的第j存储装置发送指令分组和与所述指令分组对应的多个数据分组时,其中j是满足1≤j≤n的整数,
将对所述第j存储装置的存储部写入数据的数据分组的写入使能位设定为允许写入状态,
将不对所述第j存储装置的所述存储部写入数据的数据分组的写入使能位设定为不允许写入状态。
11.根据权利要求10所述的主机装置,其特征在于,
所述通信处理部在向所述第j存储装置发送了不写入数据的数据分组后,在从所述第j存储装置返回了通知没有通信错误的确认的情况下,发送下一个数据分组。
12.根据权利要求10或者11所述的主机装置,其特征在于,
所述通信处理部具有第一模式和第二模式作为动作模式,
在所述第一模式中,所述通信处理部在对所述第j存储装置发送数据分组之后,转移到等待来自所述第j存储装置的确认回信的状态,
在所述第二模式中,所述通信处理部在对所述第j存储装置发送数据分组之后,不等待来自所述第j存储装置的确认回信,而转移到对第j+1存储装置发送指令分组以及数据分组的状态。
13.一种电路基板,其特征在于包含权利要求1至9任一项所述的存储装置。
14.一种液体容器,其特征在于包含权利要求1至9任一项所述的存储装置。
15.一种系统,其特征在于,
包括:主机装置以及与所述主机装置连接的第一存储装置~第n存储装置,其中n是2以上的整数,
所述主机装置包括:
通信处理部,所述通信处理部与第一存储装置~第n存储装置进行通信处理;以及
主机控制部,所述主机控制部对所述通信处理部进行控制,
所述通信处理部在对所述第一存储装置~所述第n存储装置中的第j存储装置发送指令分组和与所述指令分组对应的第一数据分组~第m数据分组的情况下,其中j是满足1≤j≤n的整数,m是2以上的整数,
将对所述第j存储装置写入数据的数据分组的写入使能位设定为允许写入状态,
将不对所述第j存储装置写入数据的数据分组的写入使能位设定为不允许写入状态,
所述第j存储装置包括:
控制部,所述控制部与所述主机装置进行通信处理;
存储部,所述存储部被写入来自所述主机装置的数据;以及
存储控制部,所述存储控制部进行所述存储部的访问控制,
所述控制部在从所述主机装置接收了所述指令分组和所述第一数据分组~所述第m数据分组时,
在所述第一数据分组~所述第m数据分组中的第i数据分组的所述写入使能位被设定为允许写入状态的情况下,对所述存储控制部进行地址信息的更新指示,并且对所述存储控制部进行所述第i数据分组的数据的写入指示,其中i是满足1≤i≤m的整数,
在所述第i数据分组的所述写入使能位被设定为不允许写入状态的情况下,对所述存储控制部进行地址信息的更新指示,但是不对所述存储控制部进行所述第i数据分组的数据的写入指示。
CN201120400106.2U 2010-10-15 2011-10-17 存储装置、主机装置、电路基板、液体容器以及系统 Withdrawn - After Issue CN202307160U (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2010232683A JP5621496B2 (ja) 2010-10-15 2010-10-15 記憶装置、回路基板、液体容器及びシステム
JP2010-232683 2010-10-15

Publications (1)

Publication Number Publication Date
CN202307160U true CN202307160U (zh) 2012-07-04

Family

ID=45933929

Family Applications (2)

Application Number Title Priority Date Filing Date
CN201120400106.2U Withdrawn - After Issue CN202307160U (zh) 2010-10-15 2011-10-17 存储装置、主机装置、电路基板、液体容器以及系统
CN201110319697.5A Expired - Fee Related CN102529391B (zh) 2010-10-15 2011-10-17 存储装置、主机装置、电路基板、液体容器以及系统

Family Applications After (1)

Application Number Title Priority Date Filing Date
CN201110319697.5A Expired - Fee Related CN102529391B (zh) 2010-10-15 2011-10-17 存储装置、主机装置、电路基板、液体容器以及系统

Country Status (3)

Country Link
US (1) US8931876B2 (zh)
JP (1) JP5621496B2 (zh)
CN (2) CN202307160U (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102529391A (zh) * 2010-10-15 2012-07-04 精工爱普生株式会社 存储装置、主机装置、电路基板、液体容器以及系统

Families Citing this family (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP5790119B2 (ja) * 2011-04-22 2015-10-07 セイコーエプソン株式会社 記憶装置、ホスト装置、回路基板、液体容器及びシステム
US8625386B2 (en) 2012-03-22 2014-01-07 Seiko Epson Corporation Non-volatile memory device, circuit board, printing material container and printer
CN102765256B (zh) * 2012-06-21 2014-07-16 珠海艾派克微电子有限公司 记录芯片使用状态信息的方法、成像盒的芯片及成像盒
US9753680B2 (en) 2012-06-21 2017-09-05 Apex Microelectronics Company Limited Method for recording chip usage state information, chip of imaging cartridge and imaging cartridge
US10585633B2 (en) 2012-06-21 2020-03-10 Apex Microelectronics Company Limited Method for recording chip usage state information, chip of imaging cartridge and imaging cartridge
JP5629735B2 (ja) * 2012-07-31 2014-11-26 京セラドキュメントソリューションズ株式会社 画像形成システムおよび情報処理装置
CN104802539B (zh) * 2014-01-29 2018-01-09 珠海艾派克微电子有限公司 成像设备的供给组件及其芯片、从机地址更新方法
JP6679971B2 (ja) 2016-02-16 2020-04-15 セイコーエプソン株式会社 記憶装置、液体容器及びホスト装置
CN107521226B (zh) * 2016-06-21 2019-03-12 北大方正集团有限公司 一种数据处理方法、装置及喷墨印刷机

Family Cites Families (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2001187455A (ja) * 1998-11-02 2001-07-10 Seiko Epson Corp インク容器およびそれを用いる印刷装置
JP4314702B2 (ja) 1998-11-26 2009-08-19 セイコーエプソン株式会社 印刷装置、書込方法およびプリンタ
JP4395943B2 (ja) 1998-11-26 2010-01-13 セイコーエプソン株式会社 印刷装置およびその情報の管理方法
JP4076316B2 (ja) * 2000-09-08 2008-04-16 株式会社日立製作所 不揮発性キャッシュメモリを用いたデータ書き込みシステム
JP4722305B2 (ja) * 2001-02-27 2011-07-13 富士通セミコンダクター株式会社 メモリシステム
JP4123739B2 (ja) * 2001-06-19 2008-07-23 セイコーエプソン株式会社 印刷記録材容器の識別システムおよび識別方法
JP2006011630A (ja) * 2004-06-23 2006-01-12 Matsushita Electric Ind Co Ltd マイクロコンピュータ
JP2007199841A (ja) 2006-01-24 2007-08-09 Seiko Epson Corp 電子機器のコントローラ、バス制御装置
JP2009259225A (ja) * 2008-03-18 2009-11-05 Seiko Epson Corp 液体収容体
CN101291539B (zh) * 2008-06-12 2011-12-21 华为技术有限公司 一种控制授权功能的方法及装置
US8289760B2 (en) * 2008-07-02 2012-10-16 Micron Technology, Inc. Multi-mode memory device and method having stacked memory dice, a logic die and a command processing circuit and operating in direct and indirect modes
JP5482275B2 (ja) 2009-04-01 2014-05-07 セイコーエプソン株式会社 記憶装置、基板、液体容器、データ記憶部に書き込むべきデータをホスト回路から受け付ける方法、ホスト回路に対し電気的に接続可能な記憶装置を含むシステム
CN101795498B (zh) 2010-01-15 2012-05-23 东南大学 无线传感器网络基于数据优先级的信道竞争接入方法
JP5621496B2 (ja) * 2010-10-15 2014-11-12 セイコーエプソン株式会社 記憶装置、回路基板、液体容器及びシステム

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102529391A (zh) * 2010-10-15 2012-07-04 精工爱普生株式会社 存储装置、主机装置、电路基板、液体容器以及系统

Also Published As

Publication number Publication date
US8931876B2 (en) 2015-01-13
CN102529391B (zh) 2015-05-27
JP5621496B2 (ja) 2014-11-12
US20120092696A1 (en) 2012-04-19
JP2012088779A (ja) 2012-05-10
CN102529391A (zh) 2012-07-04

Similar Documents

Publication Publication Date Title
CN202307160U (zh) 存储装置、主机装置、电路基板、液体容器以及系统
CN202307158U (zh) 存储装置、主机装置、电路基板、液体容器以及系统
US8364859B2 (en) Storage device, board, liquid container and system
CN103660583A (zh) 耗材芯片数据重写装置及其工作方法
EP2361770A1 (en) Memory device, board, liquid container, host device, and system
CN102756564B (zh) 存储装置、主机装置、电路基板、液体容器以及系统
CN103009816A (zh) 耗材芯片及对其重写的重写器、重写方法
CN102371786B (zh) 存储装置、电路基板、液体容器以及系统
US8625386B2 (en) Non-volatile memory device, circuit board, printing material container and printer
JP5609490B2 (ja) 記憶装置、ホスト装置、回路基板、液体容器及びシステム
CN107081964A (zh) 存储装置、液体容器以及主机装置
US8345507B2 (en) Storage device, substrate, liquid container, system and control method of storage device
US20110205589A1 (en) Storage device, substrate, liquid container, host device, and system
JP2013198986A (ja) 印刷装置
JP2013051017A (ja) 記憶装置及び印刷装置

Legal Events

Date Code Title Description
C14 Grant of patent or utility model
GR01 Patent grant
AV01 Patent right actively abandoned

Granted publication date: 20120704

Effective date of abandoning: 20150527

AV01 Patent right actively abandoned

Granted publication date: 20120704

Effective date of abandoning: 20150527

RGAV Abandon patent right to avoid regrant