CN1977228B - 可配置的特征选择机制 - Google Patents

可配置的特征选择机制 Download PDF

Info

Publication number
CN1977228B
CN1977228B CN2005800212875A CN200580021287A CN1977228B CN 1977228 B CN1977228 B CN 1977228B CN 2005800212875 A CN2005800212875 A CN 2005800212875A CN 200580021287 A CN200580021287 A CN 200580021287A CN 1977228 B CN1977228 B CN 1977228B
Authority
CN
China
Prior art keywords
feature
described equipment
equipment
allows
activated
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
CN2005800212875A
Other languages
English (en)
Other versions
CN1977228A (zh
Inventor
G·M·赫斯
R·W·斯特隆
J·T·布朗
M·N·德尔
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Intel Corp
Original Assignee
Intel Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Intel Corp filed Critical Intel Corp
Publication of CN1977228A publication Critical patent/CN1977228A/zh
Application granted granted Critical
Publication of CN1977228B publication Critical patent/CN1977228B/zh
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F21/00Security arrangements for protecting computers, components thereof, programs or data against unauthorised activity
    • G06F21/70Protecting specific internal or peripheral components, in which the protection of a component leads to protection of the entire computer
    • G06F21/71Protecting specific internal or peripheral components, in which the protection of a component leads to protection of the entire computer to assure secure computing or processing of information
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F15/00Digital computers in general; Data processing equipment in general
    • G06F15/76Architectures of general purpose stored program computers
    • G06F15/78Architectures of general purpose stored program computers comprising a single central processing unit
    • G06F15/7867Architectures of general purpose stored program computers comprising a single central processing unit with reconfigurable architecture
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/10Program control for peripheral devices
    • G06F13/12Program control for peripheral devices using hardware independent of the central processor, e.g. channel or peripheral processor
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F21/00Security arrangements for protecting computers, components thereof, programs or data against unauthorised activity
    • G06F21/10Protecting distributed programs or content, e.g. vending or licensing of copyrighted material ; Digital rights management [DRM]
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F21/00Security arrangements for protecting computers, components thereof, programs or data against unauthorised activity
    • G06F21/70Protecting specific internal or peripheral components, in which the protection of a component leads to protection of the entire computer
    • G06F21/78Protecting specific internal or peripheral components, in which the protection of a component leads to protection of the entire computer to assure secure storage of data
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F21/00Security arrangements for protecting computers, components thereof, programs or data against unauthorised activity
    • G06F21/70Protecting specific internal or peripheral components, in which the protection of a component leads to protection of the entire computer
    • G06F21/82Protecting input, output or interconnection devices
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F2221/00Indexing scheme relating to security arrangements for protecting computers, components thereof, programs or data against unauthorised activity
    • G06F2221/21Indexing scheme relating to G06F21/00 and subgroups addressing additional information or applications relating to security arrangements for protecting computers, components thereof, programs or data against unauthorised activity
    • G06F2221/2101Auditing as a secondary aspect

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Software Systems (AREA)
  • Computer Security & Cryptography (AREA)
  • Mathematical Physics (AREA)
  • Multimedia (AREA)
  • Technology Law (AREA)
  • Logic Circuits (AREA)
  • Storage Device Security (AREA)
  • Collating Specific Patterns (AREA)
  • Financial Or Insurance-Related Operations Such As Payment And Settlement (AREA)
  • Image Analysis (AREA)
  • Design And Manufacture Of Integrated Circuits (AREA)

Abstract

公开一种方法、设备和系统。在一个实施例中,该方法包括确定设备上的特征是否允许被启用,确定所述设备上被启用的特征的总数是否小于或等于所述设备上允许的特征的最大数量,以及如果设备特征允许被启用且设备上被启用的特征的总数小于或等于设备上允许的特征的最大数量,则允许所述设备特征的启用。

Description

可配置的特征选择机制
技术领域
本发明涉及编程和选择设备上的特征。
背景技术
库存预测、库存管理和存货保管单元(SKU)管理成本对于大型硬件技术公司来说是很大的负担。硬件公司满足客户对制造的每件硬件的个别特征和特征组合的要求的能力受限于该公司可以支持的硬件SKU数量上的制造限制。例如,芯片组通常具有许多可能的特征组合,且每种组合目前需要各自不同的硬件SKU。客户必须针对该芯片组的唯一硬件SKU的每一个维护多个板。这也迫使客户要针对芯片组的每个不同SKU维护唯一的主板线路件和管理库存。附加的硬件SKU带来相关的财务负担,并促成库存管理风险和复杂性。硬件公司目前无法支持单个物理硬件SKU上的多个备选可配置特征。因此,具有可以支持多个备选可配置特征的单个物理硬件SKU将是有益的。这允许硬件公司捕获具有因成本或库存复杂性限制无法使用现有SKU方法支持的那些特征和组合的值。
发明内容
为克服现有技术中的上述缺陷,本发明提出了一种方法,包括:确定是否准许启用设备上的特征;确定所述设备上被启用的特征的总数是否小于或等于所述设备上允许的特征的最大数量;以及在准许启用所述设备特征且所述设备上被启用的特征的总数小于或等于所述设备上允许的特征的最大数量的情况下,允许启用所述设备特征。
或者,提出一种方法,包括:指定设备上允许的特征的最大数量;
以及在所述设备上被启用的特征的总数超过所述设备上允许的特征的指定的最大数量的情况下,禁用一个或多个设备特征。
或者,提出一种方法,包括:对设备上的一个或多个特征权限寄存器中的值编程,以指定是否准许启用所述设备上的一个或多个特征,其中将每个特征权限寄存器值与个别设备特征相关联;对所述设备上的特征计数寄存器中的值编程,以指定所述设备上允许的特征的最大数量;在特征权限寄存器值准许启用所述特征的情况下,允许在设备初始化时启用对应的设备特征;在设备初始化时对被启用的设备特征的总数计数;以及在所述设备上被启用的特征的总数超过所述设备上允许的特征的最大数量的计数的情况下,禁用所有设备特征。
本发明还提出一种设备,包括:确定是否准许启用设备上的特征的电路;确定所述设备上被启用的特征的总数是否小于或等于所述设备上允许的特征的最大数量的电路;以及在准许启用所述设备特征且所述设备上被启用的特征的总数小于或等于所述设备上允许的特征的最大数量的情况下允许启用所述设备特征的电路。
本发明还提出一种系统,包括总线;耦合到所述总线的处理器;以及耦合到所述总线的芯片组,所述芯片组包括:确定是否准许启用设备上的特征的电路;确定所述设备上被启用的特征的总数是否小于或等于所述设备上允许的特征的最大数量的电路;以及在准许启用所述设备特征且所述设备上被启用的特征的总数小于或等于所述设备上允许的特征的最大数量的情况下允许启用所述设备特征的电路。
附图说明
通过示例说明本发明,并且附图中的图不限制本发明,其中相似的引用号表示相似部件,其中:
图1是计算机系统的一个实施例的框图。
图2是特征选择机制的实施例的电路图。
图3是特征选择机制的另一个实施例的电路图。
图4是一个实施例中的特征选择机制的结果的示例。
图5是用于启用设备上的特征的过程的一个实施例的流程图。
图6是用于最初配置设备以允许特征启用的过程的一个实施例的流程图。
图7是用于利用特征选择寄存器和特征权限指示符来启用设备上的特征的过程的一个实施例的流程图。
图8是用于确定设备特征计数是否超过最大允许特征计数的过程的一个实施例的流程图。
具体实施方式
公开有效可配置的特征选择机制的实施例。在下文描述中,提出许多特定的细节。但是,要理解,这些实施例可以不依据这些特定细节来实施。在其他实例中,不在细节上论述公知的部件、规范和协议,以免使本发明变得含糊。
图1是计算机系统的一个实施例的框图。
计算机系统可以包括处理器100、存储器控制器集线器(MCH)102和I/O控制器集线器(ICH)108。MCH 102和ICH 108可以包括芯片组。处理器100可以经主机总线耦合到MCH 102。MCH 102可以耦合到系统存储器104。在不同实施例中,系统存储器可以是同步动态随机存取存储器(SDRAM)、双倍数据速率SDRAM(DDR-SDRAM)、Rambus RAM(RDRAM)或许多其他格式的主系统存储器的其中之一。MCH 102还可以耦合到图形模块106。在一个实施例中,图形模块可以是加速图形端口(AGP)图形卡。ICH 108可以耦合到I/O总线110、硬盘驱动器112、键盘控制器114和鼠标控制器116。在不同实施例中,ICH 108还可以耦合到任何数量的I/O装置、总线和/或控制器,例如独立磁盘的冗余阵列(RAID)控制器、外围组件接口(PCI)总线或通用串行总线(USB)等。在另一个实施例中,ICH 108还可以具有多个内部特征,如内部高分辨率音频能力和在移动平台上用于节省电池使用寿命的电源管理特征。
在一个实施例中,ICH 108可以具有可编程特征权限指示符(FPD)118,用于确定系统初始化期间是否准许特征被启用。在一个实施例中,FPD可以是位于ICH 108内的寄存器中的1位值。在一个实施例中,寄存器中的1位FPD值仅可编程一次,之后被永久性地硬连线到编程的值。在该实施例中,可以在编程时通过将熔丝耦合到寄存器位线(具有相关的位值)并在最初编程期间允许熔丝根据期望的位值保持闭合或断开熔丝来硬连线该值。
在一个实施例中,如果与FPD 118相关联的位值永久性地编程为取消选定(即启用特征的权限被禁止),则与该FPD 118相关联的特征被永久性地禁用。另外在该实施例中,如果与FPD 118相关联的位值永久性地编程为选定(即授予启用该特征的权限),则与该FPD 118相关联的特征会在后续系统初始化期间被启用。在一个实施例中,如果FPD 118选择该特征,则该特征会在断电事件之后引导系统时被启用。在另一个实施例中,如果选择该特征,则该特征仅在禁用保存实时时钟功能的电池备用之后初始化时才会被启用。在不同的实施例中,ICH 108可以具有特征启用寄存器(FER)(feature enable register)120,特征启用寄存器(FER)120在系统引导期间被基本输入/输出系统(BIOS)、软件或其他编程机制编程为启用每个特征。在一个实施例中,硬件带可以永久性地以一个值对FER 120编程。硬件带是装置内针脚上传送的位信号,它基于初始化期间(即引导期间)某个时间的位信号的逻辑值设置硬件中的某些位。
在一个实施例中,将每个特征与FER 120内的1位相关联。在另一个实施例中,将某些特征与FER 120内的多位相关联,以允许每个特征多个级别的功能性。在一个实施例中,有多个特征与ICH 108相关联。在该实施例中,每个FPD 118值存储在FPD 118寄存器内,FER120具有每个FPD 118值的对应位(和相关联的值)。然后特征选择机制将FPD 118值与FER 120值比较,以确定选择哪些特征并之后在系统中启用。因此,如果选择特定特征的FPD 118值(即准许被启用),则可以在系统初始化期间修改该相同特征的对应FER 120值来启用该特征。因此,在一个实施例中,如果FPD 118值和对应的FER 120值都是逻辑1位值,则启用该特征。ICH 108内的FPD 118和FER 120逻辑电路将称为软件特征选择器(SFS),因为它能够使用BIOS、软件或其他编程机制在系统初始化期间启用和禁用每个特征。
图2是特征选择机制的实施例的电路图。最初,将原功能(即特征)禁用值(输入202)输入到逻辑“或”门212以与SFS输出(输出210)执行“或”运算。因此,如果功能禁用值(输入202)是逻辑1,则自动禁用该功能,因为逻辑“或”门212将输出1。
一旦完成了初始FPD编程(上文描述的),则将与特征相关联的特定FPD值(输入204)输入到SFS 200。将FPD值(输入204)输入到逻辑“与非”门208以与相应的FER值(输入206)执行“与非”运算。可以在系统初始化期间修改FER值(输入206),以便启用或禁用该特征。将SFS输出(输出210)输入到逻辑“或”门212。最后,从逻辑“或”门212输出特征选择机制输出值214。因此,在该实施例中,仅在FPD值(输入204)和对应的FER值(输入206)都是逻辑1且功能禁用值(输入202)是逻辑0的情况下,才启用该特征。表1中显示特征选择机制输出值214的结果。
200-功能禁用输入值(1=禁用,0=启用) 202-特征权限指示符输入值(1=选定,0=取消选定)  204-特征选择寄存器输入值(1=启用,0=禁用)    210-特征选择机制输出值(1=禁用,0=启用)
  0   0   0   1
  0   0   1   1
  0   1   0   1
  0   1   1   0
  1   0   0   1
  1   0   1   1
  1   1   0   1
  1   1   1   1
表1.图2实施例的特征选择机制结果
图3是特征选择机制的另一个实施例的电路图。在该实施例中,输入到SFS 300中的FPD值(输入304)确定启用SFS 300还是禁用SFS 300。最初,将原功能(即特征)禁用值(输入302)输入到逻辑“或”门314以与SFS输出(输出312)执行“或”运算。因此,如果功能禁用值(输入302)是逻辑1,则自动禁用该功能,因为逻辑“或”门314将输出1。
一旦完成了初始FPD编程(上文描述的),则将与特征相关联的特定FPD值(输入304)输入到SFS 300。将FPD值(输入304)输入到逻辑“与”门310以与对应的FER值(输入306)(由反相器308反相)执行“与”运算。可以在系统初始化期间修改FER值(输入306),以启用或禁用该特征。将SFS输出(输出312)输入到逻辑“或”门314。最后,从逻辑“或”门314输出特征选择机制输出值316。如上文所描述,在该实施例中,SFS 300有效地由FPD值(输入304)来启用和禁用。因此,如果作为逻辑0输入FPD值(输入304),则SFS300被禁用,功能禁用值(输入302)然后控制启用还是禁用相关的特征。表2中显示特征选择机制输出值316的结果。
300-功能禁用输入值(1=禁用,0=启用) 302-特征权限指示符输入值(1=选定,0=取消选定)  304-特征选择寄存器输入值(1=启用,0=禁用)   310-特征选择机制输出值(1=禁用,0=启用)
  0   0   0   0
  0   0   1   0
  0   1   0   1
  0   1   1   0
  1   0   0   1
  1   0   1   1
  1   1   0   1
  1   1   1   1
表2.图3实施例的特征选择机制结果
返回到图1,在一个实施例中,ICH 108可以具有可编程特征计数指示符(FCD)字段122。在该实施例中,可以将FCD 122设置为等于ICH 108可以同时启用的特征的最大数量的数值。在一个实施例中,FCD 122可以由位于ICH 108内的寄存器中的数值表示。在一个实施例中,该寄存器中的数值只能编程一次,之后永久性地硬连线到编程的值。在一个实施例中,可以在编程时通过将熔丝耦合到每个寄存器位线(各具有相关的位值)并在该寄存器的最初编程期间允许熔丝根据期望的位值保持闭合或断开熔丝来硬连线该值。在一个实施例中,FCD 122值可以是可表示0到7的特征计数的3位值。在其他实施例中,FPD 122值将等于启用FCD值对与ICH 108相关联的所有特征计数所需的位的数量。
在一个实施例中,可以利用FCD 122值来限制ICH 108上选定的特征的数量。因此,在该实施例中,系统初始化期间,将FCD 122值与选定的特征的总数(即处于逻辑1的FPD值的数量)比较,如果选定的特征的总数大于FCD 122值,则禁用所有特征。在另一个实施例中,系统初始化期间,将FCD 122值与被启用的特征的总数(即处于逻辑1的FER 120位的数量)比较,如果被启用的特征的总数大于FCD
122值,则禁用所有特征。在该实施例中,最初可以将系统编程为准许所有特征(即最初将每个FPD值编程为逻辑1来选定所有特征),然后限制每次后续系统初始化启用的特征的数量。例如,如果ICH 108具有三个准许的特征(RAID、SCSI和USB),而FCD 122值被硬连线到2的数值,则在系统初始化时,可能这三个特征中的两个被选定(即RAID和SCSI、RAID和USB或者SCSI和USB),而非全部三个被选定。因此,在该实施例中,可以在系统初始化期间允许定制编程,但是仍允许在超过准许的特征计数的情况下禁用所有特征。
在另一个实施例中,系统初始化期间,将FCD 122值与被启用的特征的总数(即处于逻辑1的FER 120位的数量)比较,如果被启用的特征的总数大于FCD 122值,将禁用一定数量的特征,以使FER 120位的总数小于或等于FCD 122值。在一个实施例中,对ICH 108中的该组特征设定优先级,并按优先级顺序禁用它们。
在一个实施例中,将特征与多于一个FER 120位值相关联。在该实施例中,可以对ICH 108上的不同特征以区别方式赋予值。例如,RAID特征可以在值上是SCSI特征的两倍。因此,SCSI特征可能具有一个相关联的FER 120位,而RAID特征可以具有两个与之相关联的分离的FER 120位。在该实施例中,与每个特征相关联的FER 120位的数量给予该特征某个特征信用值。因此,在该实施例中,在系统初始化期间,将与所有被启用的特征相关联的信用总数相加,并将该值与FCD 122值比较。如果信用总数大于FCD 122值,则禁用所有特征。在另一个实施例中,如果信用总数大于FCD 122值,则禁用一个或多个特征。
图4是一个实施例中的特征选择机制的结果示例。存储FPD位值的FPD寄存器400可以永久性地编程为选定可以随后由FER 402启用的某些特征。被启用的这些特征已经“被选定”(即FPD位的逻辑1值)和“被启用”(即FER位的逻辑1值)。因此,在该示例中,被启用的特征是PCI、USB和串行高级技术连接(SATA),它们由结果箭头404中的逻辑1表示。此外,FCD 406由3位值表示。在该示例中,3位值是二进制1-0-1或十进制的5。因此,对于两个FCD实施例(上文所描述),这些特征都保持启用,因为FPD寄存器400和FER 402都不具有大于5的逻辑1位的数量。
图5是用于启用设备上的特征的过程的一个实施例的流程图。该过程由处理逻辑来执行,处理逻辑可以包括硬件(电路、专用逻辑等)、软件(如在通用计算机系统或专用机器上运行的软件)或二者的组合。参考图5,过程开始于处理逻辑确定是否准许设备上的特征被启用或禁用(处理框500)。接下来,如果处理逻辑确定不准许启用或禁用该特征,则处理逻辑不允许(即禁止)启用或禁用该设备特征(处理框506)。否则,如果处理逻辑确定准许该特征被启用或禁用,则处理逻辑确定设备上被启用的特征的总数是否小于该设备上允许的特征的最大数量(处理框502)。如果处理逻辑确定该设备上被启用的特征的总数大于该设备上允许的特征的最大数量,则处理逻辑不允许启用或禁用该设备特征(处理框506)。否则,如果处理逻辑确定该设备上被启用的特征的总数小于该设备上允许的特征的最大数量,则处理逻辑允许启用或禁用该设备特征(处理框504)。
图6是用于最初将设备编程为允许特征启用的过程的一个实施例的流程图。该过程由处理逻辑来执行,处理逻辑可以包括硬件(电路、专用逻辑等)、软件(如运行在通用计算机系统或专用机器上的软件)或二者的组合。参考图6,该过程开始于处理逻辑对设备的FPD编程(处理框600)。在一个实施例中,每个FPD与一个设备特征相关联。如果FPD值是逻辑1,则处理逻辑准许相关联的设备被启用。否则,如果FPD值是逻辑0,则处理逻辑禁止启用相关联的设备。在一个实施例中,FPD值只能编程一次,之后永久地硬连线到编程的值。
该过程继续,处理逻辑对设备的FCD编程(处理框602)。在一个实施例中,可以将FCD设置为等于该设备可以同时启用的特征的最大数量的数值。在一个实施例中,该寄存器中的数值只能编程一次,之后永久地硬连线到编程的值。
图7是用于利用特征启用寄存器(FER)和特征权限指示符(FPD)启用设备上的特征的过程的一个实施例的流程图。该过程由处理逻辑来执行,处理逻辑可以包括硬件(电路、专用逻辑等)、软件(如运行在通用计算机系统或专用机器上的软件)或二者的组合。参考图7,该过程开始于处理逻辑确定FER是否请求启用相关的设备特征(处理框700)。在一个实施例中,处理逻辑确定FER中与相关设备特征相关联的位位置上的值是逻辑1还是逻辑0。如果该值是逻辑0,则没有启用该特征的请求,过程完成。否则,如果该值是逻辑1,则处理逻辑确定FPD是否准许启用设备特征(处理框702)。在一个实施例中,处理逻辑确定与相关设备特征相关联的FPD的值是逻辑1还是逻辑0。如果该值是逻辑1,则处理逻辑启用该设备特征(处理框704)。否则,如果该值是逻辑0,则处理逻辑不启用该设备特征(处理框706)。
图8是用于确定设备特征计数是否超过最大允许的特征计数的过程的一个实施例的流程图。该过程由处理逻辑来执行,处理逻辑可以包括硬件(电路、专用逻辑等)、软件(如运行在通用计算机系统或专用机器上的软件)或二者的组合。参考图8,该过程开始于处理逻辑确定设备上被启用的特征的总数(处理框800)。接下来,该过程继续,处理逻辑确定FCD的值(处理框802)。
处理逻辑将被启用的特征的总数与FCD值比较(处理框804)。如果被启用的特征的总数不超过FCD值,则处理逻辑允许这些特征保持被启用(处理框806)。否则,如果被启用的特征的总数超过FCD值,则处理逻辑禁用所有这些特征(处理框808)。
上文所引述的许多实施例利用ICH作为所讨论的设备的示例。尽管如此,但是上面实施例中引述的设备还可以是具有可修改特征的任何类型的设备,例如MCH、处理器或任何其他类型的集成电路装置。此外,在某些实施例中,FPD、FSR和FCD值不存储在具有可修改特征的设备上。在某些实施例中,FPD、FSR和FCD值不存储在相关设备所在的系统内的第二设备或非易失性存储器中。
由此,公开有效可编程的特征选择机制的实施例。这些实施例是参考本文的特定示范实施例来描述的。但是,对于利用本公开文献的技术人员来说,显然在不背离本文所描述的这些实施例的精神和范围的前提下可以对这些实施例进行多种修改和更改。因此,本说明书和附图应视为说明性意义的而非限定性意义的。

Claims (31)

1.一种可配置特征选择的方法,包括:
确定是否准许启用设备上的特征;
确定所述设备上被启用的特征的总数是否小于或等于所述设备上允许的特征的最大数量;以及
在准许启用所述设备特征且所述设备上被启用的特征的总数小于或等于所述设备上允许的特征的最大数量的情况下,允许启用所述设备特征。
2.如权利要求1所述的方法,其特征在于,所述允许启用所述设备特征的步骤还包括利用永久性特征指示符值对所述设备编程,以允许特征权限的后续确定。
3.如权利要求2所述的方法,其特征在于,所述允许启用所述设备特征的步骤还包括先决条件,所述先决条件是所述永久性特征指示符值准许启用所述设备特征。
4.如权利要求2所述的方法,其特征在于,利用永久性特征指示符值对所述设备编程包括在所述设备上的寄存器中存储二进制值,其中所述二进制值指示是否准许启用所述设备。
5.如权利要求1所述的方法,其特征在于,所述允许启用所述设备特征的步骤还包括将永久性允许的特征的最大数的值编程到所述设备的寄存器中。
6.如权利要求1所述的方法,还包括:
将每个设备特征与一个或多个信用值相关联;
将所有被启用的设备特征的相关联的信用值相加;以及
在所有被启用的设备特征的信用值的总和大于允许的特征的最大数量的情况下,禁用一个或多个设备特征。
7.如权利要求6所述的方法,其特征在于,禁用一个或多个设备特征还包括禁用所有设备特征。
8.如权利要求1所述的方法,其特征在于,所述设备还包括I/O控制器集线器。
9.如权利要求1所述的方法,其特征在于,所述设备还包括存储器控制器集线器。
10.如权利要求1所述的方法,其特征在于,所述设备还包括中央处理单元。
11.一种可配置特征选择的方法,包括:
指定设备上允许的特征的最大数量;以及
在所述设备上被启用的特征的总数超过所述设备上允许的特征的指定的最大数量的情况下,禁用一个或多个设备特征。
12.如权利要求11所述的方法,还包括在所述设备上被启用的特征的总数超过所述设备上允许的特征的指定的最大数量的情况下,禁用所有设备特征。
13.如权利要求11所述的方法,还包括将指示允许的特征的最大数量的信息存储在所述设备上的寄存器中。
14.如权利要求11所述的方法,其特征在于,所述设备还包括I/O控制器集线器。
15.如权利要求11所述的方法,其特征在于,所述设备还包括存储器控制器集线器。
16.如权利要求11所述的方法,其特征在于,所述设备还包括中央处理单元。
17.一种可配置特征选择的方法,包括:
对设备上的一个或多个特征权限寄存器中的值编程,以指定是否准许启用所述设备上的一个或多个特征,其中将每个特征权限寄存器值与个别设备特征相关联;
对所述设备上的特征计数寄存器中的值编程,以指定所述设备上允许的特征的最大数量;
在特征权限寄存器值准许启用所述特征的情况下,允许在设备初始化时启用对应的设备特征;
在设备初始化时对被启用的设备特征的总数计数;以及
在所述设备上被启用的特征的总数超过所述设备上允许的特征的最大数量的情况下,禁用所有设备特征。
18.如权利要求17所述的方法,其特征在于,设备初始化还包括所述设备的加电顺序。
19.如权利要求17所述的方法,其特征在于,所述设备还包括I/O控制器集线器。
20.如权利要求17所述的方法,其特征在于,所述设备还包括存储器控制器集线器。
21.如权利要求17所述的方法,其特征在于,所述设备还包括中央处理单元。
22.一种可配置特征选择的设备,包括:
确定是否准许启用设备上的特征的电路;
确定所述设备上被启用的特征的总数是否小于或等于所述设备上允许的特征的最大数量的电路;以及
在准许启用所述设备特征且所述设备上被启用的特征的总数小于或等于所述设备上允许的特征的最大数量的情况下允许启用所述设备特征的电路。
23.如权利要求22所述的设备,还可用来在所述设备上的寄存器中存储二进制值,其中所述二进制值指示是否准许启用所述设备的操作。
24.如权利要求22所述的设备,还可用来:
指定所述设备上允许的特征的最大数量;以及
在寄存器中存储指示所述设备上允许的特征的最大数量的信息。
25.如权利要求24所述的设备,还包括在所述设备上被启用的特征的总数超过所述设备上允许的特征的指定的最大数量的情况下禁用所有设备特征的电路。
26.如权利要求22所述的设备,其特征在于,所述设备还包括I/O控制器集线器。
27.如权利要求22所述的设备,其特征在于,所述设备还包括存储器控制器集线器。
28.如权利要求22所述的设备,其特征在于,所述设备还包括中央处理单元。
29.一种可配置特征选择的系统,包括:
总线;
耦合到所述总线的处理器;以及
耦合到所述总线的芯片组,所述芯片组包括:
确定是否准许启用设备上的特征的电路;
确定所述设备上被启用的特征的总数是否小于或等于所述设备上允许的特征的最大数量的电路;以及
在准许启用所述设备特征且所述设备上被启用的特征的总数小于或等于所述设备上允许的特征的最大数量的情况下允许启用所述设备特征的电路。
30.如权利要求29所述的系统,其特征在于,所述系统还包括在所述设备上的寄存器中存储二进制值的电路,其中所述二进制值指示是否准许启用所述设备特征的操作。
31.如权利要求29所述的系统,其特征在于,所述系统还包括将指示允许的特征的最大数量的信息存储在所述设备上的寄存器中的电路。
CN2005800212875A 2004-06-30 2005-06-28 可配置的特征选择机制 Expired - Fee Related CN1977228B (zh)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
US10/883,518 US7636795B2 (en) 2004-06-30 2004-06-30 Configurable feature selection mechanism
US10/883,518 2004-06-30
PCT/US2005/023540 WO2006005006A2 (en) 2004-06-30 2005-06-28 Configurable feature selection mechanism

Publications (2)

Publication Number Publication Date
CN1977228A CN1977228A (zh) 2007-06-06
CN1977228B true CN1977228B (zh) 2011-06-08

Family

ID=34982526

Family Applications (1)

Application Number Title Priority Date Filing Date
CN2005800212875A Expired - Fee Related CN1977228B (zh) 2004-06-30 2005-06-28 可配置的特征选择机制

Country Status (8)

Country Link
US (1) US7636795B2 (zh)
JP (1) JP4806403B2 (zh)
KR (1) KR100870291B1 (zh)
CN (1) CN1977228B (zh)
DE (1) DE112005001532B4 (zh)
GB (1) GB2429810B (zh)
TW (1) TWI299451B (zh)
WO (1) WO2006005006A2 (zh)

Families Citing this family (37)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7417782B2 (en) * 2005-02-23 2008-08-26 Pixtronix, Incorporated Methods and apparatus for spatial light modulation
US7636795B2 (en) 2004-06-30 2009-12-22 Intel Corporation Configurable feature selection mechanism
US9261694B2 (en) * 2005-02-23 2016-02-16 Pixtronix, Inc. Display apparatus and methods for manufacture thereof
US7999994B2 (en) 2005-02-23 2011-08-16 Pixtronix, Inc. Display apparatus and methods for manufacture thereof
US7742016B2 (en) * 2005-02-23 2010-06-22 Pixtronix, Incorporated Display methods and apparatus
US9158106B2 (en) 2005-02-23 2015-10-13 Pixtronix, Inc. Display methods and apparatus
US8519945B2 (en) 2006-01-06 2013-08-27 Pixtronix, Inc. Circuits for controlling display apparatus
US7304786B2 (en) * 2005-02-23 2007-12-04 Pixtronix, Inc. Methods and apparatus for bi-stable actuation of displays
US7755582B2 (en) 2005-02-23 2010-07-13 Pixtronix, Incorporated Display methods and apparatus
US8310442B2 (en) 2005-02-23 2012-11-13 Pixtronix, Inc. Circuits for controlling display apparatus
US7675665B2 (en) 2005-02-23 2010-03-09 Pixtronix, Incorporated Methods and apparatus for actuating displays
US9229222B2 (en) 2005-02-23 2016-01-05 Pixtronix, Inc. Alignment methods in fluid-filled MEMS displays
US9082353B2 (en) 2010-01-05 2015-07-14 Pixtronix, Inc. Circuits for controlling display apparatus
US7405852B2 (en) * 2005-02-23 2008-07-29 Pixtronix, Inc. Display apparatus and methods for manufacture thereof
US8159428B2 (en) * 2005-02-23 2012-04-17 Pixtronix, Inc. Display methods and apparatus
US7616368B2 (en) * 2005-02-23 2009-11-10 Pixtronix, Inc. Light concentrating reflective display methods and apparatus
US20070205969A1 (en) 2005-02-23 2007-09-06 Pixtronix, Incorporated Direct-view MEMS display devices and methods for generating images thereon
US7693596B2 (en) 2005-12-14 2010-04-06 Dell Products L.P. System and method for configuring information handling system integrated circuits
US8526096B2 (en) * 2006-02-23 2013-09-03 Pixtronix, Inc. Mechanical light modulators with stressed beams
US7876489B2 (en) * 2006-06-05 2011-01-25 Pixtronix, Inc. Display apparatus with optical cavities
TW200801897A (en) 2006-06-29 2008-01-01 Ibm Single system board with automatic feature selection based on installed configuration selection unit
JP5078332B2 (ja) * 2006-12-04 2012-11-21 キヤノン株式会社 情報処理装置、情報処理方法
US9176318B2 (en) * 2007-05-18 2015-11-03 Pixtronix, Inc. Methods for manufacturing fluid-filled MEMS displays
US8286093B2 (en) * 2008-01-09 2012-10-09 Dell Products L.P. Replacement motherboard configuration
US8248560B2 (en) 2008-04-18 2012-08-21 Pixtronix, Inc. Light guides and backlight systems incorporating prismatic structures and light redirectors
WO2010016833A1 (en) * 2008-08-05 2010-02-11 Hewlett-Packard Development Company, L.P. Method and device for customizing software
US8169679B2 (en) 2008-10-27 2012-05-01 Pixtronix, Inc. MEMS anchors
KR101537699B1 (ko) * 2009-01-29 2015-07-20 엘지전자 주식회사 이동단말기 및 그의 디바이스 접근 제어방법
BR112012019383A2 (pt) 2010-02-02 2017-09-12 Pixtronix Inc Circuitos para controlar aparelho de exibição
JP2013519121A (ja) 2010-02-02 2013-05-23 ピクストロニックス・インコーポレーテッド 低温封孔流体充填ディスプレイ装置を製造するための方法
US20110205756A1 (en) * 2010-02-19 2011-08-25 Pixtronix, Inc. Light guides and backlight systems incorporating prismatic structures and light redirectors
US9134552B2 (en) 2013-03-13 2015-09-15 Pixtronix, Inc. Display apparatus with narrow gap electrostatic actuators
WO2016130114A1 (en) 2015-02-10 2016-08-18 Hewlett Packard Enterprise Development Lp Chipset reconfiguration based on device detection
CN107408090B (zh) * 2015-03-27 2021-03-26 英特尔公司 输入/输出控制器访问通道的动态配置
US10699033B2 (en) * 2017-06-28 2020-06-30 Advanced Micro Devices, Inc. Secure enablement of platform features without user intervention
CN112979661B (zh) 2018-01-19 2022-05-17 苏州信诺维医药科技股份有限公司 杂环化合物、制备方法及其在医药上的应用
CN116074150B (zh) * 2023-03-02 2023-06-09 广东浩博特科技股份有限公司 智能家居的开关控制方法、装置以及智能家居

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5023907A (en) * 1988-09-30 1991-06-11 Apollo Computer, Inc. Network license server
US6397268B1 (en) * 1996-10-01 2002-05-28 Compaq Information Technologies Group, L.P. Tracking PCI bus numbers that change during re-configuration
CN1433544A (zh) * 1999-12-09 2003-07-30 英特尔公司 在一个多线程处理器内停用时钟信号的方法和装置

Family Cites Families (26)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US566411A (en) 1896-08-25 Josef schoene
US4897866A (en) 1988-10-19 1990-01-30 American Telephone And Telegraph Company, At&T Bell Laboratories Telecommunication system with subscriber controlled feature modification
US5515524A (en) 1993-03-29 1996-05-07 Trilogy Development Group Method and apparatus for configuring systems
US5666411A (en) 1994-01-13 1997-09-09 Mccarty; Johnnie C. System for computer software protection
JPH0816471A (ja) * 1994-06-30 1996-01-19 Mitsubishi Electric Corp メモリ装置及びキャッシュメモリ装置
KR100391727B1 (ko) 1994-11-09 2003-11-01 소니 일렉트로닉스 인코포레이티드 메모리시스템및메모리억세싱방법
KR100466722B1 (ko) * 1996-01-24 2005-04-14 선 마이크로시스템즈 인코퍼레이티드 어레이경계검사방법및장치와,이를포함하는컴퓨터시스템
JPH09305414A (ja) * 1996-05-13 1997-11-28 Casio Comput Co Ltd プロセス管理方法
US5889977A (en) 1996-12-13 1999-03-30 Intel Corporation Method and apparatus for ensuring feature compatability and communicating feature settings between processors and motherboards
JP4002012B2 (ja) * 1998-01-08 2007-10-31 富士ゼロックス株式会社 複合機及びサーバ及び複合機・サーバシステム及びプログラム記録媒体
US6052739A (en) * 1998-03-26 2000-04-18 Sun Microsystems, Inc. Method and apparatus for object-oriented interrupt system
US6735770B1 (en) * 1998-04-27 2004-05-11 Sun Microsystems, Inc. Method and apparatus for high performance access to data in a message store
JP2000194651A (ja) * 1998-12-25 2000-07-14 Oki Electric Ind Co Ltd 集積回路
WO2001039140A1 (fr) 1999-11-25 2001-05-31 Fujitsu Limited Dispositif de securite et programme de securite de stockage sur support lisible par ordinateur
US20020133471A1 (en) * 2001-02-23 2002-09-19 Fetneh Eskandari Configuration enablement of franking system
JP4510332B2 (ja) * 2001-06-28 2010-07-21 ヤンマー株式会社 油圧式無段変速装置及び動力伝達装置
JP2003122697A (ja) * 2001-10-11 2003-04-25 Sony Corp コミュニケーションシステム、コミュニケーション方法、コミュニケーションプログラム、並びに情報処理装置
JP2003140798A (ja) * 2001-11-02 2003-05-16 Casio Comput Co Ltd 表示制御装置およびプログラム
US20030160992A1 (en) * 2002-02-28 2003-08-28 Weaver Jeffrey Scott Enabling printing features for authorized users
WO2003089084A1 (en) * 2002-04-19 2003-10-30 Walker Digital, Llc Managing features on a gaming device
EP1414233A1 (en) * 2002-05-08 2004-04-28 Broadcom Corporation System and method for configuring device features via programmable memory
US7046997B2 (en) * 2002-12-23 2006-05-16 Intel Corporation Trial upgrade capability for wireless handheld devices
US8135795B2 (en) * 2003-04-03 2012-03-13 International Business Machines Corporation Method to provide on-demand resource access
US7894348B2 (en) * 2003-07-21 2011-02-22 Qlogic, Corporation Method and system for congestion control in a fibre channel switch
US7222006B2 (en) * 2004-01-13 2007-05-22 General Motors Corporation Method for determination of pre-authorization engine operation time for a vehicle theft deterrent system
US7636795B2 (en) 2004-06-30 2009-12-22 Intel Corporation Configurable feature selection mechanism

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5023907A (en) * 1988-09-30 1991-06-11 Apollo Computer, Inc. Network license server
US6397268B1 (en) * 1996-10-01 2002-05-28 Compaq Information Technologies Group, L.P. Tracking PCI bus numbers that change during re-configuration
CN1433544A (zh) * 1999-12-09 2003-07-30 英特尔公司 在一个多线程处理器内停用时钟信号的方法和装置

Also Published As

Publication number Publication date
US20060004928A1 (en) 2006-01-05
WO2006005006A3 (en) 2006-04-13
DE112005001532B4 (de) 2010-05-20
TWI299451B (en) 2008-08-01
GB0621455D0 (en) 2006-12-13
GB2429810A (en) 2007-03-07
DE112005001532T5 (de) 2007-05-10
KR100870291B1 (ko) 2008-11-25
JP4806403B2 (ja) 2011-11-02
TW200608262A (en) 2006-03-01
CN1977228A (zh) 2007-06-06
JP2008502057A (ja) 2008-01-24
WO2006005006A2 (en) 2006-01-12
GB2429810B (en) 2007-11-28
US7636795B2 (en) 2009-12-22
KR20070024677A (ko) 2007-03-02

Similar Documents

Publication Publication Date Title
CN1977228B (zh) 可配置的特征选择机制
JP2008502057A5 (zh)
US10235097B2 (en) Area and performance optimized namespace sharing method in virtualized PCIE based SSD controller
US9026863B2 (en) Replacement of storage responsive to remaining life parameter
CN102567109B (zh) 中断分配方案
US8312292B2 (en) Input output access controller
US7200688B2 (en) System and method asynchronous DMA command completion notification by accessing register via attached processing unit to determine progress of DMA command
US9934165B2 (en) Apparatus for monitoring data access to internal memory device and internal memory device
CN104572517A (zh) 提供被请求数据的方法、控制器以及计算机系统
CN103477324A (zh) 逻辑核的动态映射
CN101369240A (zh) 用于在信息处理系统中管理存储错误的系统和方法
CN1983245A (zh) 用于配置信息处理系统集成电路的系统和方法
CN106201340B (zh) 一种存储数据的方法、存储设备、电子设备
US11137947B2 (en) Recognizing hard disk movement
US20180039544A1 (en) Resource access management component and method therefor
CN112470227B (zh) 一种数据块处理的方法及控制器
CN104636271A (zh) 访问命令/地址寄存器装置中存储的数据
TWI705394B (zh) 針對風控指令的處理方法、裝置及設備
CN112214447A (zh) 工作量证明运算芯片集群数据动态重构方法、系统和装置
CN109710187A (zh) NVMe SSD主控芯片的读命令加速方法、装置、计算机设备及存储介质
CN106970915A (zh) 一种业务系统数据迁移的处理方法及装置
TWI725434B (zh) 藉助於組態設定來進行動態節流控制之方法、具備計算機功能的主機、以及資料儲存裝置及其控制器
US10664402B2 (en) Read operation redirect
US7254726B2 (en) System and method for managing system events by creating virtual events in an information handling system
US20210366528A1 (en) Memory controller and a method for controlling access to a memory module

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
CF01 Termination of patent right due to non-payment of annual fee
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20110608

Termination date: 20190628