CN1797279A - 电源电压产生电路 - Google Patents

电源电压产生电路 Download PDF

Info

Publication number
CN1797279A
CN1797279A CNA2004100918895A CN200410091889A CN1797279A CN 1797279 A CN1797279 A CN 1797279A CN A2004100918895 A CNA2004100918895 A CN A2004100918895A CN 200410091889 A CN200410091889 A CN 200410091889A CN 1797279 A CN1797279 A CN 1797279A
Authority
CN
China
Prior art keywords
transistor
power supply
circuit
generating source
source voltage
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CNA2004100918895A
Other languages
English (en)
Other versions
CN100389373C (zh
Inventor
江武
黄永兆
李云
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Hongfujin Precision Industry Shenzhen Co Ltd
Hon Hai Precision Industry Co Ltd
Original Assignee
Hongfujin Precision Industry Shenzhen Co Ltd
Hon Hai Precision Industry Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hongfujin Precision Industry Shenzhen Co Ltd, Hon Hai Precision Industry Co Ltd filed Critical Hongfujin Precision Industry Shenzhen Co Ltd
Priority to CNB2004100918895A priority Critical patent/CN100389373C/zh
Priority to US11/300,699 priority patent/US7576600B2/en
Publication of CN1797279A publication Critical patent/CN1797279A/zh
Application granted granted Critical
Publication of CN100389373C publication Critical patent/CN100389373C/zh
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/32Means for saving power
    • G06F1/3203Power management, i.e. event-based initiation of a power-saving mode
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/263Arrangements for using multiple switchable power supplies, e.g. battery and AC

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Power Engineering (AREA)
  • Logic Circuits (AREA)
  • Control Of Electrical Variables (AREA)
  • Semiconductor Integrated Circuits (AREA)
  • Electronic Switches (AREA)

Abstract

一种电源电压产生电路,其包括一NMOS晶体管、一PMOS晶体管、一第一开关晶体管及一第二开关晶体管。其中NMOS晶体管与PMOS晶体管的漏极形成电源电压输出端,源极与电源相连,栅极分别耦合至第一开关晶体管与第二开关晶体管的集电极。第一开关晶体管、第二开关晶体管的基极与集电极经由电阻与电源相连,发射极经由电阻接地,此外,第一开关晶体管与第二开关晶体管的发射极还与一信号源相连。通过利用本发明,可以避免计算机等电子产品在从“休眠”状态进入正常工作状态时发生死机现象,并降低制造成本。

Description

电源电压产生电路
【技术领域】
本发明涉及一种电源电压产生电路,特别是涉及一种运用于计算机主板的电源电压产生电路。
【背景技术】
高级配置电源接口(Advanced Configuration and Power Interface,ACPI)允许用户通过用户设置使计算机进入“休眠”状态,以达到节能以及保护该计算机的目的。而用户又可以通过某些外设,例如串行接口总线(USB)设备“唤醒”计算机,执行相应操作。
当通过USB设备“唤醒”“休眠”计算机时,必须保证该“休眠”计算机的USB设备的供电电源存在。目前,在计算机处于“休眠”状态时,USB设备的电源信号利用5V_SB备用电源(5V_SB)通过5V_DUAL电源电压产生电路提供。在计算机“唤醒”过程中,主板上的5V系统电源(5V_SYS)、12V系统电源(12V_SYS)开启,通过5V_DUAL电源电压产生电路重新向USB设备输出5V_DUAL电源电压信号。因此,“休眠”计算机的“唤醒”过程,依照信号先后到达5V_DUAL电源电压产生电路的顺序,可分为三阶段,即为:只有5V_SB输出5V电压信号至5V_DUAL电源电压产生电路的第一阶段,5V_SYS与12_SYS分别输出的5V及12V电压信号到5V_DUAL电源电压产生电路的第二阶段,以及主板电源输出的P.OK信号到达5V_DUAL电源电压产生电路的第三阶段。
图1所示为现有技术中计算机主板5V_DUAL电源电压产生电路。其工作原理如下:在第一阶段,集成芯片IC1内的NMOS晶体管Q3截止,PMOS晶体管Q4导通,PMOS晶体管Q4漏极的5V电压输出至5V_DUAL电压信号输出端产生5V_DUAL电压信号;在第二阶段,集成芯片IC1内的NMOS晶体管Q3仍为截止,PMOS晶体管Q4仍为导通,通过PMOS晶体管Q4的漏极,5V_DUAL电压信号输出端持续产生5V_DUAL电压信号;在第三阶段,此时集成芯片IC1内的PMOS晶体管Q4截止,NMOS晶体管Q3导通,通过NMOS晶体管Q3的漏极,5V_DUAL电压信号输出端仍持续产生5V_DUAL电压信号。
详细分析图1所示的计算机主板电源电压产生电路,发现集成芯片IC1内的PMOS晶体管Q4与NMOS晶体管Q3的栅极均耦接至12V_SYS。在从第二阶段过渡至第三阶段,12V_SYS输出12V电压信号至集成芯片IC1,促使PMOS晶体管Q4在NMOS晶体管Q3导通之前即已快速截止。因此在5V_DUAL电压信号输出端输出5V_DUAL电压信号时出现一超出标准允许的压降,从而使计算机从休眠状态唤醒时存在死机现象。
所以,为降低现有技术中产生的电源电压信号存在的压降,避免计算机在“唤醒”时死机,同时减少制造电源电压产生电路的成本,特创作出本发明电源电压产生电路。
【发明内容】
本发明的主要目的在于提供一种电源电压产生电路,解决计算机等电子产品在从休眠状态“唤醒”时存在的死机问题。
本发明的目的是通过以下方案来实现的,本发明的电源电压产生电路包括:一NMOS晶体管、一PMOS晶体管、一第一开关晶体管、及一第二开关晶体管。其中,所述NMOS晶体管与PMOS晶体管的漏极相互连接形成一电源电压输出端。所述第一开关晶体管的基极经由一第一电阻与一第二备用电源端相连,集电极经一第二电阻与一第二系统电源端相连,发射极经由一第三电阻接地。所述第二开关晶体管的基极经由一第一电阻与第二备用电源端相连,集电极经由一第四电阻与一第一备用电源端相连,发射极经由一第五电阻接地。此外,所述第二开关晶体管及第一开关晶体管的发射极还与一信号源相连。NMOS晶体管的栅极接至第一开关晶体管的集电极,源极接至一第一系统电源端。PMOS晶体管的栅极接至第三开关晶体管的集电极,源极接至第一备用电源端。
本发明的优点在于:避免计算机等电子产品在从“休眠”状态进入正常工作状态时发生死机现象,并降低制造成本。
【附图说明】
图1是现有技术中计算机主板5V_DUAL电源电压产生电路。
图2是本发明电源电压产生电路。
图3是在同等条件下现有技术与本发明电源电压产生电路产生的5V_DUAL电压信号的仿真分析结果图。
【具体实施方式】
参照附图,以计算机主板5V_DUAL电源电压信号产生为例来说明本发明电源电压产生电路。在以下叙述中,仍依照第一备用电源(5V备用电源,5V_SB)、第一系统电源(5V系统电源,5V_SYS)、第二系统电源(12V系统电源,12V_SYS)输出的电压信号以及主板电源输出的P.OK信号到达本发明电源电压产生电路的时序,将“唤醒”“休眠”计算机的过程分为三阶段,即为:只有5V_SB输出5V电压信号至本发明电源电压产生电路的第一阶段,5V_SYS与12_SYS分别输出的5V及12V电压信号到本发明电源电压产生电路的第二阶段,以及P.OK信号到达本发明电源电压产生电路的第三阶段。
请参阅图2,是本发明的电源电压产生电路,其包括:一第一开关晶体管Q5、一第二开关晶体管Q6以及一集成芯片IC1。其中该第一开关晶体管Q5、第二开关晶体管Q6均为NPN型晶体管,该集成芯片IC1内集成有一NMOS晶体管Q3及一PMOS晶体管Q4。
第一开关晶体管Q5的基极经由一第一电阻R1耦合至一第二系统电源(1.8V备用电源端,1.8V_SB),集电极经由一第二电阻R2耦合至12V_SYS电源端,发射极耦合至P.OK信号输入端,此外,该发射极还经一第三电阻R3接地。
第二开关晶体管Q6的基极经由第一电阻R1耦合至1.8V_SB电源端,集电极经由一第四电阻R4耦合至5V_SB电源端,发射极耦合至P.OK信号输入端,此外,该发射极还经一第五电阻R5接地。
集成芯片IC1内的NMOS晶体管Q3的栅极耦合至第一开关晶体管Q5的集电极,源极耦合至5V_SYS电源端。
集成芯片IC1内的PMOS晶体管Q4的栅极耦合至第二开关晶体管Q6的集电极,源极耦合至5V_SB电源端。
NMOS晶体管Q3与PMOS晶体管Q4的漏极相互连接共同耦合至5V_DUAL电压信号输出端。
本发明的电源电压产生电路的工作原理为:在第一阶段,5V_SB电源和1.8V_SB电源分别向本发明电源电压产生电路输出5V电压和1.8V电压。第一开关晶体管Q5和第二开关晶体管Q6的基极发射极间电压为1.8V,第一开关晶体管Q5和第二开关晶体管Q6导通。集成芯片IC1内的PMOS晶体管Q4的栅极源极间电压为-5V,PMOS晶体管Q4导通,其漏极的5V电压输出至5V_DUAL电压信号输出端产生5V_DUAL电压信号。
在第二阶段,第一开关晶体管Q5、第二开关晶体管Q6仍为导通,集成芯片IC1内的NMOS晶体管Q3截止,PMOS晶体管Q4导通,PMOS晶体管Q4漏极的5V电压输出至5V_DUAL电压信号输出端产生5V_DUAL电压信号。
在第三阶段,由于高电平有效的P.OK信号进入本电路,第一开关晶体管Q5及第二开关晶体管Q6的发射极电势升高,第一开关晶体管Q5及第二开关晶体管Q6均为截止。从而促使集成芯片IC1内的PMOS晶体管Q4截止,NMOS晶体管Q3导通。NMOS晶体管Q3漏极的5V电压输出至5V_DUAL电压信号输出端产生5V_DUAL电压信号。
由于本发明电源电压产生电路的实施方式中,集成芯片IC1内的NMOS晶体管Q3与PMOS晶体管Q4的栅极分别耦合至12V_SYS与5V_SB,因此在从第二阶段过渡至第三阶段时,PMOS晶体管Q4截止的速度放缓,从而降低输出的5V_DUAL电压信号的下降值,使其位于标准允许范围之内。
请参阅图3,是在同等条件下现有技术与本发明电源电压产生电路产生5V_DUAL电压信号的仿真分析结果图。其中,图中横轴代表时间,纵轴代表电压,代码1表示现有技术的5V_DUAL电压信号输出波形,代码2表示本发明电源电压产生电路的5V_DUAL电压信号输出波形,D1与D2分别表示波形1与波形2在第二阶段过渡至第三阶段时存在的电压下降。从图中可以看出,波形1电压下降D1的幅度较大,超出输出5V_DUAL电压信号标准允许变化的范围:±5%*5V,因此导致计算机从休眠状态进入正常工作状态时,存在死机现象。而波形2电压下降D2的幅度较小,在输出5V_DUAL电压信号标准允许变化范围的内,从而消除了现有技术中可能带来的计算机死机现象。
上述实施方式虽以计算机主板5V_DUAL电源电压信号产生为例来说明本发明,然而,本领域的技术人员亦可通过变换电路所连接的电压源以及输入至电路的特殊信号,来达到在其它场合应用本发明的目的。

Claims (7)

1.一种电源电压产生电路,包括一NMOS晶体管(Q3)、一PMOS晶体管(Q4)、一第一开关晶体管(Q5)及及一第二开关晶体管(Q6),该NMOS晶体管(Q3)与PMOS晶体管(Q4)的漏极相互连接形成一电源电压输出端;该NMOS晶体管(Q3)的栅极接至该第一开关晶体管(Q5)的集电极,源极接至一第一系统电源端;该第一开关晶体管(Q5)及该第二开关晶体管(Q6)的基极经由一第一电阻(R1)与一第二备用电源端相连;其特征在于,该电路还包括:
该第一开关晶体管(Q5)的集电极经一第四电阻(R2)与一第二系统电源端相连,发射极经由一第五电阻(R3)接地;
该第二开关晶体管(Q6)之集电极经由一第四电阻(R4)与一第一备用电源端相连,其射极经由一第五电阻(R5)接地;
该第二开关晶体管(Q6)及该第一开关晶体管(Q5)的发射极还与一信号源相连;及
该PMOS晶体管(Q4)的栅极接至该第二开关晶体管(Q6)的集电极,源极接至该第一备用电源端。
2.如权利要求1所述的电源电压产生电路,其特征在于,所述第一系统电源可为5V系统电源。
3.如权利要求2所述的电源电压产生电路,其特征在于,所述第二系统电源可为12V系统电源。
4.如权利要求3所述的电源电压产生电路,其特征在于,所述第一备用电源可为5V备用电源。
5.如权利要求4所述的电源电压产生电路,其特征在于,所述第二备用电源可为1.8V备用电源。
6.如权利要求1所述的电源电压产生电路,其特征在于,所述信号源可为一P.OK信号源。
7.如权利要求1所述的电源电压产生电路,其特征在于,所述第一开关晶体管(Q5)、第二开关晶体管(Q6)、第三开关晶体管(Q7)均为NPN型晶体管。
CNB2004100918895A 2004-12-25 2004-12-25 电源电压产生电路 Expired - Fee Related CN100389373C (zh)

Priority Applications (2)

Application Number Priority Date Filing Date Title
CNB2004100918895A CN100389373C (zh) 2004-12-25 2004-12-25 电源电压产生电路
US11/300,699 US7576600B2 (en) 2004-12-25 2005-12-15 Supply voltage switching circuit

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CNB2004100918895A CN100389373C (zh) 2004-12-25 2004-12-25 电源电压产生电路

Publications (2)

Publication Number Publication Date
CN1797279A true CN1797279A (zh) 2006-07-05
CN100389373C CN100389373C (zh) 2008-05-21

Family

ID=36611197

Family Applications (1)

Application Number Title Priority Date Filing Date
CNB2004100918895A Expired - Fee Related CN100389373C (zh) 2004-12-25 2004-12-25 电源电压产生电路

Country Status (2)

Country Link
US (1) US7576600B2 (zh)
CN (1) CN100389373C (zh)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101482842B (zh) * 2008-01-09 2011-11-30 鸿富锦精密工业(深圳)有限公司 电脑开/关机测试装置
CN101777837B (zh) * 2009-01-13 2012-08-08 旭丽电子(广州)有限公司 箝制电路及包含此箝制电路的电源供应器
TWI398758B (zh) * 2009-01-14 2013-06-11 Lite On Electronics Guangzhou 智慧型箝制電路及包含此箝制電路的電源供應器

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8519773B2 (en) * 2011-06-17 2013-08-27 Texas Instruments Incorporated Power switch with one-shot discharge and increased switching speed
CN105739664B (zh) * 2014-12-12 2018-10-12 鸿富锦精密工业(武汉)有限公司 电子设备供电切换系统

Family Cites Families (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4694430A (en) * 1985-03-21 1987-09-15 Sprague Electric Company Logic controlled switch to alternate voltage sources
JPH0748652B2 (ja) * 1987-07-23 1995-05-24 三菱電機株式会社 半導体回路装置の入力保護装置
CN1051483A (zh) * 1989-11-07 1991-05-22 哈尔滨市祖国中西医结合疑难病研究所 梨膏糖的制造方法
US5457414A (en) * 1992-12-22 1995-10-10 At&T Ipm Corp. Power supply loss sensor
KR0124048B1 (ko) * 1994-06-25 1997-11-25 김광호 반도체 집적장치의 전원전압 변환회로
US5517153A (en) 1995-06-07 1996-05-14 Sgs-Thomson Microelectronics, Inc. Power supply isolation and switching circuit
JP2003168290A (ja) * 2001-11-29 2003-06-13 Fujitsu Ltd 電源回路及び半導体装置
US6753708B2 (en) * 2002-06-13 2004-06-22 Hewlett-Packard Development Company, L.P. Driver circuit connected to pulse shaping circuitry and method of operating same
US7215043B2 (en) * 2003-12-30 2007-05-08 Ememory Technology Inc. Power supply voltage switch circuit

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101482842B (zh) * 2008-01-09 2011-11-30 鸿富锦精密工业(深圳)有限公司 电脑开/关机测试装置
CN101777837B (zh) * 2009-01-13 2012-08-08 旭丽电子(广州)有限公司 箝制电路及包含此箝制电路的电源供应器
TWI398758B (zh) * 2009-01-14 2013-06-11 Lite On Electronics Guangzhou 智慧型箝制電路及包含此箝制電路的電源供應器

Also Published As

Publication number Publication date
US20060139829A1 (en) 2006-06-29
CN100389373C (zh) 2008-05-21
US7576600B2 (en) 2009-08-18

Similar Documents

Publication Publication Date Title
CN100377037C (zh) 内存电压信号产生电路
CN100412754C (zh) 电源电压产生电路
CN105988495A (zh) 一种ldo过冲保护电路
US7992025B2 (en) Power control circuit
CN112485654A (zh) 一种芯片端口状态检测电路、芯片及通信终端
US5640115A (en) Self-enabling latch
CN1797279A (zh) 电源电压产生电路
CN112202432B (zh) 一种低功耗按键和外部中断兼容唤醒电路及其控制方法
US9209808B2 (en) Asymmetrical bus keeper
CN107707248A (zh) 同或门电路、调节方法及异或门电路
CN2638140Y (zh) 可提供扩展usb接口的计算机外部设备
CN201194077Y (zh) 双电源回路切换装置
CN1797950A (zh) 信号产生电路
CN113708602A (zh) 一种pg信号处理电路及电源装置
CN207603610U (zh) 同或门电路及异或门电路
CN1615587A (zh) 集成电路和电池供电的电子设备
CN102213994A (zh) 主板节能电路
CN219164463U (zh) 一种单输入端的马达驱动电路
CN203311824U (zh) 一种一体机云终端
CN216772370U (zh) 一种支持睡眠功能的内存供电切换电路及终端设备
CN100544209C (zh) 逻辑状态控制电路
CN210428387U (zh) 电脑一体机
CN221281432U (zh) 一种低功耗电源遥控器控制电路
CN213518246U (zh) 一种控制pcie板卡上电时序的结构
CN221056922U (zh) 一种网络远程开机的硬件系统

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
C19 Lapse of patent right due to non-payment of the annual fee
CF01 Termination of patent right due to non-payment of annual fee