CN1790730A - 电致发光元件及其形成方法 - Google Patents
电致发光元件及其形成方法 Download PDFInfo
- Publication number
- CN1790730A CN1790730A CNA2005101202995A CN200510120299A CN1790730A CN 1790730 A CN1790730 A CN 1790730A CN A2005101202995 A CNA2005101202995 A CN A2005101202995A CN 200510120299 A CN200510120299 A CN 200510120299A CN 1790730 A CN1790730 A CN 1790730A
- Authority
- CN
- China
- Prior art keywords
- layer
- region
- conductive layer
- forming
- conductive
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 238000000034 method Methods 0.000 title claims description 22
- 238000005401 electroluminescence Methods 0.000 title abstract description 5
- 239000003990 capacitor Substances 0.000 claims abstract description 117
- 239000000758 substrate Substances 0.000 claims abstract description 48
- 239000004065 semiconductor Substances 0.000 claims abstract description 44
- 239000010410 layer Substances 0.000 claims description 516
- 229910052581 Si3N4 Inorganic materials 0.000 claims description 70
- HQVNEWCFYHHQES-UHFFFAOYSA-N silicon nitride Chemical compound N12[Si]34N5[Si]62N3[Si]51N64 HQVNEWCFYHHQES-UHFFFAOYSA-N 0.000 claims description 58
- 239000012044 organic layer Substances 0.000 claims description 50
- 239000011229 interlayer Substances 0.000 claims description 42
- 238000002161 passivation Methods 0.000 claims description 41
- 238000005253 cladding Methods 0.000 claims description 29
- 239000000463 material Substances 0.000 claims description 21
- AMGQUBHHOARCQH-UHFFFAOYSA-N indium;oxotin Chemical compound [In].[Sn]=O AMGQUBHHOARCQH-UHFFFAOYSA-N 0.000 claims description 20
- 229910021420 polycrystalline silicon Inorganic materials 0.000 claims description 17
- 229920005591 polysilicon Polymers 0.000 claims description 17
- -1 silicon nitride compound Chemical class 0.000 claims description 12
- 239000011241 protective layer Substances 0.000 claims description 7
- 239000011247 coating layer Substances 0.000 claims description 3
- 239000011368 organic material Substances 0.000 claims description 3
- 229910017464 nitrogen compound Inorganic materials 0.000 claims description 2
- UMVBXBACMIOFDO-UHFFFAOYSA-N [N].[Si] Chemical compound [N].[Si] UMVBXBACMIOFDO-UHFFFAOYSA-N 0.000 claims 1
- 229910052751 metal Inorganic materials 0.000 description 87
- 239000002184 metal Substances 0.000 description 87
- 238000010586 diagram Methods 0.000 description 19
- 230000015572 biosynthetic process Effects 0.000 description 4
- 229910004205 SiNX Inorganic materials 0.000 description 2
- 238000005562 fading Methods 0.000 description 2
- 239000011521 glass Substances 0.000 description 2
- 229920000642 polymer Polymers 0.000 description 2
- 239000010409 thin film Substances 0.000 description 2
- 229920001621 AMOLED Polymers 0.000 description 1
- 230000003247 decreasing effect Effects 0.000 description 1
- 230000008021 deposition Effects 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
- 238000000059 patterning Methods 0.000 description 1
- 229910052710 silicon Inorganic materials 0.000 description 1
- 239000010703 silicon Substances 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10K—ORGANIC ELECTRIC SOLID-STATE DEVICES
- H10K59/00—Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
- H10K59/10—OLED displays
- H10K59/12—Active-matrix OLED [AMOLED] displays
- H10K59/121—Active-matrix OLED [AMOLED] displays characterised by the geometry or disposition of pixel elements
- H10K59/1216—Active-matrix OLED [AMOLED] displays characterised by the geometry or disposition of pixel elements the pixel elements being capacitors
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L27/00—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
- H01L27/02—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
- H01L27/12—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L27/00—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
- H01L27/02—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
- H01L27/12—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
- H01L27/13—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body combined with thin-film or thick-film passive components
Landscapes
- Physics & Mathematics (AREA)
- Geometry (AREA)
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Electroluminescent Light Sources (AREA)
- Devices For Indicating Variable Information By Combining Individual Elements (AREA)
- Thin Film Transistor (AREA)
Abstract
一种电致发光元件(electroluminescence device;EL device)及其形成方法,电致发光元件包括一基板以及形成于该基板内的多个像素,每一像素包括一第一区域以及第二区域。第一区域包括至少一第一电容与第二电容,第一电容包括一第一导电层、位于该第一导电层上的第一介电层以及位于该第一介电层上的第二导电层,第二电容包括该第二导电层、位于该第二导电层上的第二介电层以及位于该第二介电层上的第三导电层。第二区域包括一形成于该基板上的第一半导体层、位于该第一半导体层上的第一栅极氧化层以及位于该第一栅极氧化层上的第四导电层。根据本发明,可大幅提升储存电容值而不会降低开口率。
Description
技术领域
本发明涉及一种电致发光元件(electroluminescence device;EL device),且特别是有关于一种电致发光元件的储存电容以及形成该电容的方法。
背景技术
电致发光元件为一种利用电致发光的现象放射光线的元件,电致发光元件通常包括薄膜晶体管(TFT)以及发光二极管(LED),每一发光二极管更包括一发光层,假若该发光层包含有机发光材质,则称该元件为有机电致发光元件,当电流通过发光二极管元件的阴极与阳极时,光线由该发光层放射出来。
一般而言,有源矩阵式有机发光二极管(organic light emitting diode;OLED)元件或聚合物发光二极管(polymer light emitting diode)元件(无论是电压驱动或是电流驱动)皆包括一像素阵列,其中,每一像素包括一组子像素,每一子像素更包括一开关晶体管、一驱动晶体管以及一储存电容,假若充电条件许可,理想中可设计一极大的储存电容以避免因串音(crosstalk)或馈通(feedthrough)效应所造成的灰阶淡化(fading),对于底部放射的像素,有较大电容值的储存电容会造成较小的开口率(aperture ratio),在有机发光二极管像素中,其内的薄膜晶体管、扫描线、数据线与电源线也会降低开口率,因此,须有一电容可在一有限面积内有一较高的电容值。
发明内容
本发明的实施例提供一种电致发光元件(electroluminescence device;ELdevice),包括一基板以及形成于该基板内的多个像素,每一像素形成于一个别的像素区域内,每一像素区域至少包括一第一区域以及第二区域。每一像素于第一区域内包括至少一第一电容与第二电容,第一电容包括一第一导电层、位于该第一导电层上的第一介电层以及位于该第一介电层上的第二导电层,第二电容包括该第二导电层、位于该第二导电层上的第二介电层以及位于该第二介电层上的第三导电层。第二区域包括一形成于该基板上的第一半导体层、位于该第一半导体层上的第一栅极氧化层以及位于该第一栅极氧化层上的第四导电层。
本发明的实施例亦提供一种电致发光元件(electroluminescence device;EL device),包括一基板以及形成于该基板内的多个像素,每一像素形成于一个别的像素区域内,每一像素区域至少包括一第一区域以及第二区域。每一像素于第一区域内包括至少一第一电容、第二电容、第三电容与第四电容,第一电容包括一形成于该基板上的第一半导体层、位于该第一半导体层上的第一栅极氧化层以及位于该第一栅极氧化层上的第一导电层,第二电容包括该第一导电层、位于该第一导电层上的第一层间介电层(inter layer dielectric;ILD)以及位于该第一层间介电层上的第二导电层,第三电容于该第一区域内包括该第二导电层、位于该第二导电层上的硅氮化合物的护层(passivationlayer)以及位于该硅氮化合物的护层上的第三导电层,第四电容于该第一区域内包括该第三导电层、位于该第三导电层上的第一介电层以及位于该第一介电层上的第四导电层。第二区域包括一晶体管,该晶体管包括形成于该基板上的第二半导体层、位于该第二半导体层上的第二栅极氧化层以及位于该第二栅极氧化层上的第五导电层。
本发明的实施例还提供一种电致发光元件(electroluminescence device;EL device),包括一基板以及形成于该基板上的多个像素,每一像素形成于一个别的像素区域内,每一像素区域至少包括一第一区域以及第二区域,每一像素包括一第一区域以及第二区域上的半导体层、位于该第一区域以及第二区域上的栅极氧化层、位于该第一区域以及第二区域上的第一导电层、一层间介电层、一铟锡氧化物(indium tin oxide;ITO)层、一硅氮化合物的护层、一第二导电层、一硅氮化合物的包覆层、一有机物层以及一第三导电层,层间介电层位于该第一区域以及第二区域上的该第一导电层上,铟锡氧化物(indium tin oxide;ITO)层位于该第一区域上的层间介电层上,硅氮化合物的护层位于第一区域上的铟锡氧化物上以及第二区域上的层间介电层上,第二导电层位于该第一区域以及第二区域上的硅氮化合物的护层上,其中,该第二区域上的第二导电层透过一位于硅氮化合物的护层与栅极氧化层内的介层孔(via hole)提供对第二区域上的半导体层的接触,硅氮化合物的包覆层位于该第一区域以及第二区域上的第二导电层上,有机物层位于该第一区域以及第二区域上的硅氮化合物的包覆层上,第三导电层位于该第一区域以及第二区域上的有机物层上,其中,第一区域上的半导体层、栅极氧化层与第一导电层形成一第一电容,第一区域上的第一导电层、层间介电层与铟锡氧化物层形成一第二电容,第一区域上的铟锡氧化物层、硅氮化合物的护层与第二导电层形成一第三电容,第一区域上的第二导电层、硅氮化合物的包覆层、有机物层与第三导电层形成一第四电容,第二区域上的半导体层、栅极氧化层、第一导电层形成一晶体管。
本发明的实施例尚提供一种形成电致发光元件(electroluminescencedevice;EL device)像素的方法,包括提供一基板、定义一电容的第一区域与一该基板上的晶体管的第二区域、于该第一区域上形成第一导电层、于该第一区域上的该第一导电层上形成第一介电层、于该第一区域上的该第一介电层上形成第二导电层、于该第一区域上的该第二导电层上形成第二介电层、于该第一区域上的该第二介电层上形成第三导电层、于该第二区域上形成一半导体层、于该第二区域上形成一栅极氧化层以及于该第二区域上的该栅极氧化层上形成第四导电层,其中,位于该第一区域上的第一导电层连接至一电源供应电压,且其中,第一区域上的第一导电层、第一介电层与第二导电层形成一第一电容,第一区域上的第二导电层、第二介电层与第三导电层形成一第二电容,第二区域上的半导体层、栅极氧化层与第四导电层形成一晶体管。
本发明的实施例另提供一种形成电致发光元件(electroluminescencedevice;EL device)像素的方法,包括提供一基板以及于该基板上形成多个位于各别像素区域中的像素,每一像素区域包括至少一第一区域及第二区域;形成每一像素包括于该第一区域及第二区域上形成一半导体层、于该第一区域及第二区域上形成一栅极氧化层;于该第一区域及第二区域上形成第一导电层;于该第一区域及第二区域上的该第一导电层上形成层间介电层;于该第一区域上的该层间介电层上形成铟锡氧化物层;于该第一区域上的该铟锡氧化物层上与第二区域上的层间介电层上形成硅氮化合物的护层;于该第一区域及第二区域上的硅氮化合物的护层上形成第二导电层,其中,该第二区域上的第二导电层透过一位于硅氮化合物的护层与栅极氧化层内的介层孔(via hole)提供对第二区域上的第一导电层的接触;于该第一区域上形成一有机层;以及于该第一区域上的有机层上形成一第三导电层,其中,第一区域上的半导体层、栅极氧化层与第一导电层形成一第一电容,第一区域上的第一导电层、层间介电层与铟锡氧化物层形成一第二电容,第一区域上的铟锡氧化物层、硅氮化合物的护层与第二导电层形成一第三电容,第一区域上的第二导电层、有机层与第三导电层形成一第四电容,而第二区域上的半导体层、栅极氧化层、第一导电层形成一晶体管。
为让本发明的上述和其它目的、特征、和优点能更明显易懂,下文特举出优选实施例,并配合附图,作详细说明如下。
附图说明
图1显示依据本发明一实施例的电致发光元件像素的电路图;
图2为依据本发明第一实施例的部分像素的截面图;
图3为依据本发明第二实施例的电致发光元件像素的电路图;
图4为依据本发明第三实施例的电致发光元件像素的电路图;
图5为依据本发明第四实施例的电致发光元件像素的电路图;
图6为依据本发明第五实施例的电致发光元件像素的电路图;
图7为依据本发明第六实施例的电致发光元件像素的电路图;
图8为依据本发明第七实施例的电致发光元件像素的电路图;
图9为依据本发明第八实施例的电致发光元件像素的电路图;
图10为依据本发明实施例的电致发光元件像素的电路图;
图11为图10的像素的电路图,更显示部分像素的截面图。
附图标记说明
100~像素;102、104与106~金属氧化物半导体晶体管;108~电容;110~有机发光二极管;112~电容;200~基板;202B~掺杂的多晶硅;204~栅极氧化层;206A、206B~第一金属图案;208~介电层;210A~第二金属图案;212~硅氮化合物护层;214A、214C~铟锡氧化物图案;216~硅氮化合物包覆层;218~有机物层;220~第三导电层。
具体实施方式
一电致发光元件可包括一形成于基板(如:玻璃)上的像素阵列,图1显示依据本发明一实施例的像素100的电路图,像素100包括三个金属氧化物半导体晶体管102、104与106、一个电容108以及一有机发光二极管(OLED)110,于实施例中,晶体管102为一P型金属氧化物半导体晶体管,而晶体管104与106为N型金属氧化物半导体晶体管,晶体管102、104与106皆有一栅极、一源极与一漏极,需了解的是金属氧化物半导体晶体管结构通常为对称的,因此于此处与后续的叙述中的金属氧化物半导体晶体管的源/漏极可以对调,而不会影响到本发明的应用或者范围。
晶体管102的栅极耦接至晶体管106的源极,晶体管102的源极耦接至一电源供应电压VDD,晶体管102的漏极耦接至有机发光二极管110以对其驱动,晶体管104与106的栅极耦接至一扫描线,晶体管106的漏极耦接至晶体管104的源极,而晶体管104的漏极耦接至一数据线以接收数据,电容108耦接于晶体管102的栅极与源极之间,有机发光二极管110有一阳极耦接至晶体管102的漏极,并有一阴极耦接至电源供应电压VSS,VSS可为接地,操作时,当晶体管104与106关闭时,电容108保持住其电荷,以维持晶体管102的栅极与源极之间用以驱动有机发光二极管110的电压。
晶体管100更包括一耦接于晶体管102的栅极与有机发光二极管110的阴极之间的电容112,因此,当晶体管104与106关闭时,电容108与112保持住其电荷,以维持晶体管102的栅极电压,此状况中,电容108与112相互并联耦接,并可视为像素100的一储存电容,其电容值等于电容108与112的电容值的加总。
一方面,电容112可与电容108形成于基板的同一区域中,因此,像素100的储存电容不需增加芯片面积便可提升电容值,另一方面,电容112可与像素100的有机发光二极管110及其它部分同时形成,而不需要增加额外的掩模。
图2显示依据本发明的第一实施例的像素的部分截面图,图中仅显示部分的有机发光二极管110、部分的晶体管102、部分的电容108与112,为了简化图示,晶体管104与106未显示于图2中。
请参照图2,像素100形成于玻璃基板200上,电容108与112形成于基板200的区域A上,晶体管102形成于基板200的区域B上,且部分有机发光二极管110形成于基板200的区域C上。
请参照图2,一多晶硅层经过掺杂与图案化后,于基板200的区域B上形成一掺杂的多晶硅202B与本质的多晶硅,一栅极氧化层形成于所有的区域A、B与C上,一第一金属层沉积于栅极氧化层204上,并经过图案化以分别于区域A与B上形成第一金属图案206A与206B,一层间介电层形成于该第一金属图案206A与206B上,一第二金属层沉积于层间介电层208上,并经过图案化以于区域A形成第二金属图案210A,以及于区域B与C上形成第二金属图案210B,其中,第二金属图案210B透过层间介电层208与栅极氧化层204内的介层孔接触多晶硅图案202B,一硅氮化合物护层212形成于层间介电层208与第二金属图案210A与210B之上,一铟锡氧化物层形成于硅氮化合物护层212上,并经过图案化以于基板200的区域C上形成铟锡氧化物图案214C,其中,铟锡氧化物图案214C透过硅氮化合物护层212内的介层孔接触第二金属图案210B,一硅氮化合物包覆层216沉积于硅氮化合物护层212与铟锡氧化物图案214C之上,一有机物层218沉积于所有区域A、B与C,硅氮化合物包覆层216经过图案化,使得区域A上硅氮化合物护层212的一部分露出,因此,有机物218亦形成于区域A上的硅氮化合物护层212上,一第三金属层形成于有机物层218之上。
在区域A上,第一金属图案206A、层间介电层208与第二金属图案210A共同形成电容108,第二金属图案210A、硅氮化合物护层212、有机物层218与第三金属层220共同形成电容112,在区域B上,多晶硅图案202B作为晶体管102的源极与漏极,而第一金属图案206B作为晶体管102的栅极,在区域C上,铟锡氧化物图案214C、硅氮化合物包覆层216、有机物层218与第三金属层220共同形成有机发光二极管110的一部分,同时,第一金属图案206A耦接至电源供应电压VDD,第二金属图案210A耦接至晶体管102的栅极,亦即第一金属图案206B,且第三金属层220耦接至VSS。
如图2所示,电容108与112形成于基板200的相同区域(区域A)上,因此,像素100的储存电容不需增加面积便可提升电容值,也因此不会降低开口率,此外,本领域内的技术人员当知不需增加额外的掩模来形成电容108与112,举例而言,第一金属图案206A可以形成第一金属图案206B所需的既有掩模形成,第二金属图案210A可以形成第二金属图案210B所需的既有掩模形成。
图2中,铟锡氧化物图案214C形成于第二金属图案210B之上,然而,铟锡氧化物图案214C亦可在第二金属层沉积并形成第二金属图案210A与210B之前进行沉积与图案化,相同地,硅氮化合物护层212亦可在第二金属层沉积并形成第二金属图案210A与210B之前进行沉积。
需了解的是,图1与2所示的像素组态仅为范例,本发明可适用于任何电致发光元件,举例而言,依据本发明的像素可包括形成于一基板的相同区域的多个电容(如:108与112)以及一或多个晶体管,但不包括有机发光二极管。
再者,于图2中,电容108包括第一金属图案206A、层间介电层208以及第二金属图案210A,电容112包括第二金属图案210A、硅氮化合物护层212、有机物层218以及第三金属层220,然而,需了解的是用以形成像素100的其它材质层亦可用于形成电容108与112。
举例而言,如图3所示的依据本发明第二实施例的像素100的电路图以及电容108与112的截面图,有机物层218可从区域A中移除,因此,电容112包括第二金属图案210A、硅氮化合物护层212以及第三金属层220,而电容108包括第一金属图案206A、层间介电层208以及第二金属图案210A,此外,第一金属图案206A耦接至电源供应电压VDD,第二金属图案210A耦接至晶体管102的栅极,亦即第一金属图案206B,且第三金属层220耦接至VSS。
如图4所示,其为依据本发明的第三实施例的像素100电路图以及电容108与112的截面图,硅氮化合物包覆层216以及有机物层218可形成于区域A上,铟锡氧化物层可经图案化后,于区域A上形成铟锡氧化物图案214A,而第一金属层206A并非于第一金属层沉积与图案化时形成,因此,电容108包括第二金属图案210A、硅氮化合物护层212与铟锡氧化物图案214A,电容112包括铟锡氧化物图案214A、硅氮化合物包覆层216、有机物218与第三金属层220,此外,二金属图案210A耦接至电源供应电压VDD,铟锡氧化物图案214A耦接至晶体管102的栅极,亦即第一金属图案206B,且第三金属层220耦接至VSS。
图5显示依据本发明第四实施例的像素100电路图以及电容108与112的截面图,如图5所示,电容108包括第二金属图案210A、硅氮化合物护层212与铟锡氧化物图案214A,电容112包括铟锡氧化物图案214A、硅氮化合物包覆层216与第三金属层220,此外,第二金属图案210A耦接至电源供应电压VDD,铟锡氧化物图案214A耦接至晶体管102的栅极,亦即第一金属图案206B,且第三金属层220耦接至VSS。
图6显示依据本发明第五实施例的像素100电路图以及电容108与112的截面图,其中,铟锡氧化物层于第二金属层沉积之前进行沉积,如图6所示,电容108包括第一金属图案206A、层间介电层208以及铟锡氧化物图案214A,电容112包括铟锡氧化物图案214A、硅氮化合物护层212、硅氮化合物包覆层216、有机物218与第三金属层220,此外,第二金属图案210A耦接至电源供应电压VDD,铟锡氧化物图案214A耦接至晶体管102的栅极,亦即第一金属图案206B,且第三金属层220耦接至VSS。
图7显示依据本发明第五实施例的像素100电路图以及电容108与112的截面图,其中,铟锡氧化物层于第二金属层沉积之前进行沉积,如图7所示,电容108包括第一金属图案206A、层间介电层208以及铟锡氧化物图案214A,电容112包括铟锡氧化物图案214A、硅氮化合物护层212、硅氮化合物包覆层216与第三金属层220,此外,第一金属图案206A耦接至电源供应电压VDD,铟锡氧化物图案214A耦接至晶体管102的栅极,亦即第一金属图案206B,且第三金属层220耦接至VSS。
第8显示依据本发明第七实施例的像素100电路图以及电容108与112的截面图,其中,掺杂的多晶硅层亦于基板200的区域A上经过图案化以形成多晶硅图案202A,因此,电容108包括多晶硅图案202A、氧化层204、层间介电层208以及铟锡氧化物图案214A,电容112包括铟锡氧化物图案214A、硅氮化合物包覆层216、有机物218与第三金属层220,此外,多晶硅图案202A耦接至电源供应电压VDD,铟锡氧化物图案214A耦接至晶体管102的栅极,亦即第一金属图案206B,且第三金属层220耦接至VSS。
再者,图9显示依据本发明第八实施例的像素100电路图以及电容108与112的截面图,如图9所示,电容108包括掺杂的多晶硅图案202A、氧化层204、层间介电层208以及第二金属图案210A,电容112包括第二金属图案210A、硅氮化合物护层212、有机物218与第三金属层220,多晶硅图案202A耦接至电源供应电压VDD,第二金属图案210A耦接至晶体管102的栅极,亦即第一金属图案206B,且第三金属层220耦接至VSS。
电容108与112的截面图与像素100的电路图于图3至9中,而上面叙述仅讨论电容108与112的结构,像素100的电路的其它部分已参照图1作过描述,此处便不再赘述。
依据本发明的其它实施例,超过两个电容可形成于基板200的相同区域(区域A)上,且互相并联连接,四个电容的范例显示于图10与11,其中,图10为具有四个电容的像素100的电路示意图,而图11更显示形成于基板200的区域A上的四个电容的截面图,如图10所示,除了电容108与112,还有两个电容114与116亦耦接于晶体管102的栅极与源极的间,电路图的其它部分与图1所示的相同,因此未近一步描述于此,因此,像素100的储存电容等于电容108、112、114与116的加总,请参照图11,电容108包括掺杂的多晶硅图案202A、氧化层204以及第一金属图案206A,电容114包括第一金属图案206A、层间介电层208与铟锡氧化物图案214A,电容116包括铟锡氧化物图案214A、硅氮化合物护层212与第二金属图案210A,电容112包括第二金属图案210A、硅氮化合物包覆层216、有机物218与第三金属层220,此外,多晶硅图案202A与铟锡氧化物图案214A耦接至电源供应电压VDD,第一金属图案206A与第二金属图案210A耦接至晶体管102的栅极,亦即第一金属图案206B,且第三金属层220耦接至Vss
本领域技术人员当知电容108、112、114与116的形成仅需要像素100形成所需的既有掩模,而不需要有其余更多的掩模,举例而言,掺杂的多晶硅图案202A可于掺杂的多晶硅图案202B形成的同时一并形成,第一金属图案206A可于第一金属图案206B形成的同时一并形成,铟锡氧化物图案214A可于铟锡氧化物图案214B形成的同时一并形成,此外,由于电容108、112、114与116形成于基板200的区域A上,像素100的储存电容的面积并不需增加,因此,开口率便不会降低,而储存电容值可大幅提升。
虽然本发明已以优选实施例揭露如上,然其并非用以限定本发明,任何本领域内的技术人员,在不脱离本发明的精神和范围内,当可作些许的更动与润饰,因此本发明的保护范围以所附的权利要求所界定者为准。
Claims (43)
1.一种电致发光元件,包括:
一基板;以及
多个像素,形成于该基板内,每一像素位于一各别的像素区域内,每一像素区域至少包括一第一区域以及第二区域,每一像素包括:
至少一第一电容与第二电容于该第一区域内,该第一电容包括一第一导电层、位于该第一导电层上的第一介电层以及位于该第一介电层上的第二导电层,而第二电容包括该第二导电层、位于该第二导电层上的第二介电层以及位于该第二介电层上的第三导电层;以及
形成于该基板上第二区域内的第一半导体层、位于该第一半导体层上的第一栅极氧化层以及位于该第一栅极氧化层上的第四导电层。
2.如权利要求1所述的电致发光元件,其中,该第一导电层与第四导电层包括相同的材质并于同时提供。
3.如权利要求1所述的电致发光元件,其中,该第一导电层与该第一半导体层包括相同的材质并于同时提供。
4.如权利要求1所述的电致发光元件,其中,每一像素更包括一位于第二区域内的第七导电层以提供对该第一半导体层的接触,该第七导电层包括与该第一导电层相同的材质并于同时提供。
5.如权利要求1所述的电致发光元件,其中,该第一介电层包括一层间介电层或硅氮化合物护层。
6.如权利要求1所述的电致发光元件,其中,该第一介电层包括一第二栅极氧化层与一形成于该第二栅极氧化层上的层间介电层,该第二栅极氧化层包括与该第一栅极氧化层相同的材质并于同时提供。
7.如权利要求1所述的电致发光元件,其中,每一像素更包括一位于第二区域内的第七导电层以提供对该第一半导体层的接触,该第七导电层包括与该第二导电层相同的材质并于同时提供。
8.如权利要求1所述的电致发光元件,其中,该第二介电层包括一层间介电层或硅氮化合物护层。
9.如权利要求1所述的电致发光元件,其中,该第二介电层包括形成于该硅氮化合物护层上的硅氮化合物包覆层。
10.如权利要求1所述的电致发光元件,其中,该第二介电层包括一硅氮化合物包覆层。
11.如权利要求1所述的电致发光元件,其中,每一像素区域更包括一第三区域,且每一像素更包括第五导电层、一位于该第五导电层的第一有机层以及该第一有机层上的第六导电层。
12.如权利要求11所述的电致发光元件,其中,该第三导电层与第六导电层包括相同的材质并于同时提供。
13.如权利要求11所述的电致发光元件,其中,该第二导电层与该第五半导体层皆包括铟锡氧化物并于同时提供。
14.如权利要求11所述的电致发光元件,其中,该第二介电层包括一硅氮化合物护层以及形成于该硅氮化合物护层上的第二有机层,该第二有机层包括与该第一有机层相同的材质并于同时提供。
15.如权利要求11所述的电致发光元件,其中,该第二介电层包括一硅氮化合物包覆层以及形成于该硅氮化合物包覆层上的第二有机层,该第二有机层包括与该第一有机层相同的材质并于同时提供。
16.如权利要求11所述的电致发光元件,其中,该第二介电层包括一硅氮化合物护层、形成于该硅氮化合物护层上的硅氮化合物包覆层以及形成于该硅氮化合物包覆层上的第二有机层,该第二有机层包括与该第一有机层相同的材质并于同时提供。
17.一种电致发光元件,包括:
一基板;以及
多个像素,形成于该基板内,每一像素位于一各别的像素区域内,每一像素区域至少包括一第一区域以及第二区域,每一像素包括:
一第一电容于该第一区域内,该第一电容包括形成于该基板上的第一半导体层、位于该第一半导体层上的第一栅极氧化层以及位于该第一栅极氧化层上的第一导电层;
一第二电容于该第一区域内,该第二电容包括该第一导电层、位于该第一导电层上的第一层间介电层以及位于该第一层间介电层上的第二导电层;
一第三电容于该第一区域内,该第三电容包括该第二导电层、位于该第二导电层上的硅氮化合物的护层以及位于该硅氮化合物的护层上的第三导电层;
一第四电容于该第一区域内,该第四电容包括该第三导电层、位于该第三导电层上的第一介电层以及位于该第一介电层上的第四导电层;以及
一晶体管于该第二区域内,该晶体管包括形成于该基板上的第二半导体层、位于该第二半导体层上的第二栅极氧化层以及位于该第二栅极氧化层上的第五导电层。
18.如权利要求17所述的电致发光元件,其中,该第一半导体层与第二半导体层包括相同的材质并于同时提供。
19.如权利要求17所述的电致发光元件,其中,该第一栅极氧化层与该第二栅极氧化层包括相同的材质并于同时提供。
20.如权利要求17所述的电致发光元件,其中,该第一导电层与第五导电层包括相同的材质并于同时提供。
21.如权利要求17所述的电致发光元件,其中,每一像素区域更包括一第三区域,且每一像素于该第三区域内更包括一有机发光二极管,该有机发光二极管包括一基板上的第六导电层、一第六导电层上的第二介电层以及一第二介电层上的第七导电层。
22.如权利要求21所述的电致发光元件,其中,该第二导电层与第六导电层皆包括一铟锡氧化物层并于同时提供。
23.如权利要求17所述的电致发光元件,其中,每一像素更于第二区域内包括一位于第二层间介电层上的第五导电层以及位于该第二层间介电层上的第八导电层,该第二层间介电层与该第一层间介电层包括相同的材质并于同时提供,该第八导电层与该第三导电层包括相同的材质并于同时提供,其中,该第一半导体层与该第二导电层连接至一第一电源供应电压,该第一导电层与该第三导电层耦接至该第八导电层,且该第四导电层连接至地。
24.一种电致发光元件,包括:
一基板;以及
多个像素,形成于该基板内,每一像素位于一各别的像素区域内,每一像素区域至少包括一第一区域以及第二区域,每一像素包括:
一半导体层,位于第一区域以及第二区域上;
一栅极氧化层,位于该第一区域以及第二区域上;
一第一导电层,位于该第一区域以及第二区域上;
一层间介电层,位于该第一区域以及第二区域上的该第一导电层上;
一铟锡氧化物层,位于该第一区域上的该层间介电层上;
一硅氮化合物的护层,位于该第一区域上的该铟锡氧化物上以及该第二区域上的该层间介电层上;
一第二导电层,位于该第一区域以及第二区域上的该硅氮化合物的护层上,其中,该第二区域上的第二导电层透过一位于该硅氮化合物的护层及该栅极氧化层内的介层孔提供对该第二区域上的该半导体层的接触;
一硅氮化合物的包覆层,位于该第一区域以及第二区域上的该第二导电层上;
一有机物层,位于该第一区域以及第二区域上的该硅氮化合物的包覆层上;以及
一第三导电层,位于该第一区域以及第二区域上的有机物层上;
其中,
该第一区域上的该半导体层、该栅极氧化层与该第一导电层形成一第一电容;
该第一区域上的该第一导电层、该层间介电层与该铟锡氧化物层形成一第二电容;
该第一区域上的该铟锡氧化物层、该硅氮化合物的护层与该第二导电层形成一第三电容;
该第一区域上的该第二导电层、该硅氮化合物的包覆层、该有机物层与该第三导电层形成一第四电容;以及
该第二区域上的半导体层、该栅极氧化层、该第一导电层形成一晶体管。
25.如权利要求24所述的电致发光元件,其中,每一像素区域更包括一第三区域,且每一像素更包括:
该栅极氧化层,位于该第三区域上;
该层间介电层,位于该第三区域上的栅极氧化层之上;
该铟锡氧化物层,位于该第三区域上的层间介电层之上;
该硅氮化合物的护层,位于该第三区域上的该铟锡氧化物层之上;
该硅氮化合物的包覆层,位于该第三区域上;
该有机物层,位于该第三区域上的该硅氮化合物的包覆层之上;以及
该第三导电层,位于该第三区域上的该有机物层之上;
其中,于该第三区域上的该铟锡氧化物层、该硅氮化合物包覆层、该有机物层与该第三导电层共同形成一有机发光二极管。
26.如权利要求24所述的电致发光元件,其中,该第一区域上的该半导体层与该铟锡氧化物层连接至一第一电源供应电压,该第一区域上的该第一导电层与该第二导电层耦接至该第二区域上的该第一导电层,且第三导电层连接至地。
27.一种形成电致发光元件的方法,包括:
提供一基板;
于该基板上定义一电容的第一区域与一晶体管的第二区域;
形成一第一导电层于该第一区域上;
形成一第一介电层于该第一区域上的该第一导电层上;
形成一第二导电层于该第一区域上的该第一介电层上;
形成一第二介电层于该第一区域上的该第二导电层上;
形成一第三导电层于该第一区域上的该第二介电层上;
形成一半导体层于该第二区域上;
形成一栅极氧化层于该第二区域上;以及
形成一第四导电层于该第二区域上的该栅极氧化层上;
其中,位于第一区域上的该第一导电层、该第一介电层与该第二导电层形成一第一电容,该第一区域上的该第二导电层、该第二介电层与该第三导电层形成一第二电容,该第二区域上的该半导体层、该栅极氧化层与该第四导电层形成一晶体管。
28.如权利要求27所述的形成电致发光元件的方法,更包括于该第一区域上形成该栅极氧化层以及于该栅极氧化层上形成该第一导电层,其中,形成该第一导电层与形成该第四导电层包括使用相同的材质形成该第一导电层与该第四导电层,其中,形成该第一介电层包括形成一层间介电层,且其中,形成该第二介电层包括形成一硅氮化合物护层。
29.如权利要求28所述的形成电致发光元件的方法,更包括于该第一区域上,在该第二介电层与该第三导电层之间形成一硅氮化合物护层包覆层。
30.如权利要求28所述的形成电致发光元件的方法,更包括于该第二区域上形成该第二导电层,以提供对于该第二区域上的该半导体层的接触。
31.如权利要求28所述的形成电致发光元件的方法,更包括:
定义一有机发光二极管的第三区域于基板上;
形成一第五导电层于该第三区域上;
形成一有机层于该第三区域上的第五导电层上;以及
形成该第三导电层于该第三区域上的该有机层上;
其中,该第三区域上的该第五导电层、该有机层以及该第三导电层共同形成该有机发光二极管。
32.如权利要求31所述的形成电致发光元件的方法,更包括:
形成一硅氮化合物包覆层于该第一区域上的该第二介电层与该第三导电层之间;以及
形成该有机层于该第一区域上的该硅氮化合物包覆层与该第三导电层之间。
33.如权利要求31所述的形成电致发光元件的方法,其中,形成该第二导电层与形成该第五导电层包括使用相同的材质形成该第二导电层与该第五导电层。
34.如权利要求27所述的形成电致发光元件的方法,更包括:
定义一有机发光二极管的第三区域于基板上;
形成该栅极氧化层于该第一区域上;
形成该第一导电层于该第一区域与该第二区域上的栅极氧化层上,该第一导电层提供对该第二区域上的该半导体层的接触;
形成一第五导电层于该第三区域上;
形成一有机层于该第三区域上的该第五导电层上;以及
形成该第三导电层于该第三区域上的该有机层上;
其中,
形成该第一介电层包括形成一硅氮化合物护层;
形成该第二导电层与形成该第五导电层包括使用相同的材质形成该第二导电层与该第五导电层;以及
形成该第二介电层包括形成一硅氮化合物包覆层;以及
其中,该第三区域上的该第五导电层、该有机层以及该第三导电层共同形成该有机发光二极管。
35.如权利要求34所述的形成电致发光元件的方法,更包括于该第一区域上的该栅极氧化层上形成一层间介电层,且于该第三介电层上形成该第一导电层。
36.如权利要求34所述的形成电致发光元件的方法,更包括于该第一区域上的第二介电层与该第三导电层之间形成该有机层。
37.如权利要求27所述的形成电致发光元件的方法,更包括:
定义一有机发光二极管的第三区域于基板上;
形成该栅极氧化层于该第一区域上的该第一导电层上,其中,形成该第一介电层包括于该栅极氧化层上形成一层间介电层;
形成一第五导电层于该第三区域上;
形成一有机层于该第三区域上的该第五导电层上,其中,形成该第二介电层包括于该第二导电层上形成该有机层;以及
形成该第三导电层于该第三区域上的该有机层上;
其中,
形成该第一导电层与形成该半导体层包括使用相同的掺杂的多晶硅材质形成该第一导电层与该半导体层;以及
其中,该第三区域上的该第五导电层、该有机层以及该第三导电层共同形成该有机发光二极管。
38.如权利要求37所述的形成电致发光元件的方法,更包括于该第二区域上形成该第二导电层,以提供对该第二区域上的该半导体层的接触。
39.如权利要求37所述的形成电致发光元件的方法,其中,形成该第二导电层与形成该第五导电层包括使用相同的材质形成该第二导电层与该第五导电层。
40.如权利要求37所述的形成电致发光元件的方法,更包括于该第二导电层与该第二介电层之间形成一第三介电层,其中,该第三介电层包括硅氮化合物护层与硅氮化合物包覆层。
41.如权利要求37所述的形成电致发光元件的方法,其中,形成该第五导电层包括形成一铟锡氧化物层。
42.一种形成电致发光元件的方法,包括:
提供一基板;
于该基板上形成多个位于各别像素区域中的像素,每一像素区域包括至少一第一区域及第二区域,其中,形成每一像素包括:
形成一半导体层于该第一区域及第二区域上;
形成一栅极氧化层于该第一区域及第二区域上;
形成第一导电层于该第一区域及第二区域上;
形成层间介电层于该第一区域及第二区域上的该第一导电层上;
形成铟锡氧化物层于该第一区域上的该层间介电层上;
形成硅氮化合物的护层于该第一区域上的该铟锡氧化物层上与第二区域上的层间介电层上;
形成第二导电层于该第一区域及第二区域上的硅氮化合物的护层上,其中,该第二区域上的该第二导电层透过一位于该硅氮化合物的护层及该栅极氧化层内的介层孔提供对该第二区域上的该第一导电层的接触;
形成一有机层于该第一区域上;以及
形成一第三导电层于该第一区域上的有机层上;
其中,
该第一区域上的该半导体层、该栅极氧化层与该第一导电层形成一第一电容;
该第一区域上的该第一导电层、该层间介电层与该铟锡氧化物层形成一第二电容;
该第一区域上的该铟锡氧化物层、该硅氮化合物的护层与该第二导电层形成一第三电容;
该第一区域上的该第二导电层、该有机层与该第三导电层形成一第四电容;以及
该第二区域上的该半导体层、该栅极氧化层、该第一导电层形成一晶体管。
43.如权利要求42所述的形成电致发光元件的方法,其中,每一像素区域更包括一第三区域,其中形成每一像素更包括:
形成一铟锡氧化物层于该第三区域上;
形成一硅氮化合物的护层于该第三区域上的铟锡氧化物层上;
形成一有机层于该第三区域上;以及
形成该第三导电层于该第三区域上的该有机层上;
其中,该第三区域上的该铟锡氧化物层、该有机层以及该第三导电层共同形成该有机发光二极管。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US11/005,648 | 2004-12-07 | ||
US11/005,648 US7586121B2 (en) | 2004-12-07 | 2004-12-07 | Electroluminescence device having stacked capacitors |
Related Child Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN2008101846568A Division CN101431053B (zh) | 2004-12-07 | 2005-11-09 | 电致发光元件形成方法 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN1790730A true CN1790730A (zh) | 2006-06-21 |
Family
ID=36574645
Family Applications (2)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CNA2005101202995A Pending CN1790730A (zh) | 2004-12-07 | 2005-11-09 | 电致发光元件及其形成方法 |
CN2008101846568A Active CN101431053B (zh) | 2004-12-07 | 2005-11-09 | 电致发光元件形成方法 |
Family Applications After (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN2008101846568A Active CN101431053B (zh) | 2004-12-07 | 2005-11-09 | 电致发光元件形成方法 |
Country Status (3)
Country | Link |
---|---|
US (5) | US7586121B2 (zh) |
CN (2) | CN1790730A (zh) |
TW (1) | TWI292679B (zh) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN110010661A (zh) * | 2017-12-29 | 2019-07-12 | 三星显示有限公司 | 显示装置 |
Families Citing this family (11)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100688971B1 (ko) * | 2006-02-16 | 2007-03-08 | 삼성전자주식회사 | 디스플레이장치 |
KR100811271B1 (ko) * | 2006-09-29 | 2008-03-07 | 주식회사 하이닉스반도체 | 반도체 소자의 캐패시터 형성방법 |
US8596398B2 (en) | 2007-05-16 | 2013-12-03 | Polaris Industries Inc. | All terrain vehicle |
JP4661935B2 (ja) * | 2008-10-15 | 2011-03-30 | ソニー株式会社 | 液晶表示装置 |
DE102008061928A1 (de) * | 2008-12-15 | 2010-06-17 | Polylc Gmbh & Co. Kg | Organisch elektronische Schaltung |
KR101525803B1 (ko) * | 2008-12-23 | 2015-06-10 | 삼성디스플레이 주식회사 | 액정표시장치의 제조방법 |
TWI410929B (zh) * | 2010-04-16 | 2013-10-01 | Au Optronics Corp | 有機發光二極體的畫素電路及其顯示器與驅動方法 |
KR102092703B1 (ko) * | 2012-05-18 | 2020-03-25 | 삼성디스플레이 주식회사 | 표시 장치 및 표시 장치의 리페어 방법 |
US11988926B2 (en) * | 2019-05-30 | 2024-05-21 | Semiconductor Energy Laboratory Co., Ltd. | Display apparatus and electronic device |
JP7416364B2 (ja) * | 2019-12-20 | 2024-01-17 | 京東方科技集團股▲ふん▼有限公司 | 表示基板及びその製作方法並びに表示装置 |
CN112562588A (zh) * | 2020-12-24 | 2021-03-26 | 武汉华星光电半导体显示技术有限公司 | 像素驱动电路及显示面板 |
Family Cites Families (14)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5459596A (en) * | 1992-09-14 | 1995-10-17 | Kabushiki Kaisha Toshiba | Active matrix liquid crystal display with supplemental capacitor line which overlaps signal line |
US6229506B1 (en) * | 1997-04-23 | 2001-05-08 | Sarnoff Corporation | Active matrix light emitting diode pixel structure and concomitant method |
US6320204B1 (en) * | 1997-12-25 | 2001-11-20 | Seiko Epson Corporation | Electro-optical device in which an extending portion of a channel region of a semiconductor layer is connected to a capacitor line and an electronic apparatus including the electro-optical device |
TWI301915B (zh) * | 2000-03-17 | 2008-10-11 | Seiko Epson Corp | |
US6825496B2 (en) * | 2001-01-17 | 2004-11-30 | Semiconductor Energy Laboratory Co., Ltd. | Light emitting device |
TW563088B (en) * | 2001-09-17 | 2003-11-21 | Semiconductor Energy Lab | Light emitting device, method of driving a light emitting device, and electronic equipment |
JP2005506575A (ja) * | 2001-09-26 | 2005-03-03 | サムスン エレクトロニクス カンパニー リミテッド | 薄膜トランジスタ基板及びその製造方法と液晶表示装置 |
US7071613B2 (en) * | 2001-10-10 | 2006-07-04 | Lg.Philips Lcd Co., Ltd. | Organic electroluminescent device |
KR100491143B1 (ko) * | 2001-12-26 | 2005-05-24 | 삼성에스디아이 주식회사 | 블랙매트릭스를 구비한 평판표시장치 및 그 제조방법 |
US6835954B2 (en) * | 2001-12-29 | 2004-12-28 | Lg.Philips Lcd Co., Ltd. | Active matrix organic electroluminescent display device |
KR100484591B1 (ko) * | 2001-12-29 | 2005-04-20 | 엘지.필립스 엘시디 주식회사 | 능동행렬 유기전기발광소자 및 그의 제조 방법 |
US6853052B2 (en) * | 2002-03-26 | 2005-02-08 | Semiconductor Energy Laboratory Co., Ltd. | Semiconductor device having a buffer layer against stress |
JP4027149B2 (ja) * | 2002-04-30 | 2007-12-26 | 三洋電機株式会社 | エレクトロルミネッセンス表示装置 |
TWI262344B (en) * | 2004-02-27 | 2006-09-21 | Au Optronics Corp | Pixel structure and fabricating method thereof |
-
2004
- 2004-12-07 US US11/005,648 patent/US7586121B2/en active Active
-
2005
- 2005-10-25 TW TW094137279A patent/TWI292679B/zh active
- 2005-11-09 CN CNA2005101202995A patent/CN1790730A/zh active Pending
- 2005-11-09 CN CN2008101846568A patent/CN101431053B/zh active Active
-
2006
- 2006-12-28 US US11/616,943 patent/US7915117B2/en active Active
-
2009
- 2009-08-13 US US12/540,517 patent/US20090321741A1/en not_active Abandoned
-
2011
- 2011-02-22 US US13/031,712 patent/US8158477B2/en active Active
-
2012
- 2012-03-14 US US13/420,225 patent/US8492222B2/en active Active
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN110010661A (zh) * | 2017-12-29 | 2019-07-12 | 三星显示有限公司 | 显示装置 |
Also Published As
Publication number | Publication date |
---|---|
US20110143465A1 (en) | 2011-06-16 |
US20120171787A1 (en) | 2012-07-05 |
US7586121B2 (en) | 2009-09-08 |
CN101431053B (zh) | 2011-01-19 |
TWI292679B (en) | 2008-01-11 |
CN101431053A (zh) | 2009-05-13 |
US8158477B2 (en) | 2012-04-17 |
US8492222B2 (en) | 2013-07-23 |
US20090321741A1 (en) | 2009-12-31 |
US7915117B2 (en) | 2011-03-29 |
US20070111407A1 (en) | 2007-05-17 |
US20060121310A1 (en) | 2006-06-08 |
TW200621082A (en) | 2006-06-16 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN1790730A (zh) | 电致发光元件及其形成方法 | |
US7510891B2 (en) | Organic light emitting display device and method of manufacturing the same | |
US8432381B2 (en) | Active matrix display | |
US20190013339A1 (en) | Organic Light-Emitting Diode (OLED) Array Substrate and Manufacturing Method Thereof and Display Device | |
US7855507B2 (en) | Organic light emitting display device and fabricating method of the same having organic light emitting diodes stacked in a double layer | |
CN110010058B (zh) | 阵列基板及显示面板 | |
CN108987414B (zh) | 用于显示装置的图案结构 | |
CN101043047A (zh) | 显示装置及其制造方法 | |
CN1636235A (zh) | 有源矩阵型有机电致发光显示装置及其制造方法 | |
CN1828924A (zh) | 平板显示器及其制造方法 | |
CN1770465A (zh) | 有机发光二极管显示器及其制造方法 | |
US10553657B2 (en) | Light-emitting element and display device | |
CN1658725A (zh) | 有源矩阵有机发光显示器及其制造方法 | |
CN1599530A (zh) | 有源矩阵有机发光显示器件 | |
KR20180121757A (ko) | 유기발광 표시장치 및 그 제조방법 | |
CN1950949A (zh) | 具有附加源/漏绝缘层的共面薄膜晶体管 | |
KR102674637B1 (ko) | 박막트랜지스터 어레이 기판, 유기 발광 표시 장치 및 박막트랜지스터 어레이 기판의 제조 방법 | |
JP2009199078A (ja) | 画像表示システム | |
CN1446029A (zh) | 光发射以及其制造方法 | |
US10903443B2 (en) | Organic EL display device | |
KR20220025989A (ko) | 디스플레이 장치 | |
US11758755B2 (en) | Display device including substrate with polymeric films | |
US20240224557A1 (en) | Organic light emitting display device | |
CN1941399A (zh) | 有机电致发光显示装置 | |
KR100786847B1 (ko) | 유기 전계 발광 표시 장치 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C12 | Rejection of a patent application after its publication | ||
RJ01 | Rejection of invention patent application after publication |