CN1740087B - 半导体装置的单片化方法 - Google Patents

半导体装置的单片化方法 Download PDF

Info

Publication number
CN1740087B
CN1740087B CN2005100082002A CN200510008200A CN1740087B CN 1740087 B CN1740087 B CN 1740087B CN 2005100082002 A CN2005100082002 A CN 2005100082002A CN 200510008200 A CN200510008200 A CN 200510008200A CN 1740087 B CN1740087 B CN 1740087B
Authority
CN
China
Prior art keywords
mentioned
zone
singualtion
semiconductor substrate
layer
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
CN2005100082002A
Other languages
English (en)
Other versions
CN1740087A (zh
Inventor
小泽信男
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Lapis Semiconductor Co Ltd
Original Assignee
Oki Electric Industry Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Oki Electric Industry Co Ltd filed Critical Oki Electric Industry Co Ltd
Publication of CN1740087A publication Critical patent/CN1740087A/zh
Application granted granted Critical
Publication of CN1740087B publication Critical patent/CN1740087B/zh
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • BPERFORMING OPERATIONS; TRANSPORTING
    • B21MECHANICAL METAL-WORKING WITHOUT ESSENTIALLY REMOVING MATERIAL; PUNCHING METAL
    • B21JFORGING; HAMMERING; PRESSING METAL; RIVETING; FORGE FURNACES
    • B21J13/00Details of machines for forging, pressing, or hammering
    • B21J13/08Accessories for handling work or tools
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B81MICROSTRUCTURAL TECHNOLOGY
    • B81CPROCESSES OR APPARATUS SPECIALLY ADAPTED FOR THE MANUFACTURE OR TREATMENT OF MICROSTRUCTURAL DEVICES OR SYSTEMS
    • B81C1/00Manufacture or treatment of devices or systems in or on a substrate
    • B81C1/00865Multistep processes for the separation of wafers into individual elements
    • B81C1/00873Multistep processes for the separation of wafers into individual elements characterised by special arrangements of the devices, allowing an easier separation
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B21MECHANICAL METAL-WORKING WITHOUT ESSENTIALLY REMOVING MATERIAL; PUNCHING METAL
    • B21JFORGING; HAMMERING; PRESSING METAL; RIVETING; FORGE FURNACES
    • B21J17/00Forge furnaces

Landscapes

  • Engineering & Computer Science (AREA)
  • Manufacturing & Machinery (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Mechanical Engineering (AREA)
  • Dicing (AREA)
  • Micromachines (AREA)
  • Pressure Sensors (AREA)

Abstract

提供一种半导体装置的单片化方法,不会对在半导体基板上形成的MEMS的机械结构体造成振动、冲击。该方法是使半导体基板单片化的方法,该半导体基板具有:具有形成微小机械结构体的第1区域、和包围上述第1区域且形成划线的第2区域的第1面;以及具有与上述第1面对置并与形成上述微小机械结构体的上述第1区域相对应的第3区域、和包围上述第3区域且与上述第2区域相对应的第4区域的第2面,其特征在于该半导体装置的单片化方法包括:使与在上述第1面的上述第2区域上形成的划线相对应的上述第2面的上述第4区域薄膜化的步骤,以及沿着在上述第1面的上述第2区域上形成的上述划线切断上述半导体基板的步骤。

Description

半导体装置的单片化方法
技术领域
本发明涉及在半导体基板上形成的包含微小机械结构体的半导体装置,所谓的MEMS(微电子机械系统)芯片的单片化的方法。
背景技术
MEMS是利用半导体的微细加工技术,在半导体基板上集成微小的机械结构体和电子电路的系统。一般地,MEMS芯片的单片化,与半导体装置一样,是采取借助金刚石刀具等以机械方式切断的方法。
半导体装置的单片化方法,例如,在专利文献1中有记述。在专利文献1中记述的半导体装置的单片化方法是,通过在以晶片状态进行封装的WCSP(晶片级芯片尺寸封装)半导体装置中,用只切断密封树脂的第一步骤和切断半导体基板的第二步骤这两个步骤进行单片化的方法。在切断密封树脂的第一步骤中,进行利用激光等的非接触加工,而在切断半导体基板的第二步骤中,进行通常的利用金刚石刀具之类的切断工具的接触加工。通过进行切断密封树脂的非接触加工,可以抑制由于切断时的外力产生的密封树脂的剥离而高质量地使半导体装置单片化。
专利文献1:日本专利特开2001-144035号公报(第3-4页,图1、2)。
发明内容
MEMS具有的机械结构体,由于对外部振动及冲击非常脆弱,在对MEMS进行的单片化的划片(dicing)工序中,很容易由于其机械振动及清洗水喷淋造成的冲击等而破损。
在专利文献1中记述的半导体装置的单片化方法中,由于在第二步骤中以机械切断工具进行接触加工,在切断时发生振动和冲击是不可避免的。所以,将这种制造方法应用于MEMS的划片工序不是优选的。
本发明提供一种半导体装置的单片化方法,是使半导体基板单片化的方法,该半导体基板具有:具有形成微小机械结构体的第1区域、和包围上述第1区域且形成划线的第2区域的第1面;以及具有与上述第1面对置并与形成上述微小机械结构体的上述第1区域相对应的第3区域、和包围上述第3区域且与上述第2区域相对应的第4区域的第2面,其特征在于包括:
使与在上述第1面的上述第2区域上形成的划线(scribing line)相对应的上述第2面的上述第4区域薄膜化的步骤,以及
沿着在上述第1面的上述第2区域上形成的上述划线切断上述半导体基板的步骤。
另外,本发明的半导体装置的单片化方法的特征在于:切断半导体基板的步骤是以非接触的切断方法进行的。
根据本发明,通过将与作为单片化时的切割区的划线相对应的位置的半导体基板从形成有划线的面(第1面)的相反面(第2面)薄膜化,使得可以以非接触的切断方法,例如,利用激光等的切断成为可能。因此,可以抑制由于切断时的外力造成的MEMS的机械结构体的破损。
附图说明
图1为加速度传感器装置的结构图。
图2为实施方式1及实施方式2的加速度传感器装置的制造工序图。
图3为实施方式1及实施方式2的加速度传感器装置的制造工序图。
图4为实施方式1及实施方式2的加速度传感器装置的制造工序图。
图5为实施方式2的加速度传感器装置的制造工序图。
具体实施方式
(1)实施方式1
下面,以采用SOI基板制造的压电电阻型加速度传感器装置为例对本发明的实施方式1的半导体装置(MEMS)进行说明。
[结构]
图1为采用SOI基板制造的压电电阻型加速度传感器装置1的结构图。图1(a)示出的是加速度传感器装置1的俯视图,图1(b)是装置的仰视图,图1(c)是沿着图1(a)的A-A′线的装置剖视图。
SOI基板,如图2(a)所示,是在埋置氧化膜103的两面上形成了第一Si膜101和第二Si膜102的半导体基板。
如图1(a)所示,在第一Si膜101上通过凹槽2的划分,形成质量部3、支持部4和梁部5。
质量部3,由大致为矩形的中心质量部3a和在中心质量部3a的四角分别形成一体的大致为矩形的四个周边质量部3b构成。
支持部4,是形成包围质量部3,即中心质量部3a和四个周边质量部3b的大致为矩形的框状部分。在支持部4的上面,以规定的间隔配置有用来将压电电阻元件6发出的信号引出到外部的电极焊盘7。
梁部5是连接质量部3的中心质量部3a和支持部4的板状部分,使中心质量部3a和支持部4的各边的大致中心部分互相连接。形成的梁部5具有挠性,可随着上下横向移动而发生挠曲。在梁部5的上面,每隔规定的间隔形成压电电阻元件6,由于梁部5在上下横向发生挠曲而使压电电阻元件6的电阻值改变。下面为说明方便起见,省略了连接压电电阻元件6和电极焊盘7的布线,基于压电电阻元件6的电阻值的变化的信号从未图示的布线经过电极焊盘7引出到外部。
另外,如图1(b)所示,在第二Si膜102上通过凹槽8划分形成锤部9和基座部10。
锤部9,由大致为矩形的中心锤部9a和在中心锤部9a的四角分别形成一体的大致为矩形的四个周边锤部9b构成。中心锤部9a,如图1(c)所示,经过由埋置氧化膜103构成的锤中间膜11固定到中心质量部3a的下面。四个周边锤部9b也同样经过锤中间膜11分别固定到周边质量部3b的下面。不过,在图1(c)中,未示出周边锤部9b。
基座部10,如图1(c)所示,形成为包围锤部9即中心锤部9a及四个周边锤部9b的大致为矩形的框状部分。不过,在图1(c)中,未图示周边锤部9b。基座部10,经过由埋置氧化膜103形成的周边中间膜12固定到支持部4的下面。并且,在10的底面上形成氧化膜13。在基座部10的底面和锤部9(9a、9b)的底面之间以规定的距离D1设置台阶。这是为了防止加速度传感器装置1在安装在框体上的状态下,在锤部9位移时和框体发生冲撞。
[制造方法和单片化]
(电气元件的形成)
图2(a)至(c),主要以加速度传感器装置1的电气元件,例如,压电电阻元件、电极焊盘、布线等的形成工序的顺序概略示出图1(a)所示的A-A′的位置的剖面图。这些电气元件的作用是将加速度传感器装置1的机械变形变换为电信号。另外,在图2(a)至(c)中,示出形成于晶片上的多个加速度传感器装置1之中的3个邻接的芯片,在各芯片之间画出假想边界线LN1及LN2。在后面的工序中,在此假想边界线LN1及LN2的位置上形成作为单片化的基准的切割区,即所谓的划线。
首先,如图2(a)所示,制备在埋置氧化膜103的两面上形成了第一Si膜101和第二Si膜102的SOI基板,在1000℃的加湿气氛中进行热氧化,在第一Si膜101的表面形成4000埃()的氧化膜104。之后,通过光刻在氧化膜104上形成开口部105,经过开口部105使硼热扩散而形成P型扩散层。此P型扩散层就成为压电电阻元件6。通常硼的热扩散是在800~1200℃的高温下进行,此时,在开口部105的表面上同时热形成约2000埃()的氧化膜104a。
之后,如图2(b)所示,通过光刻在此氧化膜104a上形成接触孔106。然后,用溅射淀积铝膜,通过光刻形成布线107及电极焊盘7。
之后,如图2(c)所示,利用PRD(等离子反应淀积)法淀积作为保护膜的氮化硅膜108,通过光刻露出电极焊盘7。同时,也将与划线(LN1、LN2)相对应的区域的氮化硅膜108去掉。
(机械元件的形成)
图3(d)至(f)以及图4(g)至(i),按机械元件的制造工序的顺序概略示出图1(a)所示的B-B′的位置的剖面图。与图2(a)至(c)一样,示出在晶片上邻接的3个加速度传感器装置1,在各芯片之间在与划线相当的位置画出假想边界线LN1及LN2。并且,在SOI基板的第一Si膜101上已经在上述的步骤中形成电气元件,为了说明方便起见,在图3(d)至(f)以及图4(g)至(i)中只描述作为保护膜的氮化硅膜108。
首先,如图3(d)所示,在SOI基板的第二Si膜102的表面上利用CVD(化学汽相淀积)法淀积氧化膜13。之后,通过光刻将光刻胶去除,但保留作为基座部10的区域的氧化膜13。另外,利用SOI基板,也有从一开始就在第二Si膜102的表面上形成氧化膜的。此时由于不需要特意淀积氧化膜13,可以从光刻加工起实施。
之后,如图3(e)所示,形成光刻胶图形109将与凹槽8对应的区域和与划线(LN1、LN2)对应的区域露出。
之后,利用光刻胶图形109作为掩模,如图3(f)所示,利用气体切断刻蚀技术(GCET:Gas Chopping Etching Technology)对第二Si膜102进行刻蚀形成凹槽8,划分锤部9和基座部10。同时,也对与划线(LN1、LN2)对应的区域进行刻蚀形成凹槽110而使划线薄膜化。此处,在凹槽8和凹槽110的底面上第二Si膜102只保留规定的膜厚D1。例如,在第二Si膜102的初始膜厚为500μm时,刻蚀量为480μm,保留约20μm的膜厚D1。
之后,除去光刻胶图形109,如图4(g)所示,通过将氧化膜13用作硬掩模进行气体切断刻蚀,将在凹槽8和凹槽110的底面上残留的第二Si膜102去掉,露出埋置氧化膜103。在此工序中,划线(LN1、LN2)区域的膜厚D2薄膜化达到5~10μm左右。同时,锤部9的底面也被刻蚀规定的距离D1,在锤部9的底面和基座部10的底面之间形成指定膜厚D1的台阶。
之后,如图4(h)所示,利用光刻将与凹槽2相对应的区域的氮化硅膜108和第一Si膜101去掉。此外,在利用干法刻蚀将凹槽2露出的埋置氧化膜103去掉,在质量部3和锤部9之间形成锤中间膜11,同时,在支持部4和基座部10之间形成周边中间膜12。
通过以上的工序,就完成包含多个加速度传感器装置1的具有薄膜化的划线(LN1、LN2)的晶片。
(单片化)
如图4(i)所示,将完成的晶片粘贴到划片载带111上,利用非接触切断法,例如,激光等,将薄膜化的划线(LN1、LN2)切断而使加速度传感器装置单片化。一般地,可利用激光切断的膜厚为大约100μm,而薄膜化的划线区域的膜厚D2为5~10μm。因此,可以很容易利用激光切断。另外,切断方法并不限定于激光,只要是对加速度传感器装置的机械结构体不会产生振动和冲击的切断方法都可适用。
最后,利用UV(紫外)照射或热处理等使划片载带111的粘接力减弱,就可以将单片化后的加速度传感器装置1取下。
[作用效果]
根据实施方式1的半导体装置的单片化方法,通过从里面对作为单片化时的切割区的划线(LN1、LN2)进行薄膜化,就可以利用激光等非接触方法切断。因此,可以抑制由于切断时的外力造成的MEMS(加速度传感器装置)的机械结构体的破损。另外,由于划线(LN1、LN2)的薄膜化,可以与MEMS的制造工序的一部分,例如,在本实施方式中的形成凹槽8划分锤部9和基座部10的工序(图3(f)),同时进行,在加工过程上非常简便。
利用本发明,由于在半导体基板很厚的场合也可以应用非接触切断方法,在利用整个半导体基板形成MEMS的所谓的整体(bulk)微机械制造中会成为特别有效的方法。
(2)实施方式2
在实施方式2中,划线的薄膜化与实施方式1相同,并且在MEMS(加速度传感器装置)的制造工序的一部分中一直进行到切断。
[结构]
与实施方式1的加速度传感器装置1一样(图1(a)至图1(c))。
[制造方法和单片化]
(电气元件的形成)
与实施方式1一样,通过图2(a)至(c)的工序,在SOI基板的第一Si膜101上形成电气元件。
(机械元件的形成和单片化)
与实施方式1一样,经过图3(d)至(f)以及图4(g)的工序,形成凹槽8和凹槽110,使埋置氧化膜103露出。
之后,如图5(j)所示,在另外制备的半导体基板或石英基板等的支持基板112的表面上粘贴双面粘接带作为划片载带113,直到图4(g)的工序把已结束了的晶片粘结在其上。在此阶段,通过划片载带113,将晶片固定到支持基板112上,当在以后的工序中切断划线(L1、L2)时,可以避免加速度传感器装置1由于单片化而散落。
之后,如图5(k)所示,利用光刻将与凹槽2相对应的区域的氮化硅膜108去掉。在去掉光刻胶之后,再次利用光刻将与凹槽2相对应的区域及与划线(L1、L2)相对应的区域的第一Si膜101去掉。接着,利用干法刻蚀将在凹槽2及划线(L1、L2)区域中露出的埋置氧化膜103去掉,在质量部3和锤部9之间形成锤中间膜11,在支持部4和基座部10之间形成周边中间膜12。通过这一干法刻蚀工序可切断划线,使加速度传感器装置1单片化。
最后,利用UV(紫外)照射或热处理等使划片载带113的粘接力减弱,就可以将单片化的加速度传感器装置1取下。
[作用效果]
根据实施方式2的半导体装置的单片化方法,由于MEMS(加速度传感器装置)的单片化,可以与MEMS的制造工序的一部分,例如,在本实施方式中的利用干法刻蚀去掉埋置氧化膜103的工序(图5(k)),同时进行,在加工过程上非常简便。并且,由于利用干法刻蚀进行非接触切断,可以抑制由于切断时的外力造成的MEMS的机械结构体的破损。
利用本发明,由于在半导体基板很厚的场合也可以应用非接触切断方法,在利用整个半导体基板形成MEMS的所谓的整体微机械制造中会成为特别有效的方法。

Claims (13)

1.一种半导体装置的单片化方法,是把半导体基板单片化的方法,该半导体基板具有:具有形成微小机械结构体的第1区域、和包围上述第1区域且形成划线的第2区域的第1面;以及与上述第1面对置并具有与形成上述微小机械结构体的上述第1区域相对应的第3区域、和包围上述第3区域且与上述第2区域相对应的第4区域的第2面,其特征在于该方法包括:
使与在上述第1面的上述第2区域上形成的上述划线相对应的上述第2面的上述第4区域薄膜化,以使上述划线的区域的膜厚薄膜化达到5~10μm的步骤,以及
沿着在上述第1面的上述第2区域上形成的上述划线切断上述半导体基板的步骤,
切断上述半导体基板的步骤是通过划片载带将上述半导体固定到支持基板上进行的,
在切断上述半导体基板的步骤之后,利用UV照射使上述划片载带的粘接力减弱,再将单片化后的半导体装置取下。
2.如权利要求1所述的半导体装置的单片化方法,其特征在于:切断上述半导体基板的步骤是利用非接触切断方法进行的。
3.如权利要求2所述的半导体装置的单片化方法,其特征在于:上述非接触切断方法是利用激光进行的。
4.如权利要求1所述的半导体装置的单片化方法,其特征在于:上述半导体基板是SOI基板。
5.一种半导体装置的制造方法,其特征在于包括:
制备半导体基板的步骤,该半导体基板具有:具有形成微小机械结构体的第1区域、和包围上述第1区域且形成划线的第2区域的第1面;以及与上述第1面对置并具有与形成上述微小机械结构体的上述第1区域相对应的第3区域、和包围上述第3区域且与上述第2区域相对应的第4区域的第2面;
在上述半导体基板的上述第1面的上述第1区域及上述第2面的上述第3区域上形成包含微小机械结构体的半导体装置的步骤;
使与在上述第1面的上述第2区域上形成的上述划线相对应的上述第2面的上述第4区域薄膜化,以使上述划线的区域的膜厚薄膜化达到5~10μm的步骤;以及
沿着在上述第1面的上述第2区域上形成的上述划线切断上述半导体基板进行单片化的步骤,
切断上述半导体基板进行单片化的步骤是通过划片载带将上述半导体固定到支持基板上进行的,
在切断上述半导体基板进行单片化的步骤之后,利用UV照射使上述划片载带的粘接力减弱,再将单片化后的半导体装置取下。
6.如权利要求5所述的半导体装置的制造方法,其特征在于:切断上述半导体基板进行单片化的步骤是利用非接触切断方法进行的。
7.如权利要求6所述的半导体装置的制造方法,其特征在于:上述非接触切断方法是利用激光进行的。
8.如权利要求5所述的半导体装置的制造方法,其特征在于:上述半导体基板是SOI基板。
9.一种MEMS的制造方法,其特征在于包括:
制备多层基板的第1步骤,该多层基板具有第1层、第2层和第3层,上述各层具有:具有形成MEMS的第1区域、和包围上述第1区域且形成划线的第2区域的第1面;以及与上述第1面对置且具有与形成上述MEMS的上述第1区域相对应的第3区域、和包围上述第3区域且与上述第2区域相对应的第4区域的第2面,使各个第1面向着同一方向且将上述第1层作为最上层按照该顺序从上方层叠而形成上述多层基板;
将上述第3层部分地去掉,以在上述第3层的上述第1区域和上述第3区域上形成锤部和包围在上述锤部的周围的基座部的第2步骤;
与上述第2步骤同时,在上述第1层的上述第2区域上形成的上述划线相对应的上述第4区域上,使上述第3层薄膜化,以使上述划线的区域的膜厚薄膜化达到5~10μm的第3步骤;
将上述第1层部分地去掉,以在上述第1层的上述第1区域和上述第3区域上形成将上述锤部固定的质量部、包围在上述质量部的周围且支持上述基座部的支持部、以及连接上述质量部和上述支持部的梁部的第4步骤;
在上述第1区域和上述第3区域中去掉从上述第1层和上述第3层露出的上述第2层而形成通孔的第5步骤;以及
沿着在上述第1层的上述第2区域上形成的上述划线使上述多层基板单片化的第6步骤,
上述第5步骤是通过划片载带将上述多层基板固定到支持基板上进行的,
在上述第6步骤之后,利用UV照射使上述划片载带的粘接力减弱,再将单片化后的MEMS取下。
10.如权利要求9所述的MEMS的制造方法,其特征在于:上述第6步骤是利用非接触切断方法进行的。
11.如权利要求10所述的MEMS的制造方法,其特征在于:上述非接触切断方法是利用激光进行的。
12.如权利要求9所述的MEMS的制造方法,其特征在于:上述第4步骤还包含在上述第2区域和上述第4区域中去掉上述第1层的步骤;上述第5步骤还包含在上述第2区域和上述第4区域中去掉从上述第1层和上述第3层中露出的上述第2层的步骤;且上述第6步骤是与上述第5步骤同时进行的。
13.如权利要求12所述的MEMS的制造方法,其特征在于:上述第5步骤是利用干法刻蚀进行的。
CN2005100082002A 2004-08-25 2005-02-22 半导体装置的单片化方法 Expired - Fee Related CN1740087B (zh)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
JP2004244609 2004-08-25
JP2004-244609 2004-08-25
JP2004244609A JP2006062002A (ja) 2004-08-25 2004-08-25 半導体装置の個片化方法

Publications (2)

Publication Number Publication Date
CN1740087A CN1740087A (zh) 2006-03-01
CN1740087B true CN1740087B (zh) 2012-07-04

Family

ID=35943872

Family Applications (1)

Application Number Title Priority Date Filing Date
CN2005100082002A Expired - Fee Related CN1740087B (zh) 2004-08-25 2005-02-22 半导体装置的单片化方法

Country Status (4)

Country Link
US (1) US7514286B2 (zh)
JP (1) JP2006062002A (zh)
KR (1) KR101158829B1 (zh)
CN (1) CN1740087B (zh)

Families Citing this family (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2005342808A (ja) * 2004-05-31 2005-12-15 Oki Electric Ind Co Ltd Memsデバイスの製造方法
DE102007020879A1 (de) 2006-05-10 2009-04-02 Gachon University Of Medicine & Science Industry-Academic Cooperation Foundation Verfahren und Vorrichtung für die äußerst schnelle Symmetrie- und SIMD- gestützte Projektion/Rückprojektion für die 3D-PET-Bildrekonstruktion
JP4480728B2 (ja) * 2006-06-09 2010-06-16 パナソニック株式会社 Memsマイクの製造方法
JP4744463B2 (ja) 2007-03-13 2011-08-10 Okiセミコンダクタ株式会社 半導体装置の製造方法
US20080315376A1 (en) * 2007-06-19 2008-12-25 Jinbang Tang Conformal EMI shielding with enhanced reliability
DE102008001952A1 (de) * 2008-05-23 2009-11-26 Robert Bosch Gmbh Verfahren zur Herstellung von vereinzelten, auf einem Siliziumsubstrat angeordneten mikromechanischen Bauteilen und hieraus hergestellte Bauteile
JP5299077B2 (ja) * 2009-05-14 2013-09-25 住友電気工業株式会社 半導体レーザ素子の製造方法
CN101734613B (zh) * 2009-12-03 2011-08-24 西北工业大学 基于soi晶圆的mems结构制作及划片方法
CN102120561B (zh) * 2010-01-08 2012-07-11 中芯国际集成电路制造(上海)有限公司 形成晶圆穿通孔的方法
US9165833B2 (en) * 2010-01-18 2015-10-20 Semiconductor Components Industries, Llc Method of forming a semiconductor die
US8871550B2 (en) * 2012-05-24 2014-10-28 Infineon Technologies Ag Method for processing a wafer at unmasked areas and previously masked areas to reduce a wafer thickness
CN104671190B (zh) * 2013-11-27 2017-07-14 中芯国际集成电路制造(上海)有限公司 器件表面的保护方法
CN107112315B (zh) * 2015-01-16 2019-03-29 雫石诚 半导体器件及其制造方法
CN108328570A (zh) * 2018-01-31 2018-07-27 北京航天控制仪器研究所 一种带有薄膜背腔结构的mems芯片裂片方法及支撑工装

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1171554A (zh) * 1996-02-22 1998-01-28 株式会社精工电子研究开发中心 半导体加速度传感器
US6136668A (en) * 1996-09-24 2000-10-24 Mitsubishi Denki Kabushiki Kaisha Method of dicing semiconductor wafer
US6772632B2 (en) * 2002-05-13 2004-08-10 Wacoh Corporation Acceleration sensor and manufacturing method for the same

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH09320996A (ja) * 1996-03-29 1997-12-12 Denso Corp 半導体装置の製造方法
JPH109982A (ja) * 1996-06-26 1998-01-16 Matsushita Electric Works Ltd 圧力センサの製造方法
JP2001144035A (ja) 1999-11-12 2001-05-25 Matsushita Electric Ind Co Ltd 半導体装置の製造方法および半導体装置
US6444499B1 (en) * 2000-03-30 2002-09-03 Amkor Technology, Inc. Method for fabricating a snapable multi-package array substrate, snapable multi-package array and snapable packaged electronic components
US7282775B2 (en) * 2004-02-13 2007-10-16 Advanced Numicro Systems, Inc. MEMS scanning mirror with trenched surface and tapered comb teeth for reducing intertia and deformation
US7129114B2 (en) * 2004-03-10 2006-10-31 Micron Technology, Inc. Methods relating to singulating semiconductor wafers and wafer scale assemblies

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1171554A (zh) * 1996-02-22 1998-01-28 株式会社精工电子研究开发中心 半导体加速度传感器
US6136668A (en) * 1996-09-24 2000-10-24 Mitsubishi Denki Kabushiki Kaisha Method of dicing semiconductor wafer
US6772632B2 (en) * 2002-05-13 2004-08-10 Wacoh Corporation Acceleration sensor and manufacturing method for the same

Also Published As

Publication number Publication date
US7514286B2 (en) 2009-04-07
JP2006062002A (ja) 2006-03-09
KR20060042155A (ko) 2006-05-12
KR101158829B1 (ko) 2012-06-27
US20060046437A1 (en) 2006-03-02
CN1740087A (zh) 2006-03-01

Similar Documents

Publication Publication Date Title
CN1740087B (zh) 半导体装置的单片化方法
TW559876B (en) Method and apparatus for dicing a semiconductor wafer
US6428713B1 (en) MEMS sensor structure and microfabrication process therefor
US7250353B2 (en) Method and system of releasing a MEMS structure
US7153716B2 (en) Method of manufacturing a micro-electrical-mechanical system
US7898044B2 (en) MEMS sensor and production method of MEMS sensor
EP0657759B1 (en) Wafer-like processing after sawing DMDs
US7422962B2 (en) Method of singulating electronic devices
US20090152655A1 (en) Mems device
EP0822397A1 (en) Method for packaging semiconductor devices
TW200821559A (en) Semiconductor sensor device and manufacturing method thereof
JP4744463B2 (ja) 半導体装置の製造方法
KR101048085B1 (ko) 기능성 소자 패키지 및 그 제조 방법
US20140008739A1 (en) Semiconductor device and method of fabricating same
US9064950B2 (en) Fabrication method for a chip package
JP2005244094A (ja) 半導体装置の製造方法および半導体装置
JP3325133B2 (ja) 容量型加速度センサの製造方法
US7674688B2 (en) Sawing method for a semiconductor element with a microelectromechanical system
JP2005228863A (ja) 半導体装置の製造方法、半導体装置及びセンサ
JP2005020411A (ja) シリコンマイクの作製方法
CN112429699A (zh) 一种硅微悬臂梁谐振器的制备方法
JP2009295720A (ja) 半導体装置の製造方法
JP3246023B2 (ja) 加速度センサの製造方法
GB2455214A (en) MEMS microphone array
KR20070014288A (ko) Soi 기판상에서 실리콘 부양구조물의 제조방법

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
ASS Succession or assignment of patent right

Owner name: OKI SEMICONDUCTOR CO., LTD.

Free format text: FORMER OWNER: OKI ELECTRIC INDUSTRY CO., LTD.

Effective date: 20131211

C41 Transfer of patent application or patent right or utility model
C56 Change in the name or address of the patentee
CP01 Change in the name or title of a patent holder

Address after: Tokyo, Japan

Patentee after: LAPIS SEMICONDUCTOR Co.,Ltd.

Address before: Tokyo, Japan

Patentee before: Oki Semiconductor Co.,Ltd.

CP02 Change in the address of a patent holder

Address after: yokohama

Patentee after: LAPIS SEMICONDUCTOR Co.,Ltd.

Address before: Tokyo, Japan

Patentee before: LAPIS SEMICONDUCTOR Co.,Ltd.

TR01 Transfer of patent right

Effective date of registration: 20131211

Address after: Tokyo, Japan

Patentee after: Oki Semiconductor Co.,Ltd.

Address before: Tokyo, Japan

Patentee before: Oki Electric Industry Co.,Ltd.

C17 Cessation of patent right
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20120704

Termination date: 20140222