CN1713267A - 取样时钟脉冲相位选取方法与装置 - Google Patents

取样时钟脉冲相位选取方法与装置 Download PDF

Info

Publication number
CN1713267A
CN1713267A CN200510077188.0A CN200510077188A CN1713267A CN 1713267 A CN1713267 A CN 1713267A CN 200510077188 A CN200510077188 A CN 200510077188A CN 1713267 A CN1713267 A CN 1713267A
Authority
CN
China
Prior art keywords
mentioned
sampling
accurate
value
clock pulse
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN200510077188.0A
Other languages
English (en)
Other versions
CN100447855C (zh
Inventor
施养宏
凃英杰
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Xueshan Technology Co ltd
Original Assignee
MediaTek Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by MediaTek Inc filed Critical MediaTek Inc
Publication of CN1713267A publication Critical patent/CN1713267A/zh
Application granted granted Critical
Publication of CN100447855C publication Critical patent/CN100447855C/zh
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/003Details of a display terminal, the details relating to the control arrangement of the display terminal and to the interfaces thereto
    • G09G5/006Details of the interface to the display terminal
    • G09G5/008Clock recovery
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L7/00Arrangements for synchronising receiver with transmitter
    • H04L7/02Speed or phase control by the received code signals, the signals containing no special synchronisation information
    • H04L7/033Speed or phase control by the received code signals, the signals containing no special synchronisation information using the transitions of the received signal to control the phase of the synchronising-signal-generating means, e.g. using a phase-locked loop
    • H04L7/0334Processing of samples having at least three levels, e.g. soft decisions

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Picture Signal Circuits (AREA)
  • Controls And Circuits For Display Device (AREA)

Abstract

本发明为一种取样时钟脉冲相位选取方法:首先,根据时序信息依序产生具有既定相位差的多个取样时钟脉冲;根据取样时钟脉冲取样模拟视频信号,并产生对应于各取样时钟脉冲的连续取样值;检测取样值以取得由取样值所构成的边缘;累加边缘的落差以得到累加值;根据累加值选取最佳取样时钟脉冲相位,其中具最佳取样时钟脉冲相位的取样时钟脉冲所对应的累加值为相邻取样时钟脉冲所对应的累加值中的最大值,且相邻取样时钟脉冲所对应的累加值的差异小于既定范围;最后,使用选取的具最佳取样时钟脉冲相位的取样时钟脉冲取样模拟视频信号。

Description

取样时钟脉冲相位选取方法与装置
技术领域
本发明有关于一种计算机影像信号处理的取样时钟脉冲相位选取方法与装置。
背景技术
数字影像处理为显示系统常用的方法。然而,数字影像处理具有于不同系统间传送数字信号时,须使用大量位量资料的明显缺点。再者,于数据传输时,使用数字信号传送资料必须消耗大量的频宽以及电力。因此,于不同系统间传送资料时,传统技术是采用模拟信号型态作为数据传输的媒介。例如,当传送256色的八位数字像素信号时,需要八条资料线,而以模拟方式信号传输时,仅需一条资料线即可达到数据传输的目的。因此,数字显示器接收一模拟视频信号。数字显示器通常以一既定时钟脉冲取样接收的模拟视频信号以产生离散取样值,而所产生的离散取样值可用来判断于数字显示器显示影像的像素值。
图1为显示传统计算机显示系统。于个人计算机(PC)端10以及显示器端12之间的标准影像接口为包括视频信号R/G/B以及水平同步信号HSYNC与垂直同步信号VSYNC。于PC端10,数字像素资料可由图像电路102所产生,并由数字-模拟转换电路(DAC)104转换成对应的模拟视频信号。模拟视频信号R/G/B经由缆线14传输至显示器端12的模拟-数字转换电路(ADC)122,在此,显示器端12可为数字显示装置。ADC122接收模拟视频信号,并根据时钟脉冲产生器124所提供的取样时钟脉中以将其转换为用以显示影像的对应数字视频信号。也就是说,ADC122用来产生对应于PC端10的数字视频信号的数字视频取样。接下来,传送数字视频取样至视频处理装置126以执行其它的视频处理。而显示于显示器端12的影像画质主要决定于模拟视频信号是否由取样时钟脉冲以正确的相位所取样。
图2是显示用于数字显示器端12的模拟视频信号的像素量与时间的关系。图2同样显示了使用两具相同取样周期22,但具有不同相位的取样时钟脉冲取样模拟视频信号所产生的两组取样点20A与20B。
在此,取样点组20A内的箭号所标示的取样点可得到较正确的取样值。而取样点组20B内的虚线箭号所标示的取样点恰为模拟视频信号转态时,使得取样正确性受到影响。因此,正确的取样时机是相当重要的。
近来,传统技术提出了几件控制ADC取样相位的专利。美国专利编号6268848(Eglit)揭露一种数字显示器的自动取样相位控制系统,其根据数字取样值的数目特性调整取样模拟视频信号的时钟脉冲相位。
Eglit揭露一种实时判断取样多个模拟视频信号的时间点的方法,包括延迟取样时钟脉冲,检测代表数字信号的数字取样值的信号的峰值与谷值,根据峰值与谷值强度的相对值产生数值,以及调整取样时钟脉冲的延迟值以取得最大的数值。Eglit所揭露的数值是由累加模拟视频信号的峰值与谷值强度的相对值而得。
图3显示Eglit所揭露的技术中,数值与对应取样相位的关系的例子。假设一取样时钟脉冲周期可划分为32个相位差,数字视频信号由32个依序具有上述相位差的取样时钟脉冲来取样,并得到32个对应的数值,分别对应于不同的相位差。如图3所示,横坐标代表取样时钟脉冲的编号,例如,1代表第一取样时钟脉冲,2代表第二取样时钟脉冲,其为第一取样时钟脉冲延迟一相位差的结果。再者,纵坐标代表于图2中,对应于各取样时钟脉冲的数值。
Eglit所揭露的方法由调整取样时钟脉冲的延迟量以得到最大的数值,并使用得到最大数值的取样时钟脉冲作为最佳取样时钟脉冲。在图3中,使用第10个取样时钟脉冲取样模拟视频信号可得最大的数值。然而,对应于第9个与第11个取样时钟脉冲的数值骤然的减少。因此,使用第10个取样时钟脉冲取样模拟视频信号所得的最大数值可能是因为噪声或检测错误所造成。理由是在使用仅有少量相位差的第9~11个取样时钟脉冲来取样模拟信号,不应该出现如此大幅差异的取样结果。因此,影响根据Eglit所揭露技术所得的取样时钟脉冲的取样正确性。
发明内容
本发明提出一种取样时钟脉冲相位选取方法,适用于根据一模拟视频信号以及一时序信息而产生一影像信息,包括根据上述时序信息依序产生具有一既定相位差的多个取样时钟脉冲;根据上述取样时钟脉冲取样上述模拟视频信号,并产生对应于各取样时钟脉冲的连续取样值,检测上述取样值以取得由上述取样值所构成的边缘;累加上述边缘的落差以得到累加值;根据上述累加值选取一取样时钟脉冲的最佳相位,其中具上述最佳相位的取样时钟脉冲所对应的累加值为相邻取样时钟脉冲所对应的累加值中的最大者,且上述相邻取样时钟脉冲所对应的累加值的差异小于一既定范围;以及使用上述选取的具上述最佳相位的取样时钟脉冲取样上述模拟视频信号。
另外,本发明提出一种取样时钟脉冲相位选取方法,适用于根据一模拟影像信号以及一时序信息而产生一影像信息,包括根据上述时序信息依序产生具有一既定相位差的多个取样时钟脉冲;根据上述取样时钟脉冲取样上述模拟视频信号,并产生对应于各取样时钟脉冲的连续取样值,其中上述取样值具有多个取样值群组,各取样值群组依序具有一第一取样位准、一第二取样位准、以及一第三取样位准;检测上述取样值,当各取样时钟脉冲所对应的上述取样值群组的第一取样位准与第二取样位准之差大于一第一参考值,且上述第二取样位准与第三取样位准之差小于一第二参考值时,则累积不同取样值群组的上述第一取样位准与第二取样位准之差而分别得到一累加值,或当各取样时钟脉冲所对应的上述取样值群组的第二取样位准与第三取样位准之差大于上述第一参考值,且上述第一取样位准与第二取样位准之差小于上述第二参考值时,则累积不同取样值群组的上述第二取样位准与第三取样位准之差而分别得到上述累加值;取得各取样时钟脉冲所对应的上述累加值,其中依序输出的上述多个取样时钟脉冲所对应的累加值构成一累加值群组;以及检测上述累加值,当上述累加值群组的累加值差异小于一既定参考范围,则选取上述累加值群组中的相对大的累加值;以及根据上述相对大累加值所对应的取样时钟脉冲取样上述模拟视频信号。
另外,本发明提出一种取样时钟脉冲相位选取方法,适用于一模拟视频信号以及一时序信息而产生一影像信息,包括接收上述模拟视频信号;根据上述时序信息依序产生一第一取样时钟脉冲以及一第二取样时钟脉冲,其中上述第一取样时钟脉冲以及第二取样时钟脉冲具有一既定相位差;根据上述第一取样时钟脉冲以及第二取样时钟脉冲取样上述模拟视频信号,并依序产生分别属于上述第一取样时钟脉冲以及第二取样时钟脉冲的连续第一取样值以及第二取样值,其中上述第一取样值以及第二取样值分别具有多个取样值群组,各取样值群组依序具有一第一取样位准、一第二取样位准、以及一第三取样位准;检测上述第一取样值,当上述第一取样值的取样值群组的第一取样位准与第二取样位准之差大于一第一参考值,且上述第二取样位准与第三取样位准之差小于一第二参考值时,则累积不同取样值群组的上述第一取样位准与第二取样位准之差而得到一第一累加值,或者,当上述第一取样值的取样值群组的第二取样位准与第三取样位准之差大于上述第一参考值,且上述第一取样位准与第二取样位准之差小于上述第二参考值时,则累积不同取样值群组的上述第二取样位准与第三取样位准之差而得到上述第一累加值;检测上述第二取样值,当上述第二取样值的取样值群组的第一取样位准与第二取样位准之差大于上述第一参考值,且上述第二取样位准与第三取样位准之差小于上述第二参考值时,则累积不同取样值群组的上述第一取样位准与第二取样位准之差而得到上述第二累加值,或当上述第二取样值的取样值群组的第二取样位准与第三取样位准之差大于上述第一参考值,且上述第一取样位准与第二取样位准之差小于上述第二参考值时,则累积不同取样值群组的上述第二取样位准与第三取样位准之差而得到上述第二累加值;比较上述第一累加值以及第二累加值,当上述第一累加值以及第二累加值的差异小于一既定参考范围,则选择上述第一累加值以及第二累加值的较大者;以及根据上述选择的累加值选取上述第一取样时钟脉冲以及第二取样时钟脉冲之一者来取样上述模拟视频信号。
另外,本发明提出一种取样时钟脉冲相位选取装置,适用于根据一模拟视频信号以及一时序信息而产生一影像信息,包括:一取样时钟脉冲产生装置,用以根据上述时序信息依序产生具有一既定相位差的多个取样时钟脉冲,并根据一时钟脉冲选择信号,选择上述取样时钟脉冲之一者作为一最佳取样时钟脉冲;一模拟-数字转换电路,用以根据上述取样时钟脉冲以及最佳取样时钟脉冲取样上述模拟视频信号,并产生分别对应于各取样时钟脉冲以及最佳取样时钟脉冲的连续取样值以及上述影像信息,其中上述取样值依序构成多个取样值群组,各取样值群组依序具有一第一取样位准、一第二取样位准、以及一第三取样位准;以及一处理装置,耦接于上述取样信号产生装置以及模拟数字转换电路之间,用以执行下列步骤:检测上述取样值,当各取样时钟脉冲所对应的上述取样值群组的第一取样位准与第二取样位准之差大于一第一参考值,且上述第二取样位准与第三取样位准之差小于一第二参考值时,则累积不同取样值群组的上述第一取样位准与第二取样位准之差而得到一累加值,或者,当各取样时钟脉冲所对应的上述取样值群组的第二取样位准与第三取样位准之差大于上述第一参考值,且上述第二取样位准与第三取样位准之差小于上述第二参考值时,则累积不同取样值群组的上述第二取样位准与第三取样位准之差而得到上述累加值;取得各取样时钟脉冲所对应的上述累加值,其中依序输出的上述多个取样时钟脉冲所对应的累加值构成一累加值群组;以及检测上述累加值,当上述累加值群组的累加值差异小于一既定参考范围,则选取上述累加值群组中的相对大累加值,并输出代表选取上述相对大累加值所对应的取样时钟脉冲作为上述最佳取样时钟脉冲的上述时钟脉冲选择信号。
附图说明
图1显示传统计算机显示系统。
图2显示用于数字显示器端12的模拟视频信号的像素量与时间的关系。
图3显示数值与对应取样相位的关系的一例子。
图4显示根据本发明实施例所述的取样时钟脉冲选取装置的区块图。
图5显示一画面的模拟视频信号40使用一取样时钟脉冲的取样值。
图6显示根据本发明实施例所述的用以取得累加值的电路。
图7显示累积取样值与对应取样时钟脉冲的关系。
图8显示根据本发明实施例所述的取样时钟脉冲相位选取方法的操作流程图。
符号说明:
10~个人计算机端、PC端;         12~显示器端;
102~图像电路;                  104~数字-模拟转换电路、DAC;
14~缆线;                       122、301~模拟-数字转换电路、ADC;
124、3032~时钟脉冲产生器;      126~视频处理装置;
22~取样周期;                   20A、20B~取样点;
300~取样时钟脉冲选取装置;      303~取样时钟脉冲产生器;
305~处理器;                    307~显示处理装置与面版;
3031~取样相位产生器;           40~模拟视频信号;
601~第一拴锁器;                603~第一加法器;
606、605~比较器;               604~第二加法器;
607~及逻辑门;                  608~累加器;
70a、70b~累加值群组;           R/G/B~视频信号;
A-J~取样值;                    HSYNC~水平同步信号;
SCLK~取样时钟脉冲;             Th1~第一临界值;
Th2~第二临界值;                VSYNC~垂直同步信号;
Z0、Z-1、Z-2~数字取样。
具体实施方式
图4显示根据本发明实施例所述的取样时钟脉冲相位选取装置的区块图。取样时钟脉冲选取装置300包括ADC301,用以接收模拟视频信号R/G/B。特别注意的是,在其它实施例中,具有R/G/B以外格式的模拟视频信号可同理适用。ADC301根据取样时钟脉冲产生器303所提供的取样时钟脉冲SCLK,以一既定速度取样模拟视频信号以产生数字取样。
取样时钟脉冲产生器303包括取样相位产生器3031以及时钟脉冲产生器3032。取样相位产生器3031提供对应于一既定相位差的延迟信息。时钟脉冲产生器3032根据水平同步信号HSYNC以及垂直同步信号VSYNC提供具有一既定周期的取样时钟脉冲。在此,各取样时钟脉冲之间具有一既定相位差,其由取样相位产生器3031所决定。例如,当使用N个取样时钟脉冲时,既定相位差可将既定周期分成N个周期而得。
图5显示一画面的模拟视频信号40使用一取样时钟脉冲的取样值。在此,任何由ADC301输出的三个连续取样值可视为一取样群。例如,取样值A、B与C为一取样群,取样值C、D与E为另一取样群,而取样值E、F与G为另一取样群。
根据本发明实施例,处理器检测模拟视频信号40的边缘。当一取样群的第一取样值与第二取样值之差异超过第一临界值Th1,第二取样值与第三取样值之差异小于第二临界值Th2,则可视为模拟视频信号40的边缘。再者,当一取样群的第二取样值与第三取样值之差异超过第一临界值Th1,第一取样值与第二取样值的差异小于第二临界值Th2,同样可视为模拟视频信号40的边缘。因此,于图5中,可检测到由取样值(A、B、C),(C、D、E)以及(E、F、G)所形成的边缘。再者,根据第一临界值Th1与第二临界值Th2的限制,取样值G与J之间并不存在模拟视频信号40的边缘。
处理器305接收ADC输出的数字取样后,检测模拟视频信号40由数字取样所形成的边缘,并累加各显示画面的视频信号的数字取样量。以图5为例,处理器305检测到由模拟视频信号40的取样值(A、B、C)以及(C、D、E)所形成的边缘,并累加取样值A与B以及C与D的差距以产生累加值。
图6显示根据本发明实施例所述的用以取得累加值的电路。如图6所示,第一拴锁器601接收由ADC301产生的数字取样Z0。此时第一拴锁器601的输出为数字取样Z-1,此为第一拴锁器601目前接收的数字取样Z0之前一个数字取样。第二拴锁器602接收第一拴锁器601的输出,其输出为数字取样Z-2,此为第一拴锁器601目前接收的数字取样Z0之前二个数字取样。第一加法器603输出数字取样Z0与Z-1的差异至比较器606。第二加法器604输出数字取样Z-1与Z-2的差异至比较器605。若第一加法器603的输出大于第一临界值Th1且第二加法器604的输出低于第二临界值Th2,及逻辑门607输出高逻辑信号以触发累加器608以累加数字取样Z0与Z-1的差异。上述累加值于整个画面的模拟视频信号皆取样完毕即归零。在此,仅以图6的电路检测由数字取样构成曲线的左边缘为例,然而,熟知此技艺之人士皆可由改变电路的设计而检测曲线的右边缘。
图7显示累积取样值与对应取样时钟脉冲的关系。如上所述,时钟脉冲产生器3032产生了具有一既定周期的多个取样时钟脉冲,彼此之间具有一既定相位差。假设共有32个取样时钟脉冲,则可得到32个对应的累加值。在此,对应于各取样时钟脉冲的累加值是依照取样时钟脉冲的顺序排列,并构成一累加值群组。例如,第7取样时钟脉冲~第12取样时钟脉冲为累加值群组70a,第19取样时钟脉冲~第26取样时钟脉冲为累加值群组70b。在此,累加值的编号可为随机、固定或由设计者指定。
处理器305检测各取样时钟脉冲的累加值,并选择其中之一取样时钟脉冲作为最佳取样时钟脉冲。最佳取样时钟脉冲的判断依据是当一累加值群组中的累加值差距小于一既定范围时,选取此累加值群组中具有最大累加值所对应的取样时钟脉冲。更精确的说,最佳取样时钟脉冲为当相邻取样时钟脉冲所对应的累加值小于一既定范围时,对应于其中相对最大累加值的取样时钟脉冲。
以使用第10个取样时钟脉冲取样模拟视频信号所得的累加值为例,第9个以及第11个取样时钟脉冲所对应的累加值与第10个取样时钟脉冲所对应的累加值差异过大,并明显减少。由于第9个至第11个取样时钟脉冲仅有些微的相位差,因此其对应的累加值不应该超过上述既定范围。因此,在此实施例中,将第10个取样时钟脉冲所对应的累加值视为噪声或误差所造成的结果,而由于第21个至第25个取样时钟脉冲所对应的累加值差异小于上述既定范围,因此改选第23个取样时钟脉冲作为后续画面的最佳取样时钟脉冲。
因此,处理器305输出代表所选取的最佳取样信号的脉冲选择信号至取样相位控制器3031。取样相位控制器3031提供对应于脉冲选择信号的延迟信息至时钟脉冲产生器3032。时钟脉冲产生器3032根据对应于处理器305所输出的脉冲选择信号的延迟信息产生具最佳取样相位的取样时钟脉冲。
ADC301使用具最佳取样相位的取样时钟脉冲取样模拟视频信号R/G/B,并输出数字取样至显示处理装置与面版307。在取得具最佳取样相位的取样时钟脉冲之后,ADC301仅使用具最佳取样相位的取样时钟脉冲取样模拟视频信号取样后续画面的模拟视频信号。显示处理装置与面版307接收到模拟视频信号的数字取样,即于根据水平同步信号HSYNC以及垂直同步信号VSYNC产生显示影像前,执行同步与处理数字取样。
图8是显示根据本发明实施例所述的取样时钟脉冲相位选取方法的操作流程图。首先,根据水平同步信号HSYNC以及垂直同步信号VSYNC依序产生具有一既定相位差的多个取样时钟脉冲S1。接下来,根据上述取样时钟脉冲依序取样模拟视频信号S2,因此产生对应于各取样时钟脉冲的连续取样值。在此,上述取样值具有多个取样值群组,各取样值群组依序具有一第一取样位准、一第二取样位准、以及一第三取样位准。取样值群组包括了由取样值所形成的曲线的边缘。如图5所示,取样值A、B与C形成一边缘,此时取样值A为第一取样位准,取样值B为第二取样位准,而取样值C为第三取样位准。必须注意的是,在其它实施例中,可根据多于三个取样值来判断边缘是否存在。
接下来,检测上述取样值以取得上述取样值所构成的边缘S3。当各取样时钟脉冲所对应的边缘的第一取样位准与第二取样位准之差大于第一参考值,且第二取样位准与第三取样位准之差小于第二参考值时,则累积不同边缘的第一取样位准与第二取样位准之差而分别得到一累加值S4。因此,可得到一取样时钟脉冲所对应的累加值,由于实施例中具有多个取样时钟脉冲,因此可得到对应数量的累加值。
接下来,根据累加值判断具最佳取样相位的取样时钟脉冲S5。根据本发明实施例,具最佳取样相位的取样时钟脉冲为对应于相邻的多个取样时钟脉冲,具有最大累加值的取样时钟脉冲。更精确的说,可将依序产生的取样时钟脉冲所对应的累加值区分为一累加值群组,具最佳取样相位的取样时钟脉冲的判断依据为当一累加值群组中的累加值差距小于一既定范围时,选取此累加值群组中具有相对最大累加值所对应的取样时钟脉冲。在此,累加值的数目为大于一的整数。再者,若具有多个累加值群组中的累加值差距小于一既定范围时,可选取多个累加值群组中的最大累加值所对应的取样时钟脉冲作为具最佳取样相位的取样时钟脉冲。另外,若所有累加值群组中的累加值差距皆大于上述既定范围时,则选取最大累加值所对应的取样时钟脉冲作为具最佳取样相位的取样时钟脉冲即可。
最后,使用所选取的取样时钟脉冲来取样后续画面的模拟视频信号S6。必须注意的是,决定最佳取样时钟脉冲的步骤可于模拟视频信号的时序信息改变时重新执行一次,举例来说,垂直扫描信号或水平扫描信号的频率改变时。
本发明虽以较佳实施例揭露如上,然其并非用以限定本发明的范围,任何熟习此项技艺者,在不脱离本发明的精神和范围内,当可做些许的更动与润饰,因此本发明的保护范围当视后附的权利要求的范围所界定为准。

Claims (37)

1.一种取样时钟脉冲相位选取方法,适用于根据一模拟视频信号以及一时序信息而产生一影像信息,包括:
根据上述时序信息依序产生具有一既定相位差的多个取样时钟脉冲;
使用上述取样时钟脉冲取样上述模拟视频信号,并产生对应于各取样时钟脉冲的连续取样值,
检测上述取样值以取得由上述取样值所构成的边缘;
累加上述边缘的落差以得到累加值;
根据上述累加值选取具一最佳取样相位的取样时钟脉冲,其中具上述最佳取样相位的取样时钟脉冲所对应的累加值为相邻取样时钟脉冲所对应的累加值中的最大值,且上述相邻取样时钟脉冲所对应的累加值的差异小于一既定范围;以及
使用上述选取的具上述最佳取样相位的取样时钟脉冲取样上述模拟视频信号。
2.如权利要求1所述的取样时钟脉冲相位选取方法,其特征在于,上述边缘是由三个取样值所形成,各取样值依序具有一第一取样位准、一第二取样位准、以及一第三取样位准。
3.如权利要求2所述的取样时钟脉冲相位选取方法,其特征在于,累加上述边缘的落差的步骤为当单一取样时钟脉冲所对应的上述边缘的第一取样位准与第二取样位准之差大于一第一参考值,且上述第二取样位准与第三取样位准之差小于一第二参考值时,由累加第一取样位准与第二取样位准的差异量而得到上述累加值,或当单一取样时钟脉冲所对应的上述边缘的第二取样位准与第三取样位准之差大于上述第一参考值,且上述第一取样位准与第二取样位准之差小于上述第二参考值时,由累加第二取样位准与第三取样位准的差异量而得到上述累加值。
4.如权利要求3所述的取样时钟脉冲相位选取方法,其特征在于,更包括当上述第一取样位准与第二取样位准之差大于上述第一参考值,且上述第二取样位准与第三取样位准之差小于上述第二参考值时,累加上述取样时钟脉冲所对应的上述边缘的第一取样位准与第二取样位准之差,以及当上述第二取样位准与第三取样位准之差大于上述第一参考值,且上述第一取样位准与第二取样位准之差小于上述第二参考值时,累加上述取样时钟脉冲所对应的上述边缘的第二取样位准与第三取样位准之差,以得到上述累加值。
5.如权利要求1所述的取样时钟脉冲相位选取方法,其特征在于,上述影像信息是以具上述最佳取样相位的取样时钟脉冲取样上述模拟视频信号而得。
6.如权利要求1所述的取样时钟脉冲相位选取方法,其特征在于,上述第一取样位准大于上述第二取样位准。
7.如权利要求1所述的取样时钟脉冲相位选取方法,其特征在于,上述第一取样位准小于上述第二取样位准。
8.如权利要求1所述的取样时钟脉冲相位选取方法,其特征在于,上述时序信息包括提供至一显示装置的垂直扫描信号以及水平扫描信号。
9.一种取样时钟脉冲相位选取方法,适用于根据一模拟影像信号以及一时序信息而产生一影像信息,包括:
根据上述时序信息依序产生具有一既定相位差的多个取样时钟脉冲;
使用上述取样时钟脉冲取样上述模拟视频信号,并产生对应于各取样时钟脉冲的连续取样值,其中上述取样值包括多个取样值群组,各取样值群组依序具有一第一取样位准、一第二取样位准、以及一第三取样位准;
检测上述取样值,当各取样时钟脉冲所对应的上述取样值群组的第一取样位准与第二取样位准之差大于一第一参考值,且上述第二取样位准与第三取样位准之差小于一第二参考值时,则累积不同取样值群组的上述第一取样位准与第二取样位准之差而分别得到一累加值,或当各取样时钟脉冲所对应的上述取样值群组的第二取样位准与第三取样位准之差大于上述第一参考值,且上述第一取样位准与第二取样位准之差小于上述第二参考值时,则累积不同取样值群组的上述第二取样位准与第三取样位准之差而分别得到上述累加值;
取得各取样时钟脉冲所对应的上述累加值,其中依序输出的上述多个取样时钟脉冲所对应的累加值构成一累加值群组;
检测上述累加值,当上述累加值群组的累加值差异小于一既定参考范围,则选取上述累加值群组中的相对大累加值;以及
根据上述相对大累加值所对应的取样时钟脉冲取样上述模拟视频信号。
10.如权利要求9所述的取样时钟脉冲相位选取方法,其特征在于,更包括当上述第一取样位准与第二取样位准之差大于上述第一参考值,且上述第二取样位准与第三取样位准之差小于上述第二参考值时,累加上述取样时钟脉冲所对应的上述累加值群组的第一取样位准与第二取样位准之差,以及当上述第二取样位准与第三取样位准之差大于上述第一参考值,且上述第一取样位准与第二取样位准之差小于上述第二参考值时,累加上述取样时钟脉冲所对应的上述累加值群组的第二取样位准与第三取样位准之差,以得到上述累加值。
11.如权利要求9所述的取样时钟脉冲相位选取方法,其特征在于,上述相对大累加值所对应的取样时钟脉冲为具一最佳取样相位的取样时钟脉冲。
12.如权利要求9所述的取样时钟脉冲相位选取方法,其特征在于,更包括:
当各累加值群组的累加值差异皆大于上述既定参考范围,则选取上述累加值的最大值,并根据上述最大累加值所对应的取样时钟脉冲取样上述模拟视频信号。
13.如权利要求9所述的取样时钟脉冲相位选取方法,其特征在于,更包括:当各累加值群组的累加值差异皆小于于上述既定参考范围,则选取上述累加值的最大值,并根据上述最大累加值所对应的取样时钟脉冲取样上述模拟视频信号。
14.如权利要求11所述的取样时钟脉冲相位选取方法,其特征在于,上述影像信息以具上述最佳取样相位的取样时钟脉冲取样上述模拟视频信号而得。
15.如权利要求9所述的取样时钟脉冲相位选取方法,其特征在于,上述第一取样位准大于上述第二取样位准。
16.如权利要求9所述的取样时钟脉冲相位选取方法,其特征在于,上述第一取样位准小于上述第二取样位准。
17.如权利要求9所述的取样时钟脉冲相位选取方法,其特征在于,上述时序信息包括提供至一显示装置的垂直扫描信号以及水平扫描信号。
18.一种取样时钟脉冲相位选取方法,适用于一模拟视频信号以及一时序信息而产生一影像信息,包括:
接收上述模拟视频信号;
根据上述时序信息依序产生一第一取样时钟脉冲以及一第二取样时钟脉冲,其中上述第一取样时钟脉冲以及第二取样时钟脉冲具有一既定相位差;
根据上述第一取样时钟脉冲以及第二取样时钟脉冲取样上述模拟视频信号,并依序产生分别属于上述第一取样时钟脉冲以及第二取样时钟脉冲的连续第一取样值以及第二取样值,其中上述第一取样值以及第二取样值分别具有多个取样值群组,各取样值群组依序具有一第一取样位准、一第二取样位准、以及一第三取样位准;
检测上述第一取样值,当上述第一取样值的取样值群组的第一取样位准与第二取样位准之差大于一第一参考值,且上述第二取样位准与第三取样位准之差小于一第二参考值时,则累积不同取样值群组的上述第一取样位准与第二取样位准之差而得到一第一累加值,或者,当上述第一取样值的取样值群组的第二取样位准与第三取样位准之差大于上述第一参考值,且上述第一取样位准与第二取样位准之差小于上述第二参考值时,则累积属于上述第一取样值的不同取样值群组的上述第二取样位准与第三取样位准之差而得到上述第一累加值;
检测上述第二取样值,当上述第二取样值的取样值群组的第一取样位准与第二取样位准之差大于上述第一参考值,且上述第二取样位准与第三取样位准之差小于上述第二参考值时,则累积不同取样值群组的上述第一取样位准与第二取样位准之差而得到上述第二累加值,或当上述第二取样值的取样值群组的第二取样位准与第三取样位准之差大于上述第一参考值,且上述第一取样位准与第二取样位准之差小于上述第二参考值时,则累积属于上述第二取样值的不同取样值群组的上述第二取样位准与第三取样位准之差而得到上述第二累加值;
比较上述第一累加值以及第二累加值,当上述第一累加值以及第二累加值的差异小于一既定参考范围,则选择上述第一累加值以及第二累加值的较大值;以及
根据上述选择的累加值选取上述第一取样时钟脉冲以及第二取样时钟脉冲之一来取样上述模拟视频信号。
19.如权利要求18所述的取样时钟脉冲相位选取方法,其特征在于,更包括:
当上述第一取样值的取样值群组的第一取样位准与第二取样位准之差大于上述第一参考值,且上述第二取样位准与第三取样位准之差小于上述第二参考值时,则累积不同取样值群组的上述第一取样位准与第二取样位准之差,以及当上述第一取样值的取样值群组的第二取样位准与第三取样位准之差大于上述第一参考值,且上述第一取样位准与第二取样位准之差小于上述第二参考值时,则累积属于上述第一取样值的不同取样值群组的上述第二取样位准与第三取样位准之差,并根据累加结果而得到上述第一累加值;以及
当上述第二取样值的取样值群组的第一取样位准与第二取样位准之差大于上述第一参考值,且上述第二取样位准与第三取样位准之差小于上述第二参考值时,以及当上述第二取样值的取样值群组的第二取样位准与第三取样位准之差大于上述第一参考值,且上述第一取样位准与第二取样位准之差小于上述第二参考值时,则累积属于上述第二取样值的不同取样值群组的上述第二取样位准与第三取样位准之差,并根据累加结果而得到上述第二累加值。
20.如权利要求18所述的取样时钟脉冲相位选取方法,其特征在于,当上述第一累加值大于上述第二累加值时,则以上述第一取样时钟脉冲取样上述模拟视频信号。
21.如权利要求18所述的取样时钟脉冲相位选取方法,其特征在于,当上述第二累加值大于上述第一累加值时,则以上述第二取样时钟脉冲取样上述模拟视频信号。
22.如权利要求18所述的取样时钟脉冲相位选取方法,其特征在于,更包括:
根据上述时序信息产生一第三取样时钟脉冲,其中上述第三取样时钟脉冲与第二取样时钟脉冲具有上述既定相位差;
根据上述第三取样时钟脉冲取样上述模拟视频信号,并产生属于上述第三取样时钟脉冲的连续第三取样值,其中上述第三取样值具有多个取样值群组,各取样值群组依序具有上述第一取样位准、第二取样位准、以及第三取样位准;
检测上述第三取样值,当上述第三取样值的取样值群组的第一取样位准与第二取样位准之差大于上述第一参考值,且上述第三取样位准与第三取样位准之差小于上述第二参考值时,则累积不同取样值群组的上述第一取样位准与第二取样位准之差而得到一第三累加值,或当上述第三取样值的取样值群组的第二取样位准与第三取样位准之差大于上述第一参考值,且上述第一取样位准与第二取样位准之差小于上述第二参考值时,则累积属于上述第三取样值的不同取样值群组的上述第二取样位准与第三取样位准之差而得到上述第三累加值;
比较上述第一累加值、第二累加值以及第三累加值,当上述第一累加值、第二累加值以及第三累加值的差异小于一既定参考范围,则选择上述第一累加值、第二累加值以及第三累加值的较大值;以及
根据上述选择的累加值选取上述第一取样时钟脉冲、第二取样时钟脉冲以及第三取样时钟脉冲之一来取样上述模拟视频信号。
23.如权利要求22所述的取样时钟脉冲相位选取方法,其特征在于,更包括:
当上述第三取样值的取样值群组的第一取样位准与第二取样位准之差大于上述第一参考值,且上述第二取样位准与第三取样位准之差小于上述第二参考值时,则累积属于上述第三取样值的不同取样值群组的上述第一取样位准与第二取样位准之差,以及当上述第三取样值的取样值群组的第二取样位准与第三取样位准之差大于上述第一参考值,且上述第一取样位准与第二取样位准之差小于上述第二参考值时,则累积属于上述第三取样值的不同取样值群组的上述第二取样位准与第三取样位准之差,并根据累加结果而得到上述第三累加值。
24.如权利要求22所述的取样时钟脉冲相位选取方法,其特征在于,当上述第一累加值大于上述第二累加值以及上述第三累加值时,则以上述第一取样时钟脉冲取样上述模拟视频信号。
25.如权利要求22所述的取样时钟脉冲相位选取方法,其特征在于,当上述第二累加值大于上述第一累加值时以及上述第三累加值时,则以上述第二取样时钟脉冲取样上述模拟视频信号。
26.如权利要求22所述的取样时钟脉冲相位选取方法,其特征在于,当上述第三累加值大于上述第一累加值时以及上述第二累加值时,则以上述第三取样时钟脉冲取样上述模拟视频信号。
27.如权利要求18所述的取样时钟脉冲相位选取方法,其特征在于,上述第一取样位准大于上述第二取样位准。
28.如权利要求18所述的取样时钟脉冲相位选取方法,其特征在于,上述第一取样位准小于上述第二取样位准。
29.一种取样时钟脉冲相位选取装置,适用于根据一模拟视频信号以及一时序信息而产生一影像信息,包括:
一取样时钟脉冲产生装置,用以根据上述时序信息依序产生具有一既定相位差的多个取样时钟脉冲,并根据一时钟脉冲选择信号,选择上述取样时钟脉冲之一者作为具一最佳取样相位的取样时钟脉冲;
一模拟-数字转换电路,用以根据上述取样时钟脉冲以及具上述最佳取样相位的取样时钟脉冲取样上述模拟视频信号,并产生分别对应于各取样时钟脉冲以及具上述最佳取样相位的取样时钟脉冲的连续取样值以及上述影像信息,其中上述取样值依序构成多个取样值群组,各取样值群组依序具有一第一取样位准、一第二取样位准、以及一第三取样位准;以及
一处理装置,耦接于上述取样信号产生装置以及模拟数字转换电路之间,用以执行下列步骤:
检测上述取样值,当各取样时钟脉冲所对应的上述取样值群组的第一取样位准与第二取样位准之差大于一第一参考值,且上述第二取样位准与第三取样位准之差小于一第二参考值时,则累积对应于同一取样时钟脉冲的不同取样值群组的上述第一取样位准与第二取样位准之差而得到一累加值,或者,当各取样时钟脉冲所对应的上述取样值群组的第二取样位准与第三取样位准之差大于上述第一参考值,且上述第二取样位准与第三取样位准之差小于上述第二参考值时,则累积对应于同一取样时钟脉冲的不同取样值群组的上述第二取样位准与第三取样位准之差而得到上述累加值;
取得各取样时钟脉冲所对应的上述累加值,其中依序输出的上述多个取样时钟脉冲所对应的累加值构成一累加值群组;以及
检测上述累加值,当上述累加值群组的累加值差异小于一既定参考范围,则选取上述累加值群组中的相对大累加值,并输出代表选取上述相对大累加值所对应的取样时钟脉冲作为具上述最佳取样相位的取样时钟脉冲的上述时钟脉冲选择信号。
30.如权利要求29所述的取样时钟脉冲相位选取装置,其特征在于,上述处理装置更执行下列步骤:
当上述第一取样位准与第二取样位准之差大于上述第一参考值,且上述第二取样位准与第三取样位准之差小于上述第二参考值时,累加上述取样时钟脉冲所对应的上述累加值群组的第一取样位准与第二取样位准之差,以及当上述第二取样位准与第三取样位准之差大于上述第一参考值,且上述第一取样位准与第二取样位准之差小于上述第二参考值时,累加上述取样时钟脉冲所对应的上述累加值群组的第二取样位准与第三取样位准之差,以得到上述累加值。
31.如权利要求29所述的取样时钟脉冲相位选取装置,其特征在于,当各累加值群组的累加值差异皆大于上述既定参考范围,则上述处理装置选取上述累加值的最大者,并输出代表选取上述最大累加值所对应的取样时钟脉冲作为具上述最佳取样相位的取样时钟脉冲的时钟脉冲选择信号。
32.如权利要求29所述的取样时钟脉冲相位选取装置,其特征在于,上述取样时钟脉冲产生装置更包括:
一取样相位控制器,用以提供对应于上述既定相位差的延迟信息;以及
一时钟脉冲产生器,用以根据上述时序信息以及延迟信息依序产生具有上述既定相位差的多个取样时钟脉冲,并根据上述时钟脉冲选择信号输出具上述最佳取样相位的取样时钟脉冲。
33.如权利要求29所述的取样时钟脉冲相位选取装置,其特征在于,以上述影像信息是以具上述最佳取样相位的取样时钟脉冲取样上述模拟视频信号而得。
34.如权利要求29所述的取样时钟脉冲相位选取装置,其特征在于,更包括一显示装置,用以根据上述影像信息显示影像。
35.如权利要求29所述的取样时钟脉冲相位选取装置,其特征在于,上述第一取样位准大于上述第二取样位准。
36.如权利要求29所述的取样时钟脉冲相位选取装置,其特征在于,上述第一取样位准小于上述第二取样位准。
37.如权利要求34所述的取样时钟脉冲相位选取装置,其特征在于,上述时序信息包括提供至上述显示装置的垂直扫描信号以及水平扫描信号。
CNB2005100771880A 2004-06-15 2005-06-14 取样时钟脉冲相位选取方法与装置 Expired - Fee Related CN100447855C (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US10/868,338 2004-06-15
US10/868,338 US7061281B2 (en) 2004-06-15 2004-06-15 Methods and devices for obtaining sampling clocks

Publications (2)

Publication Number Publication Date
CN1713267A true CN1713267A (zh) 2005-12-28
CN100447855C CN100447855C (zh) 2008-12-31

Family

ID=35459900

Family Applications (1)

Application Number Title Priority Date Filing Date
CNB2005100771880A Expired - Fee Related CN100447855C (zh) 2004-06-15 2005-06-14 取样时钟脉冲相位选取方法与装置

Country Status (3)

Country Link
US (1) US7061281B2 (zh)
CN (1) CN100447855C (zh)
TW (1) TWI278226B (zh)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101097708B (zh) * 2006-06-30 2010-06-23 Nec显示器解决方案株式会社 图像显示设备以及调整时钟相位的方法
CN101521567B (zh) * 2008-02-25 2011-06-15 联华电子股份有限公司 取样方法及其数据恢复电路
CN101901589B (zh) * 2009-06-01 2013-01-02 奇景光电股份有限公司 影像处理系统与内存装置的取样相位校正方法

Families Citing this family (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2007158719A (ja) * 2005-12-05 2007-06-21 Fuji Xerox Co Ltd 画像読み取り装置およびサンプリングタイミング決定方法
US8310595B2 (en) * 2008-04-21 2012-11-13 Cisco Technology, Inc. Phase determination for resampling video
CN101583047B (zh) * 2008-05-16 2011-05-11 哈里公司 用于生成复位信号的系统和方法
US8471960B2 (en) 2008-11-24 2013-06-25 Mediatek Inc. Method capable of avoiding data error from incorrect sampling points
US9106233B1 (en) * 2009-02-25 2015-08-11 Marvell Israel (M.I.S.L) Ltd. Method and apparatus for synchronization
TWI462486B (zh) * 2009-08-26 2014-11-21 Mstar Semiconductor Inc 視訊訊號自動相位偵測裝置及其方法
TWI482503B (zh) * 2011-03-24 2015-04-21 Himax Media Solutions Inc 自動校正影像之方法
DE102018208118A1 (de) * 2018-05-23 2019-11-28 Robert Bosch Gmbh Verfahren und Vorrichtung zum Authentifizieren einer über einen Bus übertragenen Nachricht
TWI827261B (zh) * 2022-09-15 2023-12-21 大陸商常州欣盛半導體技術股份有限公司 顯示系統內部時脈偏斜之自動調諧

Family Cites Families (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3823420B2 (ja) * 1996-02-22 2006-09-20 セイコーエプソン株式会社 ドットクロック信号を調整するための方法及び装置
DE69933923T2 (de) * 1998-02-19 2007-09-13 Matsushita Electric Industrial Co., Ltd., Kadoma Videosignalprozessor
JPH11282399A (ja) * 1998-03-27 1999-10-15 Matsushita Electric Ind Co Ltd ドットクロック再生装置
US6268848B1 (en) * 1998-10-23 2001-07-31 Genesis Microchip Corp. Method and apparatus implemented in an automatic sampling phase control system for digital monitors
US6724381B2 (en) * 1999-03-26 2004-04-20 Canon Kabushiki Kaisha Signal processing apparatus for generating clocks phase-synchronized with input signal
WO2001001386A1 (en) 1999-06-30 2001-01-04 Aurora Systems Multistandard liquid crystal display with automatic adjustment of timing signals
US6633288B2 (en) * 1999-09-15 2003-10-14 Sage, Inc. Pixel clock PLL frequency and phase optimization in sampling of video signals for high quality image display
US6272193B1 (en) * 1999-09-27 2001-08-07 Genesis Microchip Corp. Receiver to recover data encoded in a serial communication channel
TWI220843B (en) * 2002-04-01 2004-09-01 Mstar Semiconductor Inc Apparatus and method of clock recovery for sampling analog signals
JP2004004376A (ja) * 2002-05-31 2004-01-08 Matsushita Electric Ind Co Ltd ドットクロック再生装置

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101097708B (zh) * 2006-06-30 2010-06-23 Nec显示器解决方案株式会社 图像显示设备以及调整时钟相位的方法
US8525771B2 (en) 2006-06-30 2013-09-03 Nec Display Solutions, Ltd. Image display apparatus and method of adjusting clock phase using delay evaluation signal
US9262989B2 (en) 2006-06-30 2016-02-16 Nec Display Solutions, Ltd. Image display apparatus and method of adjusting clock phase using a delay evaluation signal
CN101521567B (zh) * 2008-02-25 2011-06-15 联华电子股份有限公司 取样方法及其数据恢复电路
CN101901589B (zh) * 2009-06-01 2013-01-02 奇景光电股份有限公司 影像处理系统与内存装置的取样相位校正方法

Also Published As

Publication number Publication date
TWI278226B (en) 2007-04-01
TW200541321A (en) 2005-12-16
CN100447855C (zh) 2008-12-31
US20050275436A1 (en) 2005-12-15
US7061281B2 (en) 2006-06-13

Similar Documents

Publication Publication Date Title
CN1713267A (zh) 取样时钟脉冲相位选取方法与装置
CN1139871C (zh) 模拟图像信号的信号处理方法
CN1208312A (zh) 运动估计的预处理方法和装置
US4924306A (en) Method of and device for estimating the extent of motion in a picture element of a television picture
CN1297643A (zh) 假轮廓校正装置和方法
CN1471323A (zh) 检查输入的图像信号是否在影片模式中的设备和方法
CN1224246C (zh) 一种选择运动矢量的方法和装置
CN1266943C (zh) 估计噪声电平的装置及方法、噪声减少系统及编码系统
CN1293756C (zh) 视频信号处理装置,视频信号处理方法以及视频源判定方法
CN1949831A (zh) 一种检测电视电影模式的方法、装置以及显示器
CN110719400A (zh) 一种图像采集方法及系统
CN102006447B (zh) 视频信号自动相位检测装置及其方法
CN1794793A (zh) 纠正非线性图像的图像捕捉设备和方法
CN1091332C (zh) 波形显示信号发生设备
CN1190063C (zh) 图像处理装置及处理方法
JP2518224B2 (ja) 高能率符号化装置
CN1209918C (zh) 图象处理设备和方法和信号转换输出装置
CN1165449A (zh) 时钟信号发生装置和时钟信号发生方法
CN1292579C (zh) 视频信号处理方法和装置
CN1674085A (zh) 影像显示器信号处理装置及方法
CN1178452C (zh) 电荷耦合元件检测模块的控制方法
CN1059533C (zh) 以多次加权取样分别处理的图像处理装置
JP2797106B2 (ja) 最適走査方法判定回路
CN1744664A (zh) Adc采样相位决定装置及其方法
JP2558696B2 (ja) ディジタル信号処理装置

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
TR01 Transfer of patent right

Effective date of registration: 20220523

Address after: Ontario, Canada

Patentee after: Xueshan Technology Co.,Ltd.

Address before: Hsinchu Science Industrial Park, Taiwan, China

Patentee before: MEDIATEK Inc.

TR01 Transfer of patent right
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20081231

CF01 Termination of patent right due to non-payment of annual fee