CN1190957C - 用于检测显示模式的装置和方法 - Google Patents
用于检测显示模式的装置和方法 Download PDFInfo
- Publication number
- CN1190957C CN1190957C CNB021315787A CN02131578A CN1190957C CN 1190957 C CN1190957 C CN 1190957C CN B021315787 A CNB021315787 A CN B021315787A CN 02131578 A CN02131578 A CN 02131578A CN 1190957 C CN1190957 C CN 1190957C
- Authority
- CN
- China
- Prior art keywords
- display mode
- signal
- clock pulse
- horizontal
- drive signal
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Images
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N5/00—Details of television systems
- H04N5/44—Receiver circuitry for the reception of television signals according to analogue transmission standards
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N21/00—Selective content distribution, e.g. interactive television or video on demand [VOD]
- H04N21/40—Client devices specifically adapted for the reception of or interaction with content, e.g. set-top-box [STB]; Operations thereof
- H04N21/43—Processing of content or additional data, e.g. demultiplexing additional data from a digital video stream; Elementary client operations, e.g. monitoring of home network or synchronising decoder's clock; Client middleware
- H04N21/44—Processing of video elementary streams, e.g. splicing a video clip retrieved from local storage with an incoming video stream, rendering scenes according to MPEG-4 scene graphs
- H04N21/4402—Processing of video elementary streams, e.g. splicing a video clip retrieved from local storage with an incoming video stream, rendering scenes according to MPEG-4 scene graphs involving reformatting operations of video signals for household redistribution, storage or real-time display
- H04N21/440218—Processing of video elementary streams, e.g. splicing a video clip retrieved from local storage with an incoming video stream, rendering scenes according to MPEG-4 scene graphs involving reformatting operations of video signals for household redistribution, storage or real-time display by transcoding between formats or standards, e.g. from MPEG-2 to MPEG-4
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N21/00—Selective content distribution, e.g. interactive television or video on demand [VOD]
- H04N21/40—Client devices specifically adapted for the reception of or interaction with content, e.g. set-top-box [STB]; Operations thereof
- H04N21/43—Processing of content or additional data, e.g. demultiplexing additional data from a digital video stream; Elementary client operations, e.g. monitoring of home network or synchronising decoder's clock; Client middleware
- H04N21/4302—Content synchronisation processes, e.g. decoder synchronisation
- H04N21/4305—Synchronising client clock from received content stream, e.g. locking decoder clock with encoder clock, extraction of the PCR packets
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N21/00—Selective content distribution, e.g. interactive television or video on demand [VOD]
- H04N21/20—Servers specifically adapted for the distribution of content, e.g. VOD servers; Operations thereof
- H04N21/23—Processing of content or additional data; Elementary server operations; Server middleware
- H04N21/236—Assembling of a multiplex stream, e.g. transport stream, by combining a video stream with other content or additional data, e.g. inserting a URL [Uniform Resource Locator] into a video stream, multiplexing software data into a video stream; Remultiplexing of multiplex streams; Insertion of stuffing bits into the multiplex stream, e.g. to obtain a constant bit-rate; Assembling of a packetised elementary stream
- H04N21/23602—Multiplexing isochronously with the video sync, e.g. according to bit-parallel or bit-serial interface formats, as SDI
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N21/00—Selective content distribution, e.g. interactive television or video on demand [VOD]
- H04N21/40—Client devices specifically adapted for the reception of or interaction with content, e.g. set-top-box [STB]; Operations thereof
- H04N21/43—Processing of content or additional data, e.g. demultiplexing additional data from a digital video stream; Elementary client operations, e.g. monitoring of home network or synchronising decoder's clock; Client middleware
- H04N21/434—Disassembling of a multiplex stream, e.g. demultiplexing audio and video streams, extraction of additional data from a video stream; Remultiplexing of multiplex streams; Extraction or processing of SI; Disassembling of packetised elementary stream
- H04N21/4342—Demultiplexing isochronously with video sync, e.g. according to bit-parallel or bit-serial interface formats, as SDI
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N5/00—Details of television systems
- H04N5/44—Receiver circuitry for the reception of television signals according to analogue transmission standards
- H04N5/46—Receiver circuitry for the reception of television signals according to analogue transmission standards for receiving on more than one standard at will
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N7/00—Television systems
- H04N7/01—Conversion of standards, e.g. involving analogue television standards or digital television standards processed at pixel level
- H04N7/0117—Conversion of standards, e.g. involving analogue television standards or digital television standards processed at pixel level involving conversion of the spatial resolution of the incoming video signal
- H04N7/012—Conversion between an interlaced and a progressive signal
Abstract
本发明提供了一种用于自动检测用在解码视频信号的串行数据接口(SDI)中的显示模式的装置和方法。用于检测显示模式的装置包括:模式检测器,其通过计数发生在从输入解码视频信号中得到的当前水平同步信号和下一个水平同步信号之间的时钟脉冲检测预定的显示模式;和信号处理单元,其将解码视频信号的格式进行转换,以与由模式检测器检测的显示模式相符,并串行化及输出解码视频信号。通过删除指示显示模式的控制信号,当设计用于检测显示模式的电路时,由控制信号引起的与处理数据不符的控制器的错误设计可以避免。
Description
技术领域
本发明涉及显示装置和方法的领域,更具体地说,涉及一种用于自动检测用在解码视频信号的串行数据接口(SDI)中的显示模式的装置和方法。
背景技术
图1是传统的用于检测显示模式的装置的结构的方框图。参考图1,传统的用于检测显示模式的装置包括视频处理器10、控制器11和串行数据接口(SDI)处理器12。视频处理器10解码输入MPEG视频流,将输入MPEG视频流的格式转换为1080i或720p模式的格式,并将并行数字视频信号传输到SDI处理器12。SDI处理器12将输入并行数据转换为SDI的格式,并串行化,及输出该输入并行数据。即,SDI处理器12响应1080i或720p模式控制信号输出适合于每个模式的SDI信号。1080i或720p模式由用户选择,控制器11响应模式选择信号将模式控制信号输出到SDI处理器12。
模式选择信号由用户输入到控制器11,控制器11将适合于选定的模式的控制信号输出到SDI处理器12。然而,经常由于控制器11的错误设计,由用户输入的模式选择信号与从控制器11输出的模式控制信号不相符。
发明内容
为了解决上述的和相关的问题,本发明的第一个目的在于提供一种用于通过直接分析由视频处理单元输入的解码视频信号而不接收从控制器输出的模式控制信号从而自动检测显示模式的装置。
本发明的第二个目的在于提供一种用于通过直接分析由视频处理单元输入的解码视频信号而不接收从控制器输出的模式控制信号从而自动检测显示模式的方法。
因此,为了实现上述目的,根据本发明的一个方面,提供了一种用于检测显示模式的装置。该装置包括:模式检测器,其通过计数发生在从输入解码视频信号中得到的当前水平同步信号和下一个水平同步信号之间的时钟脉冲来检测预定的显示模式;和信号处理单元,其将解码视频信号的格式进行转换,以与由模式检测器检测的显示模式相符,并串行化及输出解码的视频信号,其特征在于,模式检测器检测模拟显示模式和数字显示模式之一,在模拟显示模式和数字显示模式下,在当前水平同步信号和下一个水平同步信号之间产生的时钟脉冲的数量是不同的。
其中,在模拟显示模式下水平同步信号持续时间内计数的时钟脉冲的数量少于在数字显示模式下水平同步信号持续时间内计数的时钟脉冲的数量。
为了实现第一目的,根据本发明的另一方面,提供了一种用于检测显示模式的装置。该装置包括:模式检测器,其通过计数发生在从输入解码视频信号中得到的水平同步信号的带宽处的时钟脉冲来检测预定的显示模式;和信号处理单元,其将解码视频信号的格式进行转换,以与由模式检测器检测的显示模式相符,并串行化及输出解码的视频信号,其特征在于,模式检测器检测模拟显示模式和数字显示模式之一,在模拟显示模式和数字显示模式下,在水平同步信号的带宽处产生的时钟脉冲的数量是不同的。
其中,在模拟显示模式下水平同步信号的带宽处计数的时钟脉冲的数量少于在数字显示模式下水平同步信号的带宽处计数的时钟脉冲的数量。
为了实现上述第二个目的,根据本发明的一个方面,提供了一种用于检测显示模式的方法。该方法包括步骤:(a)计数发生在从输入解码视频信号得到的当前水平同步信号和下一个水平同步信号之间的时钟脉冲;(b)将计数的时钟脉冲的数量与预定参考值进行比较,并检测显示模式;和(c)将解码视频信号的格式进行转换,以与检测的显示模式相符,并串行化及输出解码视频信号,其特征在于,在步骤(b),检测模拟显示模式和数字显示模式之一,在模拟显示模式和数字显示模式下,在当前水平同步信号和下一个水平同步信号之间产生了不同数量的时钟脉冲。
其中,在模拟显示模式下水平同步信号持续时间内计数的时钟脉冲的数量少于在数字显示模式下水平同步信号持续时间内计数的时钟脉冲的数量。
为了实现上述第二个目的,根据本发明的另一方面,提供了一种用于检测显示模式的方法。该方法包括步骤:(a)计数发生在输入解码视频信号之中的水平同步信号的带宽处的时钟脉冲;(b)将计数的时钟脉冲的数量与预定参考值进行比较,并检测显示模式;和(c)将解码视频信号的格式进行转换,以与检测的显示模式相符,并串行化及输出解码视频信号,其特征在于,在步骤(b),检测模拟显示模式和数字显示模式之一,在模拟显示模式和数字显示模式下,在水平同步信号的带宽处产生了不同数量的时钟脉冲。
其中,在模拟显示模式下水平同步信号带宽处计数的时钟脉冲的数量少于在数字显示模式下水平同步信号的带宽处计数的时钟脉冲的数量。
附图说明
本发明的上述目的和优点通过结合附图对其优选实施例的详细描述将更加明显,其中:
图1是传统的用于检测显示模式的装置的结构的方框图;
图2是根据本发明的用于检测显示模式的装置的结构的方框图;
图3是根据本发明的第一实施例的用于检测显示模式的方法的流程图;
图4是根据本发明的第二实施例的用于检测显示模式的方法的流程图;和
图5是用于解释模式检测的波形图。
具体实施方式
在下文将结合附图详细描述本发明的优选实施例。
图2是根据本发明的用于检测显示模式的装置的结构的方框图。用于检测显示模式的装置包括视频处理单元20和串行数据接口(SDI)处理单元21。视频处理单元20包括用于解码输入MPEG视频信号的解码器20-1、用于将解码视频信号的格式转换为1080i和720p模式的格式的格式转换器20-2。SDI处理单元21包括用于利用从视频处理单元20输出的水平同步信号、时钟信号、和空信号检测1080i和720p模式的模式检测器21-1、用于根据检测的模式将输入视频信号转换为时间基准信号(TRS)的格式的SDI格式转换器21-2和用于串行化并输出TRS格式转换的视频信号的SDI串行化单元21-3。
图3是根据本发明的第一实施例的用于检测显示模式的方法的流程图。参考图3,根据本发明的第一实施例的用于检测显示模式的方法包括接收具有预定格式的解码视频信号的步骤(步骤30)、计数水平同步信号产生期间内的时钟脉冲的步骤(步骤31)、确定计数的时钟脉冲的数量是否大于1650T的步骤(步骤32)、检测720p模式的步骤(步骤33)、检测1080i模式的步骤(步骤34)、根据检测的模式将解码视频信号转换为SDI的格式的步骤(步骤35)和串行化并输出SDI格式转换的视频信号的步骤(步骤36)。
图4是根据本发明的第二实施例的用于检测显示模式的方法的流程图。参考图4根据本发明的第二实施例的用于检测显示模式的方法包括接收具有预定格式的解码视频信号的步骤(步骤40)、计数水平同步信号的带宽持续期间的时钟脉冲的步骤(步骤41)、确定计数的时钟脉冲的数量是否大于40T的步骤(步骤42)、检测720p模式的步骤(步骤43)、检测1080i模式的步骤(步骤44)、根据检测的模式将解码视频信号转换为SDI的格式的步骤(步骤45)和串行化并输出SDI格式转换的视频信号的步骤(步骤46)。
图5是用于解释模式检测的波形图。
下文中将参考图2到5详细描述本发明。
在根据本发明的第一实施例的用于通过计数发生在当前水平同步信号和下一个水平同步信号之间的时钟脉冲检测显示模式的方法中,在步骤30,接收具有预定格式的解码视频信号。解码器20-1解码输入MPEG视频信号,格式转换器20-2将解码视频信号的格式转换为1080i和720p的格式。格式转换器20-2输出RGB(或YPbPr)信号、时钟信号CLK、水平同步信号Hsync、垂直同步信号Vsync和空信号BLK,并且SDI处理器21接收从格式转换器20-2输出的信号。
在步骤31,模式检测器22-1计数产生水平同步信号的持续时间的时钟脉冲。模式检测器22-1计数从格式转换器20-2中输出的各信号产生水平同步信号的持续时间内的时钟脉冲。即,模式检测器22-1计数当前水平同步信号和下一个水平同步信号之间产生的时钟脉冲。
在步骤32、33和34,模式检测器22-1以1650T为基础计数时钟脉冲,当计数的时钟脉冲的数量大于1650T时,检测到1080i模式,当检测的时钟脉冲不大于1650T时,检测到720p模式。如图5所示,在1080i模式的情况下,产生在当前水平同步信号和下一个水平同步信号之间的时钟脉冲的数量为2200T。在720p模式下,产生在当前水平同步信号和下一个水平同步信号之间的时钟脉冲的数量为1650T。因此,模式检测器22-1通过计数产生在当前水平同步信号和下一个水平同步信号之间的时钟脉冲来检测显示模式。此外,模式检测器22-1可以通过计数空信号持续时间内产生的时钟脉冲来检测显示模式。其原因在于水平同步信号持续时间内产生的时钟脉冲的数量随显示模式改变,因此,在空信号持续时间内的时钟脉冲的数量不同。
在步骤35,如果检测到1080i模式或720p模式,将根据检测的模式将解码视频信号转换为SDI的格式。SDI格式转换器21-2响应从模式检测器21-1输出的模式检测信号将输入到SDI处理器21的视频信号转换为SDI的格式,即TRS的格式。SDI格式转换器21-2将输入视频信号转换为包括开始有效视频(SAV)、结束有效视频(EAV)、行号和同步以及显示屏开始位置信息的TRS格式。
在步骤36,SDI串行化单元21-3串行化并输出SDI格式转换的视频信号。
在根据本发明的第二实施例的用于通过计数发生在水平同步信号的带宽处的时钟脉冲来检测显示模式的方法中,在步骤40,接收具有预定格式的解码视频信号。解码器20-1解码输入MPEG视频信号,格式转换器20-2将解码视频信号的格式转换为1080i和720p的格式。格式转换器20-2输出RGB(或YpbPr)信号、时钟信号CLK、水平同步信号Hsync、垂直同步信号Vsync和空信号BLK,SDI处理器21接收从格式转换器20-2输出的信号。
在步骤41,模式检测器22-1计数水平同步信号的带宽处的持续时间的时钟脉冲,该水平同步信号的带宽是产生水平同步信号的持续时间。模式检测器22-1计数从格式转换器20-2输出的各信号中产生水平同步信号的持续时间内的时钟脉冲。即,模式检测器22-1计数水平同步信号的带宽处产生的时钟脉冲。
在步骤42、43和44,模式检测器22-1以40T为基础计数时钟脉冲,当计数的时钟脉冲的数量大于40T时,检测到1080i模式,当检测的时钟脉冲不大于40T时,检测到720p模式。如图5所示,在1080i模式的情况下,产生在水平同步信号的带宽处的时钟脉冲的数量为44T或88T。在720p模式下,产生在水平同步信号的带宽处的时钟脉冲的数量为40T。因此,模式检测器22-1通过计数产生在当前水平同步信号和下一个水平同步信号之间的时钟脉冲检测显示模式。此外,模式检测器22-1可以通过计数空信号持续时间内产生的时钟脉冲来检测显示模式。其原因在于水平同步信号带宽随显示模式改变,因此,在空信号持续时间内的时钟脉冲的数量不同。
在步骤45,如果检测到1080i模式或720p模式,根据检测的模式将解码视频信号转换为SDI的格式。SDI格式转换器21-2响应从模式检测器21-1输出的模式检测信号将输入到SDI处理器21的视频信号转换为SDI的格式,即TRS的格式。SDI格式转换器21-2将输入视频信号转换为包括开始有效视频(SAV)、结束有效视频(EAV)、行号和同步以及显示屏开始位置信息的TRS格式。
在步骤46,SDI串行化单元21-3串行化并输出SDI格式转换视频信号。
如上所述,通过删除指示显示模式的控制信号,当设计用于检测显示模式的电路时,由控制信号引起的与处理数据不符的控制器的错误设计可以避免。另外,根据本发明的用于检测显示模式的装置和方法与每个模式的信号的规格相匹配,从而匹配了每个模式的信号的规格,即使在使用大SDI时也不用采用附加的控制信号。
虽然已经参考其优选实施例特别示出并描述了本发明,但是,本领域的技术人员应当理解,在不背离由附加的权利要求所定义的本发明的实质和范围内,可以进行各种不同的在形式和细节上的改变。
Claims (8)
1.一种用于检测显示模式的装置,包括:
模式检测器,其通过计数发生在从输入解码视频信号中得到的当前水平同步信号和下一个水平同步信号之间的时钟脉冲来检测预定的显示模式;和
信号处理单元,其将解码视频信号的格式进行转换,以与由模式检测器检测的显示模式相符,并串行化及输出解码视频信号,
其特征在于,模式检测器检测模拟显示模式和数字显示模式之一,在模拟显示模式和数字显示模式下,在当前水平同步信号和下一个水平同步信号之间产生的时钟脉冲的数量是不同的。
2.根据权利要求1所述的装置,其中,在模拟显示模式下水平同步信号持续时间内计数的时钟脉冲的数量少于在数字显示模式下水平同步信号持续时间内计数的时钟脉冲的数量。
3.一种用于检测显示模式的装置,包括:
模式检测器,其通过计数发生在从输入解码视频信号中得到的水平同步信号的带宽上的时钟脉冲来检测预定的显示模式;和
信号处理单元,其将解码视频信号的格式进行转换,以与由模式检测器检测的显示模式相符,并串行化及输出解码视频信号,
其特征在于,模式检测器检测模拟显示模式和数字显示模式之一,在模拟显示模式和数字显示模式下,在水平同步信号的带宽处产生的时钟脉冲的数量是不同的。
4.根据权利要求3所述的装置,其中,在模拟显示模式下水平同步信号的带宽处计数的时钟脉冲的数量少于在数字显示模式下水平同步信号的带宽处计数的时钟脉冲的数量。
5.一种用于检测显示模式的方法,包括:
(a)计数发生在从输入解码视频信号得到的当前水平同步信号和下一个水平同步信号之间的时钟脉冲;
(b)将计数的时钟脉冲的数量与预定参考值进行比较,并检测显示模式;和
(c)将解码视频信号的格式进行转换,以与检测的显示模式相符,并串行化及输出解码视频信号,
其特征在于,在步骤(b),检测模拟显示模式和数字显示模式之一,在模拟显示模式和数字显示模式下,在当前水平同步信号和下一个水平同步信号之间产生了不同数量的时钟脉冲。
6.根据权利要求5所述的方法,其中,在模拟显示模式下水平同步信号持续时间内计数的时钟脉冲的数量少于在数字显示模式下水平同步信号持续时间内计数的时钟脉冲的数量。
7.一种用于检测显示模式的方法,包括:
(a)计数发生在输入解码视频信号中的水平同步信号的带宽处的时钟脉冲;
(b)将计数的时钟脉冲的数量与预定参考值进行比较,并检测显示模式;和
(c)将解码视频信号的格式进行转换,以与检测的显示模式相符,并串行化及输出解码视频信号,
其特征在于,在步骤(b),检测模拟显示模式和数字显示模式之一,在模拟显示模式和数字显示模式下,在水平同步信号的带宽处产生了不同数量的时钟脉冲。
8.根据权利要求7所述的方法,其中,在模拟显示模式下水平同步信号带宽处计数的时钟脉冲的数量少于在数字显示模式下水平同步信号的带宽处计数的时钟脉冲的数量。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR61037/2001 | 2001-09-29 | ||
KR10-2001-0061037A KR100408299B1 (ko) | 2001-09-29 | 2001-09-29 | 모드 판단 장치 및 방법 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN1411273A CN1411273A (zh) | 2003-04-16 |
CN1190957C true CN1190957C (zh) | 2005-02-23 |
Family
ID=19714855
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CNB021315787A Expired - Fee Related CN1190957C (zh) | 2001-09-29 | 2002-09-10 | 用于检测显示模式的装置和方法 |
Country Status (3)
Country | Link |
---|---|
US (1) | US6927746B2 (zh) |
KR (1) | KR100408299B1 (zh) |
CN (1) | CN1190957C (zh) |
Families Citing this family (37)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6760772B2 (en) | 2000-12-15 | 2004-07-06 | Qualcomm, Inc. | Generating and implementing a communication protocol and interface for high data rate signal transfer |
US8812706B1 (en) | 2001-09-06 | 2014-08-19 | Qualcomm Incorporated | Method and apparatus for compensating for mismatched delays in signals of a mobile display interface (MDDI) system |
EP1497922A4 (en) * | 2002-04-25 | 2005-05-04 | Thomson Licensing Sa | A SYNCHRONIZATION SIGNAL PROCESSOR |
ATE517500T1 (de) | 2003-06-02 | 2011-08-15 | Qualcomm Inc | Erzeugung und umsetzung eines signalprotokolls und schnittstelle für höhere datenraten |
KR20050000956A (ko) * | 2003-06-25 | 2005-01-06 | 엘지전자 주식회사 | 비디오 포맷 변환 장치 |
TWI223769B (en) * | 2003-07-09 | 2004-11-11 | Benq Corp | Method of transmitting display data |
JP2007507918A (ja) | 2003-08-13 | 2007-03-29 | クゥアルコム・インコーポレイテッド | さらに高速なデータレート用の信号インタフェース |
KR100951158B1 (ko) | 2003-09-10 | 2010-04-06 | 콸콤 인코포레이티드 | 고속 데이터 인터페이스 |
CN1319373C (zh) * | 2003-09-19 | 2007-05-30 | 四川长虹电器股份有限公司 | 一种信号模式识别的方法及adc参数的设置方法 |
KR20080052699A (ko) | 2003-10-15 | 2008-06-11 | 퀄컴 인코포레이티드 | 높은 데이터 레이트 인터페이스 |
WO2005043862A1 (en) | 2003-10-29 | 2005-05-12 | Qualcomm Incorporated | High data rate interface |
JP4782694B2 (ja) | 2003-11-12 | 2011-09-28 | クゥアルコム・インコーポレイテッド | 改善されたリンク制御を有する高速データレートインタフェース |
BRPI0416895A (pt) | 2003-11-25 | 2007-03-06 | Qualcomm Inc | interface de alta taxa de dados com sincronização de link melhorada |
JP3711994B2 (ja) * | 2003-12-03 | 2005-11-02 | セイコーエプソン株式会社 | 映像信号判別装置および映像信号判別方法 |
CN102497368A (zh) * | 2003-12-08 | 2012-06-13 | 高通股份有限公司 | 具有改进链路同步的高数据速率接口 |
US7554605B2 (en) * | 2004-02-06 | 2009-06-30 | Via Technologies, Inc. | Method for progressive and interlace TV signal simultaneous output |
AU2005222371C1 (en) | 2004-03-10 | 2009-12-24 | Qualcomm Incorporated | High data rate interface apparatus and method |
JP4519903B2 (ja) | 2004-03-17 | 2010-08-04 | クゥアルコム・インコーポレイテッド | 高速データレートインタフェース装置及び方法 |
CN1961560B (zh) | 2004-03-24 | 2011-11-16 | 高通股份有限公司 | 高数据速率接口装置和方法 |
RU2353066C2 (ru) | 2004-06-04 | 2009-04-20 | Квэлкомм Инкорпорейтед | Устройство и способ реализации интерфейса высокоскоростной передачи данных |
US8650304B2 (en) | 2004-06-04 | 2014-02-11 | Qualcomm Incorporated | Determining a pre skew and post skew calibration data rate in a mobile display digital interface (MDDI) communication system |
US8699330B2 (en) | 2004-11-24 | 2014-04-15 | Qualcomm Incorporated | Systems and methods for digital data transmission rate control |
US8539119B2 (en) | 2004-11-24 | 2013-09-17 | Qualcomm Incorporated | Methods and apparatus for exchanging messages having a digital data interface device message format |
US8873584B2 (en) | 2004-11-24 | 2014-10-28 | Qualcomm Incorporated | Digital data interface device |
US8667363B2 (en) | 2004-11-24 | 2014-03-04 | Qualcomm Incorporated | Systems and methods for implementing cyclic redundancy checks |
US8723705B2 (en) | 2004-11-24 | 2014-05-13 | Qualcomm Incorporated | Low output skew double data rate serial encoder |
US8692838B2 (en) | 2004-11-24 | 2014-04-08 | Qualcomm Incorporated | Methods and systems for updating a buffer |
JP4885461B2 (ja) * | 2005-02-24 | 2012-02-29 | 日立プラズマディスプレイ株式会社 | 表示パネルの表示制御装置及びそれを有する表示装置 |
EP1879386A4 (en) * | 2005-04-18 | 2009-12-02 | Panasonic Corp | RECORDING DEVICE |
JP4595709B2 (ja) * | 2005-06-27 | 2010-12-08 | 船井電機株式会社 | 映像処理装置 |
US8692839B2 (en) | 2005-11-23 | 2014-04-08 | Qualcomm Incorporated | Methods and systems for updating a buffer |
US8730069B2 (en) | 2005-11-23 | 2014-05-20 | Qualcomm Incorporated | Double data rate serial encoder |
US8072394B2 (en) * | 2007-06-01 | 2011-12-06 | National Semiconductor Corporation | Video display driver with data enable learning |
JP5299734B2 (ja) * | 2007-07-30 | 2013-09-25 | Nltテクノロジー株式会社 | 画像処理方法、画像表示装置及びそのタイミングコントローラ |
CN103139553A (zh) * | 2011-11-29 | 2013-06-05 | 上海全维光纤网络系统有限公司 | 一种多媒体信号的传输和转换的设备及其系统 |
CN103384335B (zh) * | 2012-08-16 | 2016-04-06 | 深圳市捷顺科技实业股份有限公司 | 一种视频格式转换方法、系统及装置 |
CN110490837B (zh) * | 2019-07-09 | 2021-10-12 | 中国科学院西安光学精密机械研究所 | 一种非标准格式3g-sdi图像的检测方法 |
Family Cites Families (16)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CA2041819C (en) * | 1990-05-07 | 1995-06-27 | Hiroki Zenda | Color lcd display control system |
US5530484A (en) * | 1995-05-19 | 1996-06-25 | Thomson Multimedia S.A | Image scanning format converter suitable for a high definition television system |
KR100212265B1 (ko) * | 1995-07-10 | 1999-08-02 | 윤종용 | 수평 동기 모드 판별 회로 |
TW337054B (en) * | 1995-09-28 | 1998-07-21 | Toshiba Co Ltd | Horizontal synchronous signal oscillation circuit |
JPH09218670A (ja) * | 1996-02-14 | 1997-08-19 | Fujitsu Ltd | 表示モード判別機能付き表示装置および表示モード判別方法 |
JPH1083174A (ja) * | 1996-09-09 | 1998-03-31 | Fujitsu General Ltd | 表示装置 |
JP3867296B2 (ja) * | 1996-11-07 | 2007-01-10 | セイコーエプソン株式会社 | 画像再生装置、プロジェクタ、画像再生システム及び情報記憶媒体 |
JP3123464B2 (ja) * | 1997-06-04 | 2001-01-09 | 日本電気株式会社 | 映像信号処理方法及び装置 |
US6348931B1 (en) * | 1997-06-10 | 2002-02-19 | Canon Kabushiki Kaisha | Display control device |
KR100263165B1 (ko) * | 1997-07-29 | 2000-08-01 | 윤종용 | 비디오 모드 판별장치 |
US6108046A (en) | 1998-06-01 | 2000-08-22 | General Instrument Corporation | Automatic detection of HDTV video format |
KR100268061B1 (ko) * | 1998-08-20 | 2000-10-16 | 윤종용 | 비디오 포맷 모드 검출기 |
US6670964B1 (en) * | 1998-09-18 | 2003-12-30 | Hewlett-Packard Development Company, L.P. | Automatic scaler mode detection |
JP2001013930A (ja) * | 1999-07-02 | 2001-01-19 | Nec Corp | アクティブマトリクス型液晶ディスプレイの駆動制御装置 |
JP3647338B2 (ja) * | 1999-11-11 | 2005-05-11 | 富士通株式会社 | 画像信号解像度変換方法及び装置 |
US6784941B1 (en) * | 2000-08-09 | 2004-08-31 | Sunplus Technology Co., Ltd. | Digital camera with video input |
-
2001
- 2001-09-29 KR KR10-2001-0061037A patent/KR100408299B1/ko not_active IP Right Cessation
-
2002
- 2002-09-10 CN CNB021315787A patent/CN1190957C/zh not_active Expired - Fee Related
- 2002-09-30 US US10/259,836 patent/US6927746B2/en not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
KR20030028309A (ko) | 2003-04-08 |
US20030076445A1 (en) | 2003-04-24 |
US6927746B2 (en) | 2005-08-09 |
CN1411273A (zh) | 2003-04-16 |
KR100408299B1 (ko) | 2003-12-01 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN1190957C (zh) | 用于检测显示模式的装置和方法 | |
CN1289993C (zh) | 处理显示设备输入信号的方法和设备 | |
CN100336378C (zh) | 液晶显示控制装置 | |
CN1878258A (zh) | 显示设备及其控制方法 | |
CN1200570C (zh) | 块噪声检测装置及块噪声降低装置 | |
CN1760965A (zh) | 显示系统中不用外部存储器来变换帧速率的装置和方法 | |
CN1574924A (zh) | 显示设备中处理多个输入视频信号的方法和装置 | |
CN1585464A (zh) | 控制字幕位置的装置和方法 | |
WO2005004489A1 (ja) | ブロック歪検出装置及びブロック歪検出方法、並びに映像信号処理装置 | |
US7061281B2 (en) | Methods and devices for obtaining sampling clocks | |
CN1700778A (zh) | 具有容错机制的高清信号模式自动检测方法 | |
JP2008503135A (ja) | ビデオフォーマット検出器およびそのようなビデオフォーマット検出器を備える集積回路と、ビデオフォーマットの異なる規格および/またはタイプを識別する方法 | |
CN1130074C (zh) | 视频信号特性转换装置及其方法 | |
CN1874417A (zh) | Pll控制电路及其控制方法 | |
JP2001083927A (ja) | ディスプレイ装置及びその駆動方法 | |
CN1642259A (zh) | 一种视频信号格式的转换方法 | |
CN112188137A (zh) | 基于fpga的高帧频逐行图像转换至标清pal隔行图像实现方法 | |
CN1187960C (zh) | 处理到显示器的图像信号的装置及方法 | |
CN1262113C (zh) | 电视接收机的清除干扰电路 | |
CN113760121B (zh) | 一种智能多接口控制的液晶屏拼接系统 | |
CN1234240C (zh) | 显示器输入模式的自动判别方法 | |
CN1681311A (zh) | 通过同步信号定向耦合来输出超出输入范围信号的方法 | |
CN1674085A (zh) | 影像显示器信号处理装置及方法 | |
KR100469281B1 (ko) | 복사 방지 영상 처리장치 | |
JP2000165774A (ja) | ワイド画面判別回路 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C14 | Grant of patent or utility model | ||
GR01 | Patent grant | ||
CF01 | Termination of patent right due to non-payment of annual fee | ||
CF01 | Termination of patent right due to non-payment of annual fee |
Granted publication date: 20050223 Termination date: 20170910 |