CN1667603A - 配置信息处理系统的方法和半导体集成电路 - Google Patents

配置信息处理系统的方法和半导体集成电路 Download PDF

Info

Publication number
CN1667603A
CN1667603A CNA2005100537741A CN200510053774A CN1667603A CN 1667603 A CN1667603 A CN 1667603A CN A2005100537741 A CNA2005100537741 A CN A2005100537741A CN 200510053774 A CN200510053774 A CN 200510053774A CN 1667603 A CN1667603 A CN 1667603A
Authority
CN
China
Prior art keywords
parameter
data dependence
similarity
continuity
fpga
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CNA2005100537741A
Other languages
English (en)
Other versions
CN100432981C (zh
Inventor
罔林和宏
罔本稔
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Panasonic Holdings Corp
Original Assignee
Matsushita Electric Industrial Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Matsushita Electric Industrial Co Ltd filed Critical Matsushita Electric Industrial Co Ltd
Publication of CN1667603A publication Critical patent/CN1667603A/zh
Application granted granted Critical
Publication of CN100432981C publication Critical patent/CN100432981C/zh
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F30/00Computer-aided design [CAD]
    • G06F30/30Circuit design
    • G06F30/34Circuit design for reconfigurable circuits, e.g. field programmable gate arrays [FPGA] or programmable logic devices [PLD]

Abstract

一种在用于实现一种或多种应用的信息处理系统中根据本发明配置信息处理系统的方法,包括:为每个确定的进程级建立所有应用模型并输入模型的步骤;为所输入的模型输入表示不变性的参数的步骤;使用应用模型和表示不变性的参数作为输入信息并且将表示不变性的参数与边界条件进行比较的步骤,和基于比较结果将一部分应用模型分配给可编程逻辑,将另一部分应用模型分配给专用硬件的步骤。

Description

配置信息处理系统的方法和半导体集成电路
技术领域
本发明涉及一种信息处理系统,该信息处理系统使用在半导体集成电路被制造之后能够重新配置半导体集成电路的可编程逻辑实现应用,更具体地,涉及配置包括可编程逻辑的信息处理系统的方法,还涉及应用配置信息处理系统的方法的半导体集成电路。
背景技术
在处理不同种类的数字信号中,使用不同种类的半导体集成电路,例如微型计算机、数字信号处理器(DSP)、专用集成电路(ASIC)、存储元件(存储器)等。近年来,能够在半导体集成电路被制造之后通过程序改变进程的可编程逻辑、能够在电路被制造之后不受限制地改变电路结构的可编程逻辑、特别是能够高速地执行电路结构的改变的可重新配置逻辑已引起注意。
在可重新配置逻辑中,在改变技术标准或规范或在半导体集成电路中产生问题的情况下,可以不受限制地改变电路结构,这样就不需要电路的附加制造。可重新配置逻辑的应用可以有助于减小研发需要的持续时间以及半导体集成电路的制造成本。
如图1和2所示,假设将多个电路都共享的部分,和由其中不包括电路上的公共部分和构成电路的区域不重叠的非专用独立电路构成的部分,共同地称为前述基本电路,重复执行以下步骤:在可编程逻辑电路上预先配置前述基本电路的第一步骤,和基于表示多个电路和前述基本电路之间差别的电路信息,部分地重新配置多个电路,并由此在可编程逻辑电路上产生必要的功能电路的第二步骤。
但是,与任意专用硬件相比,可编程逻辑通常消耗大的面积以及大量的功率。在电路上的可共享部分较小和有许多非专用独立电路的情况下,可以自由地改变和使用的电路区域是十分有限的。因此,集成电路的面积利用效率差,而且由此增加了电路尺寸,这样会不利地增加可编程逻辑电路的制造成本。
发明内容
一种在用于实现一种或多种应用的信息处理系统中,根据本发明配置信息处理系统的方法,包括:
为每个确定的进程级建立所有应用模型并输入模型的步骤;
为所输入的模型输入表示不变性的参数的步骤;
使用应用模型和表示不变性的参数作为输入信息,并将表示不变性的参数与边界条件相比较的步骤;和
基于比较结果,输出将一部分应用模型分配给可编程逻辑和将另一部分应用模型分配给专用硬件的信息的步骤。
对应于上述配置信息处理系统的方法的半导体集成电路由以下电路部分构成:用于通过可编程逻辑实现表示不变性的参数为低的进程的电路部分,和用于通过专用硬件实现表示不变性的参数为高的进程的电路部分。
根据上述结构,对应于相关进程的表示不变性的参数被判作构成应用的每个模块的输入条件,表示不变性的参数为高的模块不需要改变,据此被分配给专用电路。以此方式,可以实现最小尺寸的电路面积。相反,该参数为低且改变的必要性高的模块被分配给可编程逻辑(微型计算机、DSP、可重新配置的LSI等)。由此,通过重写程序可以灵活地处理改变。结果,由于减小电路尺寸和由此实现的面积利用效率的增加,可以削减可编程逻辑的制造成本。
从下面优选实施例的详细描述,将明白本发明的其它目的和优点,并且参考附图可以更透彻地理解这些优选实施例。
附图说明
图1是说明根据常规技术重新配置可编程逻辑电路的方法的实例图。
图2是说明根据常规技术的操作的流程图。
图3是说明根据本发明的实施例1配置信息处理系统的方法的流程图。
图4是根据实施例1的应用模型的框图。
图5是根据实施例1包括连续性参数的文件的框图。
图6是说明根据本发明的实施例2配置信息处理系统的方法的流程图。
图7是根据实施例2的应用模型的框图。
图8是根据实施例2包括数据相关性参数的文件的框图。
图9是说明根据本发明的实施例3配置信息处理系统的方法的流程图。
图10A和10B是根据实施例3的应用模型的框图。
图11是根据实施例3包括相似性参数的文件的框图。
图12是说明根据本发明的实施例4配置信息处理系统的方法的流程图。
图13是根据实施例4包括各个连续性参数和数据相关性参数的文件的框图。
图14是根据实施例4包括数据相关性和连续性的加权值的文件框图。
图15示出了实施例4中获得的每个模块的分配结果的图表。
图16是说明根据本发明的实施例5配置信息处理系统的方法的流程图。
图17是根据实施例5包括各个连续性参数和相似性参数的文件的框图。
图18是根据实施例5包括连续性和相似性的加权值的文件的框图。
图19示出了实施例5中获得的每个模块的分配结果的图表。
图20是说明根据本发明的实施例6配置信息处理系统的方法的流程图。
图21是根据实施例6包括各个数据相关性参数和相似性参数的文件的框图。
图22是根据实施例6包括数据相关性和相似性的加权值的文件的框图。
图23示出了实施例6中获得的每个模块的分配结果的图表。
图24是说明根据本发明的实施例7配置信息处理系统的方法的流程图。
图25是根据实施例7包括各个连续性参数、数据相关性参数和相似性参数的文件的框图。
图26是根据实施例7包括连续性、数据相关性和相似性的加权值的文件的框图。
图27示出了实施例7中获得的每个模块的分配结果的图表。
图28是说明根据本发明的实施例8配置信息处理系统的方法的流程图。
图29是根据实施例8包括连续性参数的文件的框图。
图30是根据实施例8包括数据相关性参数的文件的框图。
图31是根据实施例8包括相似性参数的文件的框图。
图32示出了实施例8中获得的连续性参数的每个模块的分配结果的图表。
图33示出了实施例8中获得的数据相关性参数的每个模块分配结果的图表。
图34示出了实施例8中获得的相似性参数的每个模块的分配结果的图表。
图35是说明根据本发明的实施例9配置信息处理系统的方法的流程图。
图36A和36B是根据实施例9包括各个连续性参数、数据相关性参数和相似参数的文件的框图。
图37是根据实施例9包括连续性、数据相关性和相似性的加权值的文件的框图。
图38示出了实施例9中获得的每个模块的分配结果的图表。
图39是说明根据本发明的实施例10配置信息处理系统的方法的流程图。
图40A、40B和40C是根据实施例10包括各个连续性参数、数据相关性参数和相似参数的文件的框图。
图41示出了实施例10中获得的每个模块的分配结果的图表。
图42是说明根据本发明的实施例11配置信息处理系统的方法的流程图。
图43A、43B和43C是根据实施例11包括各个连续性参数、数据相关性参数和相似参数的文件的框图。
图44示出了实施例11中获得的每个模块的分配结果的图表。
图45是说明根据本发明的实施例12配置信息处理系统的方法的流程图。
具体实施方式
参考根据本发明配置信息处理系统的前述方法,参数表示变化中的不变性范围,其例子包括连续性参数、数据相关性参数、相似性参数等及其组合。连续性参数和相似性参数表示依据其数量相关性的相同趋势,同时这些参数也表示关于数据相关性参数的相反趋势。下面,以不同的方式更具体地描述本发明。
一种在用于实现一种或多种应用的信息处理系统中配置第一信息处理系统的第一方法,包括:
为每个确定的进程级建立所有应用模型并输入模型的步骤;
为所输入的模型输入连续性参数的步骤;
使用应用模型和连续性参数作为输入信息并将连续性参数与边界条件相比较的步骤;以及
基于比较结果,输出将一部分应用模型分配给可编程逻辑和将另一部分应用模型分配给专用硬件的信息的步骤。
连续性参数是表示是否曾经需要改变进程或需要往后经常改变进程的指示符。
一种对应于配置信息处理系统的第一方法的半导体集成电路由以下电路部分构成:用于通过可编程逻辑实现连续性参数为低的进程的电路部分,和用于通过专用硬件实现连续性参数为高的进程的电路部分。
根据上述结构,对应于相关进程的连续性参数被判作构成应用的每个模块的输入条件,然后,基于该判断将不需要改变的模块分配给专用电路。以此方式,可以实现最小尺寸的电路面积。相反,将改变的必要性高的模块分配给可编程逻辑。由此,通过重写程序可以灵活地处理改变。结果,通过电路尺寸的减小可以削减可编程逻辑的制造成本,并且由此增加面积利用效率。
一种在用于实现一种或多种应用的信息处理系统中配置信息处理系统的第二方法,包括:
为每个确定的进程级建立所有应用模型并输入模型的步骤;
为所输入的模型输入数据相关性参数的步骤;
使用应用模型和数据相关性参数作为输入信息并将数据相关性参数与边界条件相比较的步骤;以及
基于比较结果,输出将一部分应用模型分配给可编程逻辑和将另一部分应用模型分配给专用硬件的信息的步骤。
数据相关性参数是表示待处理的数据量是否是恒定的或者变化的指示符。
对应于配置信息处理系统的第二方法的半导体集成电路由以下电路部分构成:用于通过可编程逻辑实现数据相关性参数为高的进程的电路部分,用于通过专用硬件实现数据相关性参数为低的进程的电路部分。
根据上述结构,对应于相关进程的数据相关性参数被判作构成应用的每个模块的输入条件,将待处理的数据量恒定的模块分配给专用电路。以此方式,可以实现在最小面积尺寸中消耗少量功率的电路。相反,将待处理的数据量高度地可变的模块分配给可编程逻辑。由此,根据数据量,通过仅仅重写程序优化可编程逻辑电路的结构,就可以灵活地处理该改变。通过可编程逻辑实现包括数据相关性的任意进程,而通过专用硬件实现包括无数据相关性的任意进程,以便最小化半导体集成电路的面积,并且由此可以削减制造成本。此外,因为可以根据进程配置最优电路,所以可以减少处理频率并可以削减功耗。
一种在用于实现一种或多种应用的信息处理系统中配置信息处理系统的第三方法,包括:
为每个确定的进行级建立所有应用模型并输入模型的步骤;
为所输入的模型输入相似性参数的步骤;
使用应用模型和相似性参数作为输入信息并将相似性参数与边界条件相比较的步骤;以及
基于比较结果,输出将一部分应用模型分配给可编程逻辑和将另一部分应用模型分配给专用硬件的信息的步骤。
相似性参数是表示在模块中是否有相似进程的指示符。
对应于配置信息处理系统的第三方法的半导体集成电路由以下电路部分构成:用于通过可编程逻辑实现相似性参数为低的进程的电路部分,和用于通过专用硬件实现相似性参数为高的进程的电路部分。
根据上述结构,对应于相关进程的相似性参数被判作构成应用的每个模块的输入条件,将包括相似进程的模块分配给专用电路。以此方式,可以实现减小功耗和实现最小面积尺寸的电路。相反,将检测的相似性低的模块分配给可编程逻辑。由此,通过仅仅重写程序来优化可编程逻辑电路的结构,可以实现改变进程的灵活响应。通过专用电路实现可共享的模块,以及通过可编程逻辑实现几乎不可共享的模块,以便可以最小化半导体集成电路的面积,并且由此可以削减制造成本。
一种在用于实现一种或多种应用的信息处理系统中配置信息处理系统的第四方法,包括:
为每个确定的进程级建立所有应用模型并输入模型的步骤;
为所输入的模型输入连续性参数和数据相关性参数的步骤。
使各个连续性参数和数据相关性参数加权的步骤;
比较/选择作为输入信息的应用模型、连续性参数、数据相关性参数及其各自的加权值的步骤;以及
基于比较结果,输出将一部分应用模型分配给可编程逻辑和将另一部分应用模型分配给专用硬件的信息的步骤。
根据上述结构,用于每个模块的连续性参数和数据相关性参数被判作输入条件,此后不需要改变且具有低数据相关性的模块被分配给专用电路。以此方式,可以最小化电路面积。相反,改变的必要性高且具有高数据相关性的模块被分配给可编程逻辑。由此,通过重写该程序可以灵活地处理该改变。结果,可以缩小可编程逻辑电路的尺寸,以及可以实现面积利用的更高效率,这样会导致制造成本缩减。
一种在用于实现一种或多种应用的信息处理系统中配置信息处理系统的第五方法,包括:
为每个确定的进行级建立所有应用模型并输入模型的步骤;
为所输入的模型输入连续性参数和相似性参数的步骤;
使各个连续性参数和相似性参数加权的步骤;
比较/选择作为输入信息的应用模型、连续性参数、相似性参数及其各自的加权值的步骤;以及
基于比较结果,输出将一部分应用模型分配给可编程逻辑和将另一部分应用模型分配给专用硬件的信息的步骤。
根据上述结构,用于每个模块的连续性参数和相似性参数被判作输入条件,此后不需要改变和具有高相似性的模块被分配给专用电路。以此方式,可以最小化电路面积。相反,改变的必要性高且具有低相似性的模块被分配给可编程逻辑。由此,通过重写该程序可以灵活地处理该改变。结果,可以缩小可编程逻辑电路的尺寸,以及可以增加面积利用的效率,因而导致制造成本的缩减。
一种在用于实现一种或多种应用的信息处理系统中配置信息处理系统的第六方法,包括:
为每个确定的进程级建立所有应用模型并输入模型的步骤;
为所输入的模型输入数据相关性参数和相似性参数的步骤;
使各个数据相关性参数和相似性参数加权的步骤;
比较/选择作为输入信息的应用模型、数据相关性参数、相似性参数及其各自的加权值的步骤;以及
基于比较结果,输出将一部分应用模型分配给可编程逻辑和将另一部分应用模型分配给专用硬件的信息的步骤。
根据上述结构,对应于相关进程的数据相关性参数和相似性参数被判作输入条件,其中进程不依赖于数据量和探测到高相似性的模块被分配给专用电路。以此方式,可以最小化电路面积。相反,具有高数据相关性和低相似性的模块被分配给可编程逻辑。由此,通过重写程序可以灵活地处理该改变。结果,可以缩小可编程逻辑电路的尺寸,以及可以增加面积利用效率,导致制造成本的缩减。
一种在用于实现一种或多种应用的信息处理系统中配置信息处理系统的第七方法,包括:
为每个确定的进程级建立所有应用模型并输入模型的步骤;
为所输入的模型输入连续性参数、数据相关性参数和相似性参数的步骤;
使各个连续性参数、数据相关性参数和相似性参数加权的步骤;
比较/选择作为输入信息的应用模型、连续性参数、数据相关性参数、相似性参数及其各自的加权值的步骤;以及
基于比较结果,输出将一部分应用模型分配给可编程逻辑和将另一部分应用模型分配给专用硬件的信息的步骤。
一种对应于配置信息处理系统的第七方法的半导体集成电路由以下电路部分构成:用于通过可编程电路基于连续性参数、数据相关性参数、相似性参数和连续性、数据相关性和相似性参数的加权值实现比较结果的电路部分,用于通过专用硬件实现比较结果的电路部分。
根据上述结构,用于每个模块的连续性参数、数据相关性参数和相似性参数被判作输入条件,其中进程改变的可能性低、不依赖于数据量和检测到高相似性的模块被分配给专用电路。以此方式,可以最小化电路面积。相反,其中进程改变的可能性高、有高数据相关性和检测到低相似性的模块被分配给可编程逻辑。由此,通过重写程序就可以灵活地改变进程。结果,可以缩小可编程逻辑电路的尺寸,以及可以增加面积利用效率,同时可以削减制造成本。
一种在用于实现一种或多种应用的信息处理系统中配置信息处理系统的第八方法,包括:
为每个确定的进程级建立所有应用模型并输入模型的步骤;
为所输入的模型输入连续性参数的步骤;
为所输入的模型输入数据相关性参数的步骤;
为所输入的模型输入相似性参数的步骤;
相对于边界条件,比较/选择作为输入信息的应用模型和连续性参数,根据基于连续性参数的比较结果将一部分应用模型分配给可编程逻辑,并且使用另一部分应用模型作为基于数据相关性参数的比较步骤中的输入;和
相对于边界条件,比较/选择作为输入信息的数据相关性参数和比较结果,根据基于数据相关性参数的比较结果将一部分应用模型分配给可编程逻辑,并且使用另一部分应用模型作为基于相似性参数的比较步骤中的输入;
相对于边界条件,比较/选择作为输入信息的相似性参数和比较结果的步骤;和
根据基于相似性参数的比较结果,输出将一部分应用模型分配给可编程逻辑和将另一部分应用模型分配给专用硬件的信息的步骤。
在上述结构中,以与配置信息处理系统的第七方法相同的方式使用三种类型参数,这三种类型参数是连续性参数、数据相关性参数和相似性参数。但是,各个参数不被加权,并且以在第一阶段中基于连续性参数的判断,在下一阶段中基于数据相关性参数的判断,然后继续基于相似性参数的判断的这种方式,通过多个阶段顺序地判断该分配。
一种对应于配置信息处理系统的第八方法的半导体集成电路由以下电路部分构成:用于通过可编程逻辑基于连续性参数、数据相关性参数和相似性参数实现比较结果的电路部分,通过专用硬件实现比较结果的电路部分。
根据上述结构,进程改变的可能性低、不依赖于数据量以及相似性高的模块被分配给专用电路。由此,可以最小化电路面积。相反,进程改变的可能性高、数据相关性高和相似性低的模块被分配给可编程逻辑。在上述方法中,通过改写程序可以灵活地处理改变。由此可以缩小可编程电路的尺寸。这样,可以削减制造成本,同时增加面积利用效率。
一种在用于实现一种或多种应用的信息处理系统中配置信息处理系统的第九方法,包括:
以为关于所有应用的每个确定进程级建模的C语言程序,描述连续性参数、数据相关性参数和相似性参数的步骤;
使各个连续性参数、数据相关性参数和相似性参数加权的步骤;
比较/选择作为输入信息的应用模型、连续性参数、数据相关性参数、相似性参数及其各自的加权值的步骤;和
基于比较结果,输出将一部分应用模型分配给可编程逻辑和将另一部分应用模型分配给专用硬件的信息的步骤。
一种对应于配置信息处理系统的第九方法的半导体集成电路由以下电路部分构成:用于通过可编程逻辑,基于连续性参数、数据相关性参数、相似性参数和连续性、数据相关性和相似性参数的加权值实现比较结果的电路部分,通过专用硬件实现比较结果的电路部分。
根据上述结构,因为用C语言程序描述连续性参数、数据相关性参数和相似性参数,所以可以增加处理效率。
一种在用于实现一种或多种应用的信息处理系统中配置信息处理系统的第十方法,包括:
以为关于所有应用的每个确定进程级建模的硬件描述语言,描述连续性参数、数据相关性参数和相似性参数的步骤;
使各个连续性参数、数据相关性参数和相似性参数加权的步骤;
比较/选择作为输入信息的应用模型、连续性参数、数据相关性参数、相似性参数及其各自的加权值的步骤;以及
基于比较结果,输出将一部分应用模型分配给可编程逻辑和将另一部分应用模型分配给专用硬件的信息的步骤。
根据上述结构,因为以硬件描述语言描述连续性参数、数据相关性参数和相似性参数,所以可以增加处理效率。
一种在用于实现一种或多种应用的信息处理系统中配置信息处理系统的第十一方法,包括:
以为关于所有应用的每个确定进程级建模的C语言程序或硬件描述语言,描述连续性参数、数据相关性参数和相似性参数的步骤;
输入模型和自动地提取相似性参数的步骤;
使各个连续性参数、数据相关性参数和相似性参数加权的步骤;
比较/选择作为输入信息的自动地提取的相似性参数、在模型中描述的连续性参数、数据相关性参数及其各自的加权值的步骤;和
基于比较结果,输出将一部分应用模型分配给可编程逻辑和将另一部分应用模型分配给专用硬件的信息的步骤。
一种对应于配置信息处理系统的第十一方法的半导体集成电路由以下电路部分构成:用于通过可编程逻辑,基于连续性参数、数据相关性参数和相似性参数及连续性、数据相关性和相似性参数的加权值实现比较结果的电路部分,以及用于通过专用硬件实现比较结果的电路部分。
在C语言和硬件描述语言中,以相似性参数的形式提取在每个模块级的使用电路中的公共级。相似性参数的描述可以省略,由此可以提高处理效率。
一种在用于实现一种或多种应用的信息处理系统中配置信息处理系统的第十二方法,包括:
以为关于所有应用的每个确定进程级建模的C语言程序描述连续性参数、数据相关性参数和相似性参数的步骤;
使各个连续性参数、数据相关性参数和相似性参数加权的步骤;
比较/选择作为输入信息的应用模型、连续性参数、数据相关性参数、相似性参数及其各自的加权值的步骤;和
基于比较结果,将一部分应用模型分配给可编程逻辑,并输出可编程逻辑的电路形成信息的步骤;和
将另一部分应用模型分配给专用硬件并输出专用电路的电路形成信息的步骤。
一种对应于配置信息处理系统的第十二方法的半导体集成电路由以下电路部分构成:用于通过可编程逻辑,基于连续性参数、数据相关性参数、相似性参数以及连续性、数据相关性和相似性参数的加权值实现比较结果的电路部分,以及用于通过专用硬件实现比较结果的电路部分。
根据上述结构,为了缩小可编程逻辑电路的尺寸和削减制造成本,同时提高面积利用效率,可以获得可编程逻辑的电路形成信息和专用电路的电路形成信息。
下面,参考附图描述根据本发明的优选实施例配置信息处理系统的方法和半导体集成电路。
实施例1
下面,参考图3至图5描述根据本发明的实施例1配置信息处理系统的方法。
在步骤310中,设计者通过绘图或语言描述应用。例如,使用高级语言比如C语言或寄存器传送语言(RTL)描述多个模块中的应用。图4示出了码分多址(CDMA)通信作为应用的例子的解调进程。
解调进程400由从解扩401至纠错405的五个模块构成,并且用语言对每个模块进行描述。对于描述的单元没有限制。
在步骤320中,每个模块输入连续性参数。连续性参数是指示是否在将来的任意时间点不必要改变进程或是否需要经常改变程序的指示符。
用下列方式输入连续性参数。如图5所示,设计者创建一个文件500,其中使五个模块的名称和模块的连续性参数分别彼此对应。例如,具有较低连续性的模块被指定为“10”,而具有较高连续性的模块被指定为“1”。写入文件500中的定义部分501中的注释“module 401;ETNL=1”,表示模块401(在本实施例中表示解扩)中的连续性参数是“1”,意思是指改变解扩进程的必要性是低的。定义部分5010中的注释“module 405;ETNL=10”指模块405(在本实施例中表示纠错)中的连续性参数是“10”,意思是指改变错误校正进程的必要性是高的。对构成应用400的所有模块进行如上的描述。连续性参数的注释不局限于本实施例中的上述例子。
在步骤330中,基于与步骤320中定义的连续性相关的信息,判断是否通过可编程逻辑(例如,微型计算机、DSP、可重新配置的LSI等)或专用电路,处理步骤310中描述的模块401至405的进程。首先,判断文件500的定义部分中描述的连续性参数(ETNL)的数值是否大于或小于预定的数值。例如,假定预先定义如下规则:当ETNL的数值等于或超过“5”时,将模块分配给可编程逻辑,当ETNL的数值低于“5”时,将模块分配给专用电路。在该规则下,判决出在专用电路中处理模块401和在可编程逻辑中处理模块405。
接下来,应用400被分为每个模块,并且基于先前作出的判定,各个模块的描述被分配给后面将描述的步骤340和350。在本实施例的情况下,模块401、402和404被分配给步骤340,而模块403和405被分配给步骤350。
步骤340负责用于在专用电路中实现步骤330中分配的模块的设计步骤。例如,基于模块401、402和404的RTL描述,通过诸如逻辑合成的方法完成电路。
步骤350负责用于在可编程逻辑中实现步骤330中分配的模块的设计步骤。例如,设计者创建一个程序,其中根据模块403和405中进程的特性,可以解释具体的可编程逻辑。
在上述方法中,基于改变用作输入条件的相关进程的必要性,可以将构成应用的每个模块分配给适合的电路。换句话说,将此后没有必要改变进程的模块分配给专用电路,以便可以实现最小的电路面积。相反,就改变进程是高度必要的模块而言,通过可编程逻辑,比如微型计算机、DSP或可重新配置的LSI,仅仅重写程序就可以灵活地处理该改变。如所描述的,可以减小面积,并且没有必要重新制造电路,这使得制造成本的缩减。
实施例2
下面,参考图6至图8描述根据本发明的实施例2配置信息处理系统的方法。
在步骤610中,设计者通过绘图或语言描述应用。例如,在多个模块中用高级语言比如C语言和/或RTL进行描述。作为应用的一个例子,图7中示出了无线局域网(LAN)通信中的解调进程。
解调进程700由从自动频率控制(AFC)701至维特比译码707的七个模块构成,并且用语言对每个模块进行描述。对于描述的单元没有限制。
在步骤620中,为每个模块输入数据相关性参数。数据相关性参数是指待处理的数据量是否是恒定的或者可变的指示符。
以下列方式输入数据相关性参数。如图8所示,设计者创建一个文件800,其中使七个模块的名称和模块的数据相关性参数分别彼此对应。例如,具有较高数据相关性的模块指定为“10”,而具有较低数据相关性的模块指定为“1”。写入文件800的定义部分804中的注释“module 704;DATA=1”表示模块704(在本实施例中表示快速傅里叶变换(FFT))中的数据相关性参数是“1”,意思是指FFT的处理量一直是恒定的,与转换率无关(无数据相关性)。定义部分805中的注释“module 705;DATA=10”表示模块705(在本实施例中表示子载波解调)中的数据相关性参数是“10”,意思是指子载波解调变量中待处理的数据量,根据调制方法(BPSK、QPSK、16QAM或64QAM),高可能性地发生改变(高数据相关性)。对构成应用700的所有模块进行如上的描述。数据相关性参数的注释不局限于本实施例中的上述例子。
在步骤630,基于关于步骤620中定义的数据相关性的信息,判断是否通过可编程逻辑或专用电路执行在步骤620中描述的模块701至707的进程。首先,判断文件800的定义部分中描述的数据相关性参数(DATA)的数值是否大于或小于预定的数值。例如,假定预先定义以下规则:当DATA的数值等于或超过“5”时,将模块分配给可编程逻辑,当DATA的数值低于“5”时,将模块分配给专用电路。在该规则下,判定在专用电路中处理模块704和在可编程逻辑中处理模块705。
接下来,应用700被分为每个模块,并且基于先前作出的判定,各个模块的描述被分配给后面将描述的步骤640和650。在本实施例的情况下,模块701、702、703和704被分配给步骤640,而模块705、706和707被分配给步骤650。
步骤640负责用于在专用电路中实现步骤630中分配的模块的设计步骤。例如,基于模块701、703和704的RTL描述通过诸如逻辑合成的方法完成电路。
步骤650负责用于通过可编程逻辑实现在步骤630中分配的模块的设计步骤。例如,设计者创建一个程序,其中基于模块705、706和707中进程的特性,可以解释具体的可编程逻辑。
在上述方法中,基于用作输入条件的相关进程的数据相关性,可以将构成应用的每个模块分配给适合的电路。换句话说,就待处理的数据量是恒定的模块而言,可以最小化电路面积,同时当通过专用电路配置最优电路时可以减少功耗。相反,就待处理的数据量高可能性可变的模块而言,当仅仅重写程序时,可以优化可编程逻辑电路的结构,并且可以灵活地处理该改变。
当电路被设计,以便响应最费劲的处理时,面积和功耗增加。为了解决该问题,当包括数据相关性的进程被分配给可编程逻辑时,而不包括数据相关性的进程被分配给专用硬件时,如本实施例所述的,可以最小化半导体集成电路的面积,并可以减少制造成本。此外,可以根据待执行的进程配置最优电路,减少处理频率和功耗。
实施例3
下面,参考图9至图11描述根据本发明的实施例3配置信息处理系统的方法。
在步骤910中,设计者通过绘图或语言描述应用。例如,通过高级语言比如C语言或RTL在多个模块中进行描述。作为应用的一个例子,图10A中示出了CDMA通信中的解调进程(1000),以及图10B中示出了无线LAN通信中的解调进程(1010)。CDMA通信的解调进程1000由从解扩1001至维特比译码1005的五个模块构成,解调进程1010由从自动频率控制1011至维特比译码1017的七个模块构成,用语言对这些模块进行描述。对于描述的单元没有限制。
在步骤920中,相似性参数被输入作为在模块中是否有任意相似进程的指示符。
以下列方式输入相似性参数。如图11所示,设计者创建一个文件1100,其中使12个模块的名称和模块的相似性参数分别彼此对应。例如,包括更相似进程的模块被指定为“10”,减小到“1”作为包括较不相似的进程的模块。写入文件1100中的定义部分1105中的注释“module 1005;COMMON=10”表示模块1005(在本实施例中表示CDMA通信的维特比译码)中的相似性参数是“10”,写入文件1100中的定义部分1112中的注释“module 1017;COMMMON=10”,表示模块1017(在本实施例中表示无线LAN通信的维特比译码)中的相似性参数是“10”。这意味着在CDMA通信的维特比译码和无线LAN通信的维特比译码之间存在相似性。定义部分1101中的注释“module 1001;COMMMON=1”表示模块1001(在本实施例中表示CDMA通信的解扩)中的相似性参数是“1”,意思是指在CDMA通信1000和无线LAN通信1010中,没有探测到解扩进程具有相似性的模块。对构成应用1000和1010的所有模块进行如上的描述。相似性参数的注释不局限于本实施例中的上述例子。
在步骤930中,基于关于步骤920中定义的相似性的信息,判断是否通过可编程逻辑或专用电路执行在步骤910中描述的模块1001至1005和1011至1017的进程。首先,判断文件1100的定义部分中描述的相似性参数(COMMON)的数值是否大于或小于预定数值。例如,假定预先定义如下规则:当COMMON的数值超过“5”时,将模块分配给专用电路,当COMMON的数值等于或低于“5”时,将模块分配给可编程逻辑。在该规则下,判定在专用电路中处理模块1005和1017以及在可编程逻辑中处理模块1001。
接下来,应用1000和1010被分为每个模块,并且基于先前作出的判定,各个模块的描述被分配给后面将描述的步骤940和950。在本实施例的情况下,模块1003、1005、1015和1017被分配给步骤940,而模块1001、1002、1004、1011、1012、1013、1014和1016被分配给步骤950。
步骤940负责以在步骤930中分配的所有模块可以共享它们之间的任意相似性的方法设计专用电路。例如,基于模块1003、1005、1015和1017的RTL描述,通过诸如逻辑合成的方法完成电路。
步骤950负责用于通过可编程逻辑实现步骤930中分配的模块的设计步骤。例如,设计者创建一个程序,其中基于模块1001、1002、1004、1011、1012、1013、1014和1016中进程的特性,可以解释具体的可编程逻辑。
在上述方法中,基于用作输入条件的模块的相似性,可以将构成应用的每个模块分配给适合的电路。换句话说,就进程相似的模块而言,通常使用电路,以便可以通过专用电路优化电路结构。由此,可以实现最小化面积和减小功耗的电路。相反,就几乎没有探测到相似性的模块而言,因为尽管具有难以共享电路的缺点,但当仅仅重写程序时,还是可以优化可编程电路的结构的,所以可以灵活地处理该改变。
通过专用电路实现能共享电路的模块,可以最小化电路面积和可以削减制造成本,而通过可编程逻辑实现其中难以共享电路的模块。
实施例4
下面,参考图12至图15描述根据本发明的实施例4配置信息处理系统的方法。
在步骤1210中,设计者通过绘图或语言描述应用。例如,通过高级语言比如C语言或RTL在多个模块中进行描述。作为应用的例子,图4中示出了CDMA通信中的解调进程。
解调进程400由从解扩401至纠错405的五个模块构成,并且用语言对每个模块进行描述。对于描述的单元没有限制。
在步骤1220中,为每个模块输入连续性参数和数据相关性参数。用以下方法输入连续性参数和数据相关性参数。如图13所示,设计者创建一个文件1300,其中使五个模块的名称和模块的连续性和数据相关性参数分别彼此对应。写入文件1300中的定义部分1301中的注释“module 401;ETNL=1,DATA=3”表示模块401(在本实施例中表示解扩)中的连续性参数是“1”,以及其中数据相关性参数是“3”,意思是指改变解扩进程的必要性是低的,以及处理数据量不会基于数据相关性而大量地改变。定义部分1305中的注释“module 405;ETNL=10,DATA=7”表示模块405(在本实施例中表示纠错)中的连续性参数是“10”,以及其中数据相关性参数是“7”,意思是指改变纠错进程的必要性是高的,以及由于数据相关性,处理的数据量显著地改变。对构成应用400的所有模块进行如上的描述。连续性参数和数据相关性参数的注释不局限于本实施例中的上述例子。
在步骤1230中,定义连续性参数和数据相关性参数的加权值。例如,如图14的文件1400所示,定义部分1401中的注释”WEIGHT_ETNL:0.8”是指连续性参数的加权值是0.8。定义部分1402中的注释“WEIGHT_DATA:0.2”是指数据相关性参数的加权值是0.2。连续性参数和数据相关性参数的加权值不局限于本实施例中的上述例子。
在步骤1240中,基于关于连续性的信息和关于步骤1220中定义的数据相关性的信息和步骤1230中定义的连续性和数据相关性的加权值,判断是否通过可编程逻辑或专用电路执行步骤1210中描述的模块401至405的进程。首先,使用文件1300的定义部分中描述的连续性参数(ETNL)和数据相关性参数(DATA)以及文件1400的定义部分中描述的连续性的加权值(WEIGHT_ETNL)和数据相关性的加权值(WEIGHT_DATA),以预定的计算公式进行计算。然后,判断计算的结果是否大于或小于预定数值。
这里使用的计算公式的例子是(ETNL×WEIGHT_ETNL+DATA×WEIGHT_DATA),其中连续性和数据相关性相加。
例如,假定预先定义如下规则:当计算结果等于或超过“5”时,将模块分配给可编程逻辑,当计算结果低于“5”时,将模块分配给专用电路。
在该规则下,因为计算结果是“1.4”,所以判定在专用电路中执行模块401的进程,并且因为计算结果是“9.4”,所以判定在可编程逻辑中执行模块405的进程。计算公式不局限于上述例子。图15示出了本实施例中获得的计算结果。
接下来,应用400被分为每个模块,并且基于上述计算结果,各个模块的描述被分配给后面将描述的步骤1250和1260。在本实施例的情况下,模块401、402和404被分配给步骤1250,而模块403和405被分配给步骤1260。
步骤1250负责用于通过专用电路实现步骤1240中分配的模块的设计步骤。例如,基于模块401、402和404的RTL描述,通过诸如逻辑合成的方法完成电路。
步骤1260负责用于通过可编程逻辑实现步骤1240中分配的模块的设计步骤。例如,设计者创建一个程序,其中根据模块403和405中的进程特性,可以解释具体的可编程逻辑。
在上述方法中,基于用作输入条件的、关于相关进程的改变的必要性和数据相关性,可以将构成应用的每个模块分配给适合的电路。换句话说,将此后没有必要改变进程和数据相关性低的模块分配给专用电路,以便可以最小化电路面积。相反,在进程改变是高度必要的和数据相关性高的情况下,仅仅通过重写可编程逻辑中的程序就可以实现对改变的灵活响应。如所描述的,因为实现面积减小和不必重新制造电路,因此可以削减制造成本。
实施例5
下面,参考图16至图19描述根据本发明的实施例5配置信息处理系统的方法。
在步骤1610中,设计者通过绘图或语言描述应用。例如,通过高级语言比如C语言或RTL在多个模块中进行描述。图10A和10B用作应用的例子。
在步骤1620中,为每个模块输入连续性参数和相似性参数。用以下方法输入连续性参数和相似性参数。如图17所示,设计者创建一个文件1700,其中使各个模块的名称和模块的连续性和相似性参数分别彼此对应。写入文件1700的定义部分1701中的注释“module 1001;ETNL=1,COMMON=1”表示模块1001(在本实施例中表示解扩)中的连续性参数是“1”以及其中相似性参数是“1”。定义部分1709中的注释“module 1014;ETNL=1,COMMON=2”表示模块1014(在本实施例中表示FFT)中的连续性参数是“1”,以及其中相似性参数是“2”。对构成应用1000和1010的所有模块进行如上的描述。连续性和相似性参数的注释不局限于本实施例中的上述例子。
在步骤1630中,定义连续性参数和相似性参数的加权值。例如,如图18的文件1800所示,定义部分1801中的注释“WEIGHT_ETNL:0.6”表示连续性参数的加权值是“0.6”。定义部分1802中的注释“WEIGHT_COMMON:0.4”表示相似性参数的加权值是0.4”。连续性参数和相似性参数的加权值不局限于本实施例中的上述例子。
在步骤1640中,基于关于连续性的信息和关于步骤1620中定义的数据相关性的信息以及步骤1630中定义的连续性和数据相关性的加权值,判断是否通过可编程逻辑或专用电路执行步骤1610中描述的模块1001至1017的进程。首先,使用文件1700的定义部分中描述的连续性参数(ETNL)和相似性参数(COMMON)和文件1800的定义部分中描述的连续性的加权值(WEIGHT_ETNL)和相似性的加权值(WEIGHT_COMMON),以预定的计算公式进行计算。然后,判断计算的结果是否大于或小于预定数值。
这里使用的计算公式的例子是(ETNL×WEIGHT_ETNL-COMMON×WEIGHT_COMMON),其中从连续性减去相似性。
例如,假定预先定义如下规则:当计算结果超过“0”时,将模块分配给可编程逻辑,以及当计算结果等于或低于“0”时,将模块分配给专用电路。
在该规则下,因为计算结果是“0.2”,所以判定模块1001被分配给可编程逻辑,因为计算结果是“-0.2”,所以判定模块1014被分配给专用电路。计算公式不局限于上述例子。图19示出了本实施例中获得的计算结果。
接下来,应用1000和1010被分为每个模块,并且基于上述计算结果,各个模块的描述被分配给后面将描述的步骤1650和1660。在本实施例的情况下,模块1011、1012和1014被分配给步骤1650,而模块1001-1005、1013和1015-1017被分配给步骤1660。
步骤1650负责用于通过专用电路实现步骤630中分配的模块的设计步骤。例如,基于RTL描述通过诸如逻辑合成的方法完成电路。
步骤1660负责用于通过可编程逻辑实现步骤1640中分配的模块的设计步骤。例如,设计者创建一个程序,其中根据模块中的进程特性,可以解释具体的可编程逻辑。
在上述方法中,基于用作输入条件的进程改变的必要性和关于相关进程的相似性,可以将构成应用的每个模块分配给适合的电路。换句话说,此后没有必要改变进程和相似性高的模块分配给专用电路,以便可以最小化电路面积。相反,就进程改变是高度必要的和相似性低的模块而言,通过仅仅重写可编程逻辑中的程序就可以实现对改变的灵活反应。如所描述的,因为实现面积减小和没有必要重新制造电路,因此可以削减制造成本。
实施例6
下面,参考图20至图23描述根据本发明的实施例6配置信息处理系统的方法。图10A和10B被用作应用的例子。
在步骤2010中,设计者通过绘图或语言描述应用。例如,通过高级语言比如C语言或RTL在多个模块中进行描述。
在步骤2020中,用以下方法为每个模块输入数据相关性参数和相似性参数。如图21所示,设计者创建一个文件2100,其中使各个模块的名称和模块的数据相关性和相似性参数分别彼此对应。写入文件2100的定义部分2101中的注释“module 1001;DATA=1,COMMON=10”表示模块1001(在本实施例中表示解扩)中的数据相关性参数是“1”以及其中相似性参数是“10”。定义部分2111中的注释“module 1016;DATA=8,COMMON=4”表示模块1016(在本实施例中表示解交织)中的数据相关性参数是“8”,以及其中相似性参数是“4”。对构成应用1000和1010的所有模块进行如上的描述。数据相关性参数和相似性参数的注释不局限于本实施例中的上述例子。
在步骤2030中,定义数据相关性参数和相似性参数的加权值。例如,如图22的文件2200所示,定义部分2201中的注释“WEIGHT_DATA:1”表示数据相关性参数的加权值是“1”。注释“WEIGHT_COMMON:1”表示定义部分2202中的相似性参数的加权值是“1”。数据相关性参数和相似性参数的加权值不局限于本实施例中的上述例子。
在步骤2040中,基于关于步骤2020中定义的数据相关性和相似性的信息以及步骤2030中定义的数据相关性和相似性的加权值,判断是否通过可编程逻辑或专用电路执行步骤2010中描述的模块1001至1017的进程。首先,使用文件2100的定义部分中描述的数据相关性参数(DATA)和相似性参数(COMMON)和文件2200的定义部分中描述的数据相关性的加权值(WEIGHT_DATA)和相似性的加权值(WEIGHT_COMMON)以预定的计算公式进行计算。然后,判断计算结果是否大于或小于预定的数值。
这里使用的计算公式的例子是(DATA×WEIGHT_DATA-COMMON×WEIGHT_COMMON),其中从数据相关性减去相似性。
例如,假定预先定义如下规则:当计算结果超过“0”时,将模块分配给可编程逻辑,以及当计算结果等于或低于“0”时,将模块分配给专用电路。
在该规则下,因为计算结果是“0”,所以判定在专用电路中执行模块1001的进程,以及因为计算结果是“4”,所以判定在可编程逻辑中执行模块1016的进程。计算公式不局限于上述例子。图23示出了本实施例中获得的计算结果。
接下来,应用1000和1010被分为每个模块,并且基于上述计算结果,各个模块的描述被分配给后面将描述的步骤2050和2060。
步骤2050负责用于通过专用电路实现步骤630中分配的模块的设计步骤。例如,基于RTL描述通过诸如逻辑合成的方法完成电路。
步骤2060负责用于通过可编程逻辑实现步骤2040中分配的模块的设计步骤。例如,设计者创建一个程序,其中根据模块中的进程特性,可以解释具体的可编程逻辑。
在上述方法中,基于用作输入条件的数据相关性和有关进程的相似性,可以将构成应用的每个模块分配给适合的电路。换句话说,进程不依赖于数据量以及相似性高的模块被分配给专用电路,以便可以最小化电路面积。相反,就进程依赖于数据量以及相似性低的模块而言,通过仅仅重写可编程逻辑中的程序就可以实现对改变的灵活反应。如所描述的,因为实现面积减小和没有必要重新制造电路,因此可以削减制造成本。
实施例7
下面,参考图24至图27描述根据本发明的实施例7配置信息处理系统的方法。图10A和10B被用作应用的例子。
在步骤2410中,设计者通过绘图或语言描述应用。例如,通过高级语言比如C语言或RTL在多个模块中进行描述。
在步骤2420中,用以下方法为每个模块输入连续性参数、数据相关性参数和相似性参数。如图25所示,设计者创建一个文件2500,其中使各个模块的名称和模块的连续性、数据相关性和相似性参数分别彼此对应。写入文件2500的定义部分2501中的注释“module 1001;ETNL=1,DATA=1,COMMON=1”表示模块1001(在本实施例中表示解扩)中的连续性、数据相关性和相似性参数分别是“1”。
定义部分2509的中的注释“module 1014;ETNL=1,DATA=1,COMMON=2”表示模块1014(在本实施例中表示FFT)中的连续性、数据相关性和相似性参数分别是“1”、“1”和“2”。对构成应用1000和1010的所有模块进行如上的描述。连续性、数据相关性参数和相似性参数的注释不局限于本实施例中的上述例子。
在步骤2430中,定义连续性、数据相关性参数和相似性参数的加权值。例如,如图26的文件2600所示,定义部分12601中的注释“WEIGHT_ETNL:2”表示连续性参数的加权值是“2”。定义部分2602中的注释“WEIGHT_DATA:1”表示数据相关性参数的加权值是“1”。定义部分2603中的注释“WEIGHT_COMMON:2”表示相似性参数的加权值是“2”。连续性、数据相关性参数和相似性参数的加权值不局限于本实施例中的上述例子。
在步骤2440中,基于关于步骤2420中定义的连续性、数据相关性和相似性的信息和步骤2430中定义的连续性、数据相关性和相似性的加权值,判断是否通过可编程逻辑或专用电路执行步骤2410中描述的模块的进程。首先,使用文件2500的定义部分中描述的连续性参数(ETNL)、数据相关性参数(DATA)和相似性参数(COMMON),文件2600的定义部分中描述的连续性参数的加权值(WEIGHT_ETNL),数据相关性参数的加权值(WEIGHT_DATA)和相似性参数的加权值(WEIGHT_COMMON),以预定的计算公式进行计算。然后,判断计算的结果是否大于或小于预定的数值。
这里使用的计算公式的例子是(ETNL×WEIGHT_ETNL+DATA×WEIGHT_DATA-COMMON×WEIGHT_COMMON)。在上述公式中,连续性和数据相关性相加,再减去相似性。
例如,假定预先定义如下规则:当计算结果超过“0”时,将模块分配给可编程逻辑,以及当计算结果等于或低于“0”时,将模块分配给专用电路。
在该规则下,因为计算结果是“1”,判定模块1001被分配给可编程逻辑,因为计算结果是“-1”,判定模块1014被分配给专用电路。计算公式不局限于上述例子。图27示出了本实施例中获得的计算结果。
接下来,应用1000和1010被分为每个模块,并且基于上述计算结果,各个模块的描述被分配给后面将描述的步骤2450和2460。
步骤2450负责用于在专用电路中实现步骤2440中分配的模块的设计步骤。例如,基于RTL描述通过诸如逻辑合成的方法完成电路。
步骤2460负责用于在可编程逻辑中实现步骤2440中分配的模块的设计步骤。例如,设计者创建一个程序,其中根据模块中的进程特性,可以解释具体的可编程逻辑。
在上述方法中,基于用作输入条件的连续性、数据相关性和有关进程的相似性,可以将构成应用的每个模块分配给适合的电路。换句话说,进程改变的必要性低、没有数据相关性和相似性高的模块被分配给专用电路,由此可以最小化电路面积。相反,就进程改变的必要性高、数据相关性高和相似性低的模块而言,通过仅仅重写可编程逻辑中的程序就可以实现对改变的灵活响应。如所描述的,因为实现面积减小和没有必要重新制造电路,因此可以削减制造成本。
实施例8
下面,参考图28至34描述根据本发明的实施例8配置信息处理系统的方法。图10A和10B被用作应用的例子。
在步骤2810中,设计者通过绘图或语言描述应用。例如,通过高级语言比如C语言或RTL在多个模块中进行描述。
在步骤2820中,用以下方法为每个模块输入连续性参数。如图29所示,设计者创建一个文件2900,其中使各个模块的名称和模块的连续性参数分别彼此对应。写入2900的定义部分2901中的注释“module 1001;ETNL=1”表示模块1001(在本实施例中表示解扩)中的连续性参数是“1”。
定义部分2905中的注释“module 1005;ETNL=10”表示模块1005(在本实施例中表示CDMA通信的维特比译码)中的连续性参数是“10”。对构成应用1000和1010的所有模块进行如上的描述。
在步骤2821中,用以下方法为每个模块输入数据相关性参数。如图30所示,设计者创建一个文件3000,其中使各个模块的名称和模块的数据相关性参数分别彼此对应。
写入文件3000的定义部分3001中的注释“module 1001;DATA=1”表示模块1001(在本实施例中表示解扩)中的数据相关性参数是“1”。
定义部分3003中的注释“module 1003;DATA=7”表示模块1003中的数据相关性参数是“7”。对构成应用1000和1010的所有模块进行如上的描述。
在步骤2822中,用以下方法为每个模块输入相似性参数。如图31所示,设计者创建一个文件3100,其中使各个模块的名称和模块的相似性参数分别彼此对应。
写入文件3100的定义部分3101中的注释“module 1001;COMMON=1”表示模块1001(在本实施例中表示解扩)中的相似性参数是“1”。
定义部分3011中的注释“module 1016;COMMON=10”表示模块1016中的相似性参数是“10”。对构成应用1000和1010的所有模块进行如上的描述。
在步骤2830中,基于关于步骤2820中定义的连续性的信息,判断是否通过可编程逻辑执行步骤2810中描述的模块的进程或转到后面将描述的步骤2831。首先,判断文件2900的定义部分中描述的连续性参数(ETNL)的数值是否大于或小于预定的数值。
例如,假定预先定义如下规则:当连续性参数的数值等于或超过“5”时,将各个模块分配给可编程逻辑,和当连续性参数的数值小于“5”时转到步骤2831。在该规则下,由于判断结果为“1”,所以判定模块1001进行至步骤2831,并且由于判断结果为“10”,所以判定通过可编程逻辑执行模块1005的进程。图32示出了本实施例中获得的判断结果。
接下来,应用1000和1010被分为每个模块,并且基于上述计算结果,各个模块的描述被分配给后面将描述的步骤2840和2831。
在步骤2831中,基于关于步骤2821中定义的数据相关性的信息,判断是否通过可编程逻辑执行步骤2810中描述的模块的进程或转至后面将描述的步骤2832。首先,判断文件3000的定义部分中描述的数据相关性参数(DATA)的数值是否大于或小于预定数值。
例如,假定预先定义如下规则:当数据相关性参数的数值等于或超过“5”时,将各个模块分配给可编程逻辑,和当数据相关性参数的数值小于“5”时,转至步骤2832。在该规则下,由于判断结果为“1”,所以判定模块1001进行至步骤2832,以及因为判断结果为“7”,所以通过可编程逻辑处理模块1003。图33中示出了判断结果。
接下来,应用1000和1010被分为每个模块,并且基于上述判断结果,各个模块的描述被分配给后面将描述的步骤2841和2832。
在步骤2832中,基于关于步骤2822中定义的相似性的信息,判断是否通过可编程逻辑或专用硬件执行在步骤2810中描述的模块的进程。首先,判断文件3100的定义部分中描述的相似性参数(COMMON)的数值是否大于或小于预定数值。
例如,假定预先定义如下规则:当相似性参数的数值等于或超过“5”时,将各个模块分配给专用电路,和当连续性参数的数值小于“5”时,转至可编程逻辑。在该规则下,因为判断结果为“1”,所以判定通过可编程逻辑处理模块1001,以及因为判断结果为“10”,所以判定通过专用硬件处理模块1016。图34中示出了判断结果。
接下来,应用1000和1010被分为每个模块,并且基于上述判断结果,各个模块的描述被分配给后面将描述的步骤2842和2850。
步骤2840负责用于实现在可编程逻辑中的步骤2830中分配的模块的设计步骤。例如,设计者创建一个程序,其中根据模块中的进程特性,可以解释具体的可编程逻辑。
步骤2841负责用于在可编程逻辑中实现步骤2831中分配的模块的设计步骤。例如,设计者创建一个程序,其中根据模块中的进程特性,可以解释具体的可编程逻辑。
步骤2842负责用于在可编程逻辑中实现步骤2832中分配的模块的设计步骤。例如,设计者创建一个程序,其中根据模块中的进程特性,可以解释具体的可编程逻辑。
步骤2850负责用于在专用电路中实现步骤2832中分配的模块的设计步骤。例如,基于RTL描述通过诸如逻辑合成的方法完成电路。
在上述方法中,基于用作输入条件的连续性、数据相关性和有关进程的相似性,可以将构成应用的每个模块分配给适合的电路。换句话说,进程改变的必要性低、没有数据相关性和相似性高的模块被分配给专用电路,由此可以最小化电路面积。相反,就进程改变的必要性高、数据相关性高和相似性低的模块而言,通过仅仅重写可编程逻辑中的程序就可以实现对改变的灵活响应。如所描述的,因为实现面积减小和没有必要重新制造电路,因此可以削减制造成本。
实施例9
下面,参考图35至38描述根据本发明的实施例9配置信息处理系统的方法。图10A和10B被用作应用的例子。
在步骤3510中,设计者通过语言例如高级语言比如C语言描述应用。用语言对图10A和10B所示的每个模块进行描述。
为每个模块输入连续性、数据相关性和相似性参数。例如,如图36A所示,注释「a1001();/*ETNL=2,DATA=1,COMMON=8*/」被写入模块1001的模块调用部分。「a1001();」对应于应用A(在本实施例中是CDMA通信1000)中的模块a1001(解扩1001)的调用部分。[/*ETNL=2,DATA=1,COMMON=8*/]表示连续性参数“ETNL”是“2”,数据相关性参数“DATA”是“1”以及相似性参数“COMMON”是“8”。
在上述方法中,在构成应用1000和1010的每个模块中描述连续性、数据相关性和相似性参数。
在步骤3520中,定义连续性、数据相关性参数和相似性参数的加权值。例如,如图37的文件3700所示,定义部分3701中的注释“WEIGHT_ETNL:2”表示连续性参数的加权值是“2”。定义部分3702中的注释“WEIGHT_DATA:1”表示数据相关性参数的加权值是“1”。定义部分3703中的注释“WEIGHT_COMMON:2”表示相似性参数的加权值是“2”。连续性、数据相关性参数和相似性参数的加权值不局限于本实施例中的上述例子。
在步骤3530中,基于关于步骤3510中定义的连续性、数据相关性和相似性的信息和步骤3520中定义的连续性、数据相关性和相似性的加权值,判断是否通过可编程逻辑或专用电路执行步骤2410中描述的模块的进程。首先,使用文件3610的定义部分中描述的连续性参数(ETNL)、数据相关性参数(DATA)和相似性参数(COMMON),文件3700的定义部分中描述的连续性参数的加权值(WEIGHT_ETNLL)、数据相关性参数的加权值(WEIGHT_DATA)和相似性参数的加权值(WEIGHT_COMMON),以预定的计算公式进行计算。然后,判断计算结果是否大于或小于预定的数值。
这里使用的计算公式的例子是(ETNL×WEIGHT_ETNL+DATA×WEIGHT_DATA- COMMON×WEIGHT_COMMON)。
例如,假定预先定义如下规则:当计算结果超过“0”时,将模块分配给可编程逻辑,以及当计算结果低于“0”时,将模块分配给专用电路。
在该规则下,因为计算结果是“-11”,所以判定模块1001被分配给专用电路,以及因为计算结果是“15”,所以判定模块1005被分配给可编程逻辑。计算公式不局限于上述例子。图38示出了本实施例中获得的计算结果。
接下来,应用1000和1010被分为每个模块,并且基于上述计算结果,各个模块的描述被分配给后面将描述的步骤3540和3550。
步骤3540负责用于在专用电路中实现步骤3530中分配的模块的设计步骤。例如,基于RTL描述通过诸如逻辑合成的方法完成电路。
步骤3550负责用于在可编程逻辑中实现步骤3530中分配的模块的设计步骤。例如,设计者创建一个程序,其中根据模块中的进程的特性,可以解释具体的可编程逻辑。
在上述方法中,基于用作输入条件的连续性、数据相关性和有关进程的相似性,可以将构成应用的每个模块分配给适合的电路。换句话说,其中进程改变的必要性低、没有数据相关性和相似性高的模块被分配给专用电路。由此,可以实现最小的电路面积。相反,就进程改变的必要性高、数据相关性高和相似性低的模块而言,通过仅仅重写可编程逻辑中的程序就可以实现对改变的灵活响应。如所描述的,因为实现面积减小和没有必要重新制造电路,因此可以削减制造成本。
实施例10
下面,参考图39至图41描述根据本发明的实施例10配置信息处理系统的方法。
在步骤3910中,设计者通过诸如RTL的电路描述语言描述应用,比如图40A、40B和40C中所示的例子。通过语言对每个模块进行描述。
为每个模块输入连续性、数据相关性和相似性参数。例如,在如图40A所示模块a1的模块调用部分写入注释「al al(.clock(clock),.reset(reset),…);/*ETNL=10,DATA=1,COMMON=1*/」]],表示模块a1的连续性参数“ETNL”是“10”,以及其中的数据相关性参数“DATA”和相似性参数“COMMON”分别是“1”。以上述方法,在构成应用的每个模块中描述连续性、数据相关性和相似性参数。
在步骤3920中,定义连续性、数据相关性参数和相似性参数的加权值。例如,如图37的文件3700所示,定义部分3701中的注释“WEIGHT_ETNL:2”表示连续性参数的加权值是“2”。定义部分3702中的注释“WEIGHT_DATA:1”表示数据相关性参数的加权值是“1”。定义部分3703中的注释“WEIGHT_COMMON:2”表示相似性参数的加权值是“2”。连续性、数据相关性参数和相似性参数的加权值不局限于本实施例中的上述例子。
在步骤3930中,基于关于步骤3910中定义的连续性、数据相关性和相似性的信息和步骤3920中定义的连续性、数据相关性和相似性的加权值,判断是否通过可编程逻辑或专用电路执行模块的进程。首先,使用文件4010、4020和4030中描述的连续性参数(ETNL)、数据相关性参数(DATA)和相似性参数(COMMON),文件3700的定义部分中描述的连续性参数的加权值(WEIGHT_ETNLL),数据相关性参数的加权值(WEIGHT_DATA)和相似性参数的加权值(WEIGHT_COMMON),以预定的计算公式进行计算。然后,判断计算结果是否大于或小于预定的数值。
这里使用的计算公式的例子是(ETNL×WEIGHT_ETNL+DATA×WEIGHT_DATA-COMMON×WEIGHT_COMMON)。
例如,假定预先定义如下规则:当计算结果超过“0”时,将模块分配给可编程逻辑,以及当计算结果低于“0”时,将模块分配给专用电路。
在该规则下,因为计算结果是“-17”,所以判定通过专用电路处理模块a3,以及因为计算结果是“19”,所以判定通过可编程逻辑处理模块a1。计算公式不局限于上述例子。图41示出了本实施例中获得的计算结果。
接下来,应用被分为每个模块,并且基于上述计算结果,各个模块的描述被分配给后面将描述的步骤3940和3950。
步骤3940负责用于在专用电路中实现步骤3930中分配的模块的设计步骤。例如,基于RTL描述通过诸如逻辑合成的方法完成电路。
步骤3950负责用于在可编程逻辑中实现步骤3930中分配的模块的设计步骤。例如,设计者创建一个程序,其中根据模块中的进程特性,可以解释具体的可编程逻辑。
在上述方法中,基于用作输入条件的连续性、数据相关性和有关进程的相似性,可以将构成应用的每个模块分配给适合的电路。换句话说,其中进程改变的必要性低、没有数据相关性和相似性高的模块被分配给专用电路。由此,可以实现最小的电路面积。相反,就进程改变的必要性高、数据相关性高和相似性低的模块而言,通过仅仅重写可编程逻辑中的程序就可以实现对改变的灵活响应。如所描述的,因为实现面积减小和没有必要重新制造电路,因此可以削减制造成本。
实施例11
下面,参考图42至图44描述根据本发明的实施例11配置信息处理系统的方法。
在步骤4210中,设计者通过电路描述语言比如RTL描述应用,图43A,43B和43C示出了例子。通过语言对每个模块的进行描述。
为每个模块输入连续性参数、数据相关性参数。例如,注释[al al(.clock(clock),.reset(reset),…);/*ETNL=10,DATA=1*/]被写入如图40A所示的模块a1的模块调用部分,表示模块a1的连续性参数ETNL”是10”,和其中的数据相关性参数“DATA”是“1”。以上述方法,在构成应用的每个模块中描述连续性参数、数据相关性参数。
在4220中,以由步骤4210中描述的RTL的相似性参数的形式为每个模块提取使用的电路中的公共级。例如,在图43A、43B和43C所示的模块a3、b3和c3中,因为分别使用的电路正好与4311、4321和4331中所示的相同,因此相似性被判定为“10”。在模块a1、a2、b1、b2、c1和c2缺少公共性的情况下,相似性参数是“1”。
在步骤4230中,用与文件3700相同的方式定义连续性和数据相关性参数的加权值和所提取的相似性参数的加权值。
在步骤4340中,基于关于步骤4210中定义的连续性和数据相关性的信息、关于步骤4220中所提取的相似性的信息以及步骤4230中定义的连续性、相似性参数的加权值,判断是否通过可编程逻辑或专用电路执行各个模块的进程。首先,使用文件4310、4320和4330中描述的连续性参数(ETNL)和数据相关性参数(DATA),步骤4320中提取的相似性参数(COMMON)以及文件3700的定义部分中描述的连续性参数的加权值(WEIGHT_ETNL)、数据相关性参数的加权值(WEIGHT_DATA)以及相似性参数的加权值(WEIGHT_COMMON)作为元素以预定的计算公式进行计算。然后,判断计算结果是否大于或小于预定的数值。
这里计算公式被假设为(ETNL×WEIGHT_ETNL+DATA×WEIGHT_DATA-COMMON×WEIGHT_COMMON)。
例如,假定预先定义如下规则:当计算结果超过“0”时,将模块分配给可编程逻辑,以及当计算结果低于“0”时,将模块分配给专用电路。
在该规则下,因为计算结果是“-17”,所以判定通过专用电路处理模块a3,以及因为计算结果是“19”,所以判定通过可编程逻辑处理模块a1。计算公式不局限于上述例子。图44示出了本实施例中获得的计算结果。
接下来,应用被分为每个模块,并且基于上述计算结果,各个模块的描述被分配给后面将描述的步骤4250和4260。
步骤4250负责用于在专用电路中实现步骤4240中分配的模块的设计步骤。例如,基于RTL描述通过诸如逻辑合成的方法完成电路。
步骤4260负责用于在可编程逻辑中实现步骤4240中分配的模块的设计步骤。例如,设计者创建一个程序,其中根据模块中的进程特性,可以解释具体的可编程逻辑。
在上述方法中,基于用作输入条件的连续性、数据相关性和有关进程的相似性,可以将构成应用的每个模块分配给适合的电路。换句话说,其中进程改变的必要性低、没有数据相关性和相似性高的模块被分配给专用电路,由此可以最小化电路面积。相反,就进程改变的必要性高、数据相关性高和相似性低的模块而言,通过仅仅重写可编程逻辑中的程序就可以实现对改变的灵活响应。如所描述的,因为实现面积减小和没有必要重新制造电路,因此可以削减制造成本。
实施例12
下面,参考图42至44描述根据本发明的实施例12配置信息处理系统的方法。在图45中,步骤4510、4520和4530与实施例9中的步骤一致。
在步骤4540中,步骤4530中分配的模块转换为门电平的网点列表然后输出。
在步骤4550中,输出基于步骤4530中分配的模块可以解释的可编程逻辑的程序。
在上述方法中,基于用作输入条件的连续性、数据相关性和有关进程的相似性,可以将构成应用的每个模块分配给适合的电路。换句话说,其中进程改变的必要性低、没有数据相关性和相似性高的模块被分配给专用电路,以便可以最小化电路面积。相反,就进程改变的必要性高、数据相关性高和相似性低的模块而言,通过仅仅重写可编程逻辑中的程序就可以实现对改变的灵活响应。如所描述的,因为实现面积减小和没有必要重新制造电路,因此可以削减制造成本。
本发明不局限于迄今为止描述的实施例,在其技术思想范围内可以进行各种改进。
如迄今所述,根据本发明,根据至此所述的结构和方法可以增加面积利用效率和在最小的芯片面积灵活地执行应用进程。因此,可以成功地削减制造成本。
根据本发明配置半导体集成电路的方法和半导体集成电路可以有效地用于在保证自由度的同时延长周期,以及进一步可以有效地削减制造成本。该技术有利地用作半导体的研发工具。

Claims (22)

1、一种在用于实现一种或多种应用的信息处理系统中配置信息处理系统的方法,包括:
为每个确定的进程级建立所有应用模型并输入模型的步骤;
为所输入的模型输入表示不变性的参数的步骤;
使用应用模型和表示不变性的参数作为输入信息,并将表示不变性的参数与边界条件相比较的步骤;和
基于比较结果,输出将一部分应用模型分配给可编程逻辑和将另一部分应用模型分配给专用硬件的信息的步骤。
2、根据权利要求1所述的配置信息处理系统的方法,其中
表示不变性的参数是关于所输入的模型的连续性参数,并且基于连续性参数与边界条件的比较结果,将一部分应用模型分配给可编程逻辑,将另一部分应用模型分配给专用硬件。
3、根据权利要求1所述的配置信息处理系统的方法,其中
表示不变性的参数是关于所输入的模型的数据相关性参数,并且基于数据相关性参数与边界条件的比较结果,将一部分应用模型分配给可编程逻辑,将另一部分应用模型分配给专用硬件。
4、根据权利要求1所述的配置信息处理系统的方法,其中
表示不变性的参数是关于所输入的模型的相似性参数,并且基于相似性参数与边界条件的比较结果,将一部分应用模型分配给可编程逻辑,将另一部分应用模型分配给专用硬件。
5、根据权利要求1所述的配置信息处理系统的方法,其中表示不变性的参数是关于所输入的模型的连续性参数和数据相关性参数,
还包括:在输入参数的步骤之后使连续性参数和数据相关性参数加权的步骤,和比较/选择作为输入信息的应用模型、连续性参数、数据相关性参数及其各自的加权值的步骤,并且
基于比较结果,将一部分应用模型分配给可编程逻辑,将另一部分应用模型分配给专用硬件。
6、根据权利要求1所述的配置信息处理系统的方法,其中表示不变性的参数是关于所输入的模型的连续性参数和相似性参数,
还包括:在输入参数的步骤之后,使连续性参数和相似性参数加权的步骤,和比较/选择作为输入信息的应用模型、连续性参数、相似性参数及其各自的加权值的步骤,并且
基于比较结果,将一部分应用模型分配给可编程逻辑,将另一部分应用模型分配给专用硬件。
7、根据权利要求1所述的配置信息处理系统的方法,其中表示不变性的参数是关于所输入的模型的数据相关性参数和相似性参数,
还包括:使数据相关性参数和相似性参数加权的步骤,和比较/选择作为输入信息的应用模型、数据相关性参数、相似性参数及其各自的加权值的步骤,并且
基于比较结果,将一部分应用模型分配给可编程逻辑,将另一部分应用模型分配给专用硬件。
8、根据权利要求1所述的配置信息处理系统的方法,其中表示不变性的参数是关于所输入的模型的连续性参数、数据相关性参数和相似性参数,
还包括:使连续性参数、数据相关性参数和相似性参数加权的步骤,和比较/选择作为输入信息的应用模型、连续性参数、数据相关性参数、相似性参数及其各自的加权值的步骤,并且
基于比较结果,将一部分应用模型分配给可编程逻辑,将另一部分应用模型分配给专用硬件。
9、根据权利要求1所述的配置信息处理系统的方法,包括:
为所输入的模型输入连续性参数作为表示不变性的参数的步骤;
为所输入的模型输入数据相关性参数的步骤;
为所输入的模型输入相似性参数的步骤;
相对于边界条件,比较/选择作为输入信息的应用模型和连续性参数,根据基于连续性参数的比较结果将一部分应用模型分配给可编程逻辑,并且使用另一部分应用模型作为基于数据相关性参数的比较步骤中的输入的步骤;
相对于边界条件,比较/选择作为输入信息的数据相关性参数和比较结果,根据基于数据相关性参数的比较结果将一部分应用模型分配给可编程逻辑,并且使用另一部分应用模型作为基于相似性参数的比较步骤中的输入的步骤;和
相对于边界条件,比较/选择作为输入信息的相似性参数和比较结果的步骤;其中
根据基于相似性参数的比较结果,将一部分应用模型分配给可编程逻辑,将另一部分应用模型分配给专用硬件。
10、根据权利要求1所述的配置信息处理系统的方法,包括:
以为关于所有应用的每个确定进程级建模的C语言程序描述作为表示不变性的参数的连续性参数、数据相关性参数和相似性参数的步骤;
使连续性参数、数据相关性参数和相似性参数加权的步骤;
比较/选择作为输入信息的应用模型、连续性参数、数据相关性参数、相似性参数及其各自的加权值的步骤,其中
基于比较结果将一部分应用模型分配给可编程逻辑,将另一部分应用模型分配给专用硬件。
11、根据权利要求1所述的配置信息处理系统的方法,包括:
以为关于所有应用的每个确定进程级建模的硬件描述语言描述作为表示不变性的参数的连续性参数、数据相关性参数和相似性参数的步骤;
使连续性参数、数据相关性参数和相似性参数加权的步骤;
比较/选择作为输入信息的应用模型、连续性参数、数据相关性参数、相似性参数及其各自的加权值的步骤,其中
基于比较结果将一部分应用模型分配给可编程逻辑,将另一部分应用模型分配给专用硬件。
12、根据权利要求1所述的配置信息处理系统的方法,包括:
以为关于所有应用的每个确定进程级建模的C语言程序或硬件描述语言描述作为表示不变性的参数的连续性参数和数据相关性参数的步骤;
输入模型和自动地提取相似性参数的步骤;
使连续性参数、数据相关性参数和相似性参数加权的步骤;
比较/选择作为输入信息的自动地提取的相似性参数、模型中描述的连续性参数、数据相关性参数及其各自的加权值的步骤,其中
基于比较结果将一部分应用模型分配给可编程逻辑,将另一部分应用模型分配给专用硬件。
13、根据权利要求1所述的配置信息处理系统的方法,包括:
以为关于所有应用的每个确定进程级建模的C语言程序描述作为表示不变性的参数的连续性参数、数据相关性参数和相似性参数的步骤;
使连续性参数、数据相关性参数和相似性参数加权的步骤;
比较/选择作为输入信息的应用模型、连续性参数、数据相关性参数、相似性参数及其各个加权值的步骤,其中
基于比较结果将一部分应用模型分配给可编程逻辑并输出可编程逻辑的电路形成信息,以及将另一部分应用模型分配给专用硬件并输出专用电路的电路形成信息。
14、一种半导体集成电路,基于如权利要求1的配置信息处理系统的方法,包括:
用于通过可编程逻辑实现表示不变性的参数为低的进程的电路部分;和
用于通过专用硬件实现表示不变性的参数为高的进程的电路部分。
15、一种半导体集成电路,基于如权利要求2所述配置信息处理系统的方法,包括:
用于通过可编程逻辑实现连续性参数为低的进程的电路部分;和
用于通过专用硬件实现连续性参数为高的进程的电路部分。
16、一种半导体集成电路,基于如权利要求3所述配置信息处理系统的方法,包括:
用于通过可编程逻辑实现数据相关性参数为高的进程的电路部分;和
用于通过专用硬件实现数据相关性参数为低的进程的电路部分。
17、一种半导体集成电路,基于如权利要求4所述配置信息处理系统的方法,包括:
用于通过可编程逻辑实现相似性参数为低的进程的电路部分;和
用于通过专用硬件实现相似性参数为高的进程的电路部分。
18、一种半导体集成电路,基于如权利要求8所述配置信息处理系统的方法,包括:
用于通过可编程逻辑实现基于连续性参数、数据相关性参数、相似性参数以及连续性参数、数据相关性参数和相似性参数的加权值的比较结果的电路部分;和
用于通过专用硬件实现所述比较结果的电路部分。
19、一种半导体集成电路,基于如权利要求9所述配置信息处理系统的方法,包括:
用于通过可编程逻辑实现基于连续性参数、数据相关性参数和相似性参数的比较结果的电路部分;和
用于通过专用硬件实现所述比较结果的电路部分。
20、一种半导体集成电路,基于如权利要求10所述配置信息处理系统的方法,包括:
用于通过可编程逻辑实现基于连续性参数、数据相关性参数、相似性参数以及连续性参数、数据相关性参数和相似性参数的加权值的比较结果的电路部分;和
用于通过专用硬件实现所述比较结果的电路部分。
21、一种半导体集成电路,基于如权利要求12所述配置信息处理系统的方法,包括:
用于通过可编程逻辑实现基于连续性参数、数据相关性参数、相似性参数以及连续性参数、数据相关性参数和相似性参数的加权值的比较结果的电路部分;
用于通过专用硬件实现所述比较结果的电路部分。
22、一种半导体集成电路,基于如权利要求13所述配置信息处理系统的方法,包括:
用于通过可编程逻辑实现基于连续性参数、数据相关性参数、相似性参数以及连续性参数、数据相关性参数和相似性参数的加权值的比较结果的电路部分;
用于通过专用硬件实现所述比较结果的电路部分。
CNB2005100537741A 2004-03-11 2005-03-11 配置信息处理系统的方法 Expired - Fee Related CN100432981C (zh)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
JP2004068882A JP4471154B2 (ja) 2004-03-11 2004-03-11 情報処理システムの構成方法および半導体集積回路
JP2004-068882 2004-03-11
JP2004068882 2004-03-11

Publications (2)

Publication Number Publication Date
CN1667603A true CN1667603A (zh) 2005-09-14
CN100432981C CN100432981C (zh) 2008-11-12

Family

ID=34918458

Family Applications (1)

Application Number Title Priority Date Filing Date
CNB2005100537741A Expired - Fee Related CN100432981C (zh) 2004-03-11 2005-03-11 配置信息处理系统的方法

Country Status (3)

Country Link
US (1) US7536289B2 (zh)
JP (1) JP4471154B2 (zh)
CN (1) CN100432981C (zh)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP5023856B2 (ja) * 2007-07-18 2012-09-12 富士ゼロックス株式会社 演算処理装置及び演算処理プログラム
US8266571B2 (en) * 2008-06-10 2012-09-11 Oasis Tooling, Inc. Methods and devices for independent evaluation of cell integrity, changes and origin in chip design for production workflow
WO2012170939A2 (en) 2011-06-10 2012-12-13 Oasis Tooling, Inc. Identifying hierarchical chip design intellectual property through digests

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6230307B1 (en) 1998-01-26 2001-05-08 Xilinx, Inc. System and method for programming the hardware of field programmable gate arrays (FPGAs) and related reconfiguration resources as if they were software by creating hardware objects
JP2000222452A (ja) * 1999-02-02 2000-08-11 Toshiba Corp 論理合成最適化方法及びその装置
US6526563B1 (en) * 2000-07-13 2003-02-25 Xilinx, Inc. Method for improving area in reduced programmable logic devices
CN1159725C (zh) * 2000-11-28 2004-07-28 Agc科技股份有限公司 可扩充存储器的集成电路装置
US7142316B2 (en) * 2002-05-16 2006-11-28 Hewlett-Packard Development Company, L.P. Supporting multiple print engine configurations through compatible delay window storage modes

Also Published As

Publication number Publication date
JP2005258767A (ja) 2005-09-22
CN100432981C (zh) 2008-11-12
JP4471154B2 (ja) 2010-06-02
US7536289B2 (en) 2009-05-19
US20050204326A1 (en) 2005-09-15

Similar Documents

Publication Publication Date Title
CN1120425C (zh) 存储器控制器和存储器控制方法
CN1320769C (zh) 编码器、解码器以及数据传送系统
CN1805531A (zh) 图像处理装置及方法、记录介质、以及程序
CN1969292A (zh) 用户轮廓管理系统
CN1668996A (zh) 解大型连续性或离散性最佳化问题的动态方法
CN1790912A (zh) 半导体集成电路装置
CN1530856A (zh) 布局系统和布局程序以及布局方法
CN1874171A (zh) 时隙码分多址系统多小区联合检测方法
CN1873625A (zh) 一种基于功能覆盖率的随机激励的自动产生方法
CN1386318A (zh) 压电振荡器
CN1776621A (zh) 程序变换方法
CN1300972C (zh) 时钟信号切换装置、时钟信号切换方法、数据总线切换装置及数据总线切换方法
CN1627641A (zh) 半导体电路
CN101048936A (zh) 电位移位器及电压转换装置
CN1667603A (zh) 配置信息处理系统的方法和半导体集成电路
CN1905075A (zh) 半导体存储器件
CN1770130A (zh) 总线控制器件及方法、仲裁器件及方法和集成电路器件
CN1595807A (zh) 能以数字量观测降压转换器输出的半导体集成电路
CN101048980A (zh) 信号处理装置、方法、程序及记录媒体
CN1729653A (zh) 优化链路调度的方法
CN1474507A (zh) 输出和输入电路、电子电路、多路复用器和去多路复用器
CN1138279C (zh) 扫描路径形成电路
CN1213799A (zh) 半导体集成电路
CN1912830A (zh) 定义面向对象模型的操作接口的方法
CN1522493A (zh) 低噪声有源rc信号处理电路

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
C17 Cessation of patent right
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20081112

Termination date: 20130311