CN1629779A - 一种可使用多种时钟源的智能卡仿真器接口板 - Google Patents
一种可使用多种时钟源的智能卡仿真器接口板 Download PDFInfo
- Publication number
- CN1629779A CN1629779A CN 200310122708 CN200310122708A CN1629779A CN 1629779 A CN1629779 A CN 1629779A CN 200310122708 CN200310122708 CN 200310122708 CN 200310122708 A CN200310122708 A CN 200310122708A CN 1629779 A CN1629779 A CN 1629779A
- Authority
- CN
- China
- Prior art keywords
- interface
- clock source
- intelligent card
- clock
- emluator
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Images
Landscapes
- Tests Of Electronic Circuits (AREA)
- Test And Diagnosis Of Digital Computers (AREA)
Abstract
本发明有关智能卡仿真器的接口板,尤其是可使用多种时钟源的智能卡仿真器接口板,其连接智能卡仿真器与读写机具,保证仿真器与读写机具间的通信,包括具有输出接口与若干个输入接口的时钟源选择跳线组,输出接口连接至智能卡仿真器,而若干个输入接口可以分别接收若干种时钟源选择跳线组接收到的时钟信号,通过将输出接口与不同的输入接口连接,可以使仿真器使用不同的时钟信号工作。通过上述设置,智能卡仿真器可以使用多种时钟源提供的时钟信号,广泛应用于使用智能卡仿真器调试、仿真以及频率、电平拉偏测试智能卡目标程序的使用场合。
Description
技术领域
本发明涉及智能卡硬件仿真系统领域,尤其涉及一种可以使智能卡仿真器可以使用多种时钟源提供的时钟信号工作的智能卡仿真器接口板。
背景技术
在使用智能卡仿真器配合读写机具仿真接触式智能卡时,作为连接智能卡仿真器和读写机具的桥梁,仿真器接口板起着至关重要的作用。在目标软件的仿真调试过程中,仿真器接口板的灵活、合理设计将给软件的调试工作带来极大的便利。
现有的真实的接触式智能卡一般只使用来自读写机具的时钟信号,这样就要求智能卡仿真器在仿真目标程序时的时钟频率与读写机具的时钟频率一致,才能够保证仿真过程的真实性。但是除了上述标准应用以外,在使用智能卡仿真器调试目标程序时,为了测试目标程序在符合ISO7816协议规定的范围内不同时钟频率、不同时钟电平下的工作情况,往往还非常希望智能卡仿真器能够方便、灵活的使用来自多种时钟源的时钟信号。
因此需要提供一种可以实现智能卡仿真器使用多种时钟源提供的不同频率、不同电平的时钟信号仿真目标程序的智能卡仿真器接口板。
发明内容
本发明的目的在于提供一种可使用多种时钟源的智能卡仿真器接口板,其可使智能卡仿真器能够使用多种时钟源提供的不同时钟信号测试目标程序。
本发明的目的是这样实现的:可使用多种时钟源的智能卡仿真器接口板,用以连接具有内部时钟源并可使用内部时钟源产生的内部时钟信号工作的智能卡仿真器与读写机具,保证仿真器与读写机具间的通信,其特征在于:具有时钟源选择跳线组,具有输出接口与若干个输入接口,输出接口连接至智能卡仿真器,而若干个输入接口可以分别接收若干种时钟源选择跳线组接收到的时钟信号,通过将输出接口与不同的输入接口连接,可以使仿真器使用不同的时钟信号工作。
同时,本发明还具有以下特征,时钟源选择跳线组的若干个输入接口中输入接口一与时钟输入接口相连,该时钟输入接口可以将接收到的外部时钟信号传输至时钟源选择跳线组若干个输入接口中的输入接口一;而输入接口二与读写机具上的时钟线相连,可在需要时将读写机具的时钟信号通过上述输入接口一传输至输出接口;空接口并不与任何时钟线相连,在输出接口与空接口相连时,不连接任何时钟输入,智能卡仿真器使用内部时钟信号;接口板进一步包括晶振板与电平选择跳线,输入接口三与晶振板上的时钟信号相连,而电平选择跳线可以提供晶振板不同电平的电源,使其输出不同电平的时钟信号。
与现有技术相比,本发明的有益效果是:这一灵活、合理的智能卡仿真器接口板的设计,使智能卡仿真器可以使用多种时钟源提供的不同频率、不同电平的时钟信号,可以广泛应用于使用智能卡仿真器调试、仿真以及频率、电平拉偏测试智能卡目标程序的使用场合。
附图说明
图1是使用本发明可实现使用多种时钟源的智能卡接口板的结构示意图。
图2是图1中时钟源选择跳线组的结构示意图。
图3是图1中小晶振板的结构示意图。
图4是有源晶振的结构示意图。
图5是电平选择跳线的结构示意图。
图6是时钟输入接口结构示意图。
图7是使用外部时钟发生设备输出的时钟信号时时钟源选择跳线组的连接示意图。
图8是使用读写机具发出的时钟信号时时钟源选择跳线组的连接示意图。
图9是使用智能卡仿真器内部时钟信号时时钟源选择跳线组的连接示意图。
图10是使用无源晶振输出的时钟信号时时钟源选择跳线组与晶振板接口线中的连接示意图。
图11是使用有源晶振输出的时钟信号时时钟源选择跳线组与晶振板接口线中的连接示意图。
其中:
1 仿真器接口板 11 时钟选择跳线组
110 输出接口 111 输入接口一
112 输入接口二 113 输入接口三
114 空接口 13 时钟输入接口
15 晶振电路 151 小晶振板
153 无源晶振 155 有源晶振
17 电平选择跳线 2 智能卡仿真器
3 读写机具
CLK:智能卡仿真器所使用的时钟信号。
CLK1:外部时钟发生设备输出的时钟信号。
CLK2:读写机具发出的时钟信号。
CLK3:晶振电路发出的时钟信号。
3.3V:智能卡仿真器提供给仿真器接口板的3.3V电源。
5V:智能卡仿真器提供给仿真器接口板的5V电源。
Vp:小晶振板或有源晶振使用的电源。
GND:地信号。
NC:空脚。
具体实施方式
下面结合附图和实施例对本发明作进一步描述。
请参阅图1所示,智能卡仿真器接口板1设置于智能卡仿真器2与读写机具3之间,用以完成智能卡仿真器2与读写机具3之间的信号传输,包括时钟源选择跳线组11、时钟输入接口13,晶振电路15及电平选择跳线17。请配合参阅图2所示,时钟选择跳线组11具有多个输入接口111、112、113、114及一个输出接口110,通过输出接口110与不同的输入接口相连,可将不同的时钟信号CLK传输至智能卡仿真器2。所有器件均具有接地脚。时钟输入接口13可以接收外部的时钟信号CLK1转接至时钟选择跳线组11的输入接口一111。输入接口二112与读写机具3的时钟线相连,可以将读写机具3的时钟信号CLK2传输至时钟选择跳线组11;输入接口三113与晶振电路15的时钟线相连,可以将晶振电路15的时钟信号CLK3传输至时钟选择跳线组11。配合参阅图9所示,时钟选择跳线组11还包括一个空接口114,其不与其它时钟信号线连接,当其与输出接口110相连时,智能卡仿真器2使用其内部所设的时钟源的时钟信号。
请参阅图2,图3及图4所示,前述晶振电路15具有有源晶振和无源晶振两种方式,包括小晶振板151、无源晶振153及有源晶振155。小晶振板151上具有六个接脚,其中四个接脚NC、GND、CLK3及Vp与有源晶振155在仿真器接口板1上使用同一插座。另外,小晶振板151含有起振电路,其上插入无源晶振153对应的两个接脚并提供电源后即可输出指定频率和电平的时钟信号。上述有源晶振155及无源晶振153均需提供一定的电压才能正常工作,而现有的工作电压一般为3.3伏与5伏,为了使用本发明的仿真器接口板1具有更大的适用性,其包括电平选择跳线结构17。参阅图5所示,电平选择跳线结构17上具有两个电平输入接口,分别可以输入3.3伏及5伏的电平,而输出接口连接于有源晶振155或无源晶振153的Vp接口。
参阅图8所示,将时钟选择跳线组11的输出接口110与输入接口二112相连,则智能卡仿真器2使用读写机具3发出的信号CLK2。
参阅图9所示,将时钟选择跳线组11的输出接口110与空接口114相连,则智能卡仿真器2使用其内部时钟源产生的时钟信号CLK。
请参阅图10及图11所示,将时钟选择跳线组11的输出接口110与输入接口三113相连,则智能卡仿真器2使用晶振电路15所产生的时钟信号CLK3。此时有两种不同的使用方式,其一使用小晶振板151,并插上指定频率的无源晶振153,则智能卡仿真器2使用无源晶振153产生的时钟信号;其二插入有源晶振155,则智能卡仿真器2使用无源晶振155产生的时钟信号。将电平选择跳线17连接为晶振电路15提供3.3伏或5伏的电压,则智能卡仿真器2也会获得不同电平的时钟信号CLK3。
无源晶振153及有源晶振155不可能满足所有的时钟信号频率及电平的需要,此时可以选择适用外部设备所产生的时钟信号CLK1及电平。请参阅图6、7所示,时钟输入接口结构13具有接信号GND接口及时钟信号接口,可将时钟信号CLK1传输至时钟选择跳线组11。当使用外部时钟时,将时钟选择跳线组11的输出接口110与输入接口一111相连,则智能卡仿真器2使用外部时钟发生设备输出的时钟信号CLK1。在仿真、调试或电压、频率拉偏测试过程中,如果需要使用其他电平、频率的时钟,可以选择使用来自外部时钟发生设备的时钟信号,通过调整发生设备的时钟信号输出电平、输出频率即可。
综上所述,本发明的发明人完成了其发明目的,通过这一灵活、合理的智能卡仿真器接口板的设计,使智能卡仿真器可以使用多种时钟源提供的不同频率、不同电平的时钟信号,可以广泛应用于使用智能卡仿真器调试、仿真以及频率、电平拉偏测试智能卡目标程序的使用场合。
Claims (9)
1.一种可使用多种时钟源的智能卡仿真器接口板,用以连接具有内部时钟源并可使用内部时钟源产生的内部时钟信号工作的智能卡仿真器与读写机具,保证仿真器与读写机具间的通信,其特征在于:具有时钟源选择跳线组,具有输出接口与若干个输入接口,输出接口连接至智能卡仿真器,而若干个输入接口可以分别接收若干种时钟源选择跳线组接收到的时钟信号,通过将输出接口与不同的输入接口连接,可以使仿真器使用不同的时钟信号工作。
2.如权利要求1所述的可使用多种时钟源的智能卡仿真器接口板,其特征在于:接口板进一步包括时钟输入接口,该时钟输入接口可以将接收到的外部时钟信号传输至时钟源选择跳线组若干个输入接口中的输入接口一。
3.如权利要求1所述的可使用多种时钟源的智能卡仿真器接口板,其特征在于:时钟源选择跳线组的若干输入接口中包括输入接口二,该输入接口二与读写机具上的时钟线相连,可在需要时将读写机具的时钟信号通过上述输入接口一传输至输出接口。
4.如权利要求1所述的可使用多种时钟源的智能卡仿真器接口板,其特征在于:时钟源选择跳线组的若干输入接口中包括空接口,该接口并不与任何时钟线相连,在输出接口与空接口相连时,智能卡仿真器使用内部时钟信号。
5.如权利要求1所述的可使用多种时钟源的智能卡仿真器接口板,其特征在于:接口板进一步包括晶振板接口线路,可以将晶振产生的时钟信号传输至时钟源选择跳线组若干个输入接口中的输入接口三。
6.如权利要求5所述的可使用多种时钟源的智能卡仿真器接口板,其特征在于:所述晶振板接口线路连接的是有源晶振。
7.如权利要求5所述的可使用多种时钟源的智能卡仿真器接口板,其特征在于:所述晶振板接口线路连接的是带有起振电路的小晶振板及无源晶振。
8.如权利要求5所述的可使用多种时钟源的智能卡仿真器接口板,其特征在于:所述接口板进一步包括电平选择跳线,具有若干电平输入接口与电平输出接口,若干电平输入接口可分别与若干外部电源相连,而电平输出接口与晶振板接口线路相连,提供给晶振板接口线路不同电平的电源。
9.如权利要求8所述的可使用多种时钟源的智能卡仿真器接口板,其特征在于:所述若干电平输入接口为两个,分别可以连接3.3伏与5伏的电压。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN 200310122708 CN1272689C (zh) | 2003-12-19 | 2003-12-19 | 一种可使用多种时钟源的智能卡仿真器接口板 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN 200310122708 CN1272689C (zh) | 2003-12-19 | 2003-12-19 | 一种可使用多种时钟源的智能卡仿真器接口板 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN1629779A true CN1629779A (zh) | 2005-06-22 |
CN1272689C CN1272689C (zh) | 2006-08-30 |
Family
ID=34844599
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN 200310122708 Expired - Fee Related CN1272689C (zh) | 2003-12-19 | 2003-12-19 | 一种可使用多种时钟源的智能卡仿真器接口板 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN1272689C (zh) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN103728549A (zh) * | 2012-10-15 | 2014-04-16 | 上海海尔集成电路有限公司 | 晶体振荡电路的测试方法及测试装置 |
-
2003
- 2003-12-19 CN CN 200310122708 patent/CN1272689C/zh not_active Expired - Fee Related
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN103728549A (zh) * | 2012-10-15 | 2014-04-16 | 上海海尔集成电路有限公司 | 晶体振荡电路的测试方法及测试装置 |
Also Published As
Publication number | Publication date |
---|---|
CN1272689C (zh) | 2006-08-30 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR100506774B1 (ko) | 혼성 신호 테스팅을 위한 이벤트 테스터 아키텍쳐 | |
TW495617B (en) | Module based flexible semiconductor test system | |
US6314034B1 (en) | Application specific event based semiconductor memory test system | |
CN102077185B (zh) | 扩展用于输入输出操作的存储器接口的输入输出模块、处理平台和方法 | |
CN1323990A (zh) | 基于特定应用事件的半导体测试系统 | |
CN102750252A (zh) | Usb/uart接口复用电路及使用该电路的电子设备 | |
CN1869963A (zh) | 具有平行加速模式的串行外围接口存储元件 | |
CN210835151U (zh) | 芯片测试系统 | |
CN111650493A (zh) | 一种支持高低温测试的同测装置 | |
CN107748726B (zh) | 一种gpu箱 | |
CN113721927B (zh) | 基于fpga的ate测试向量编译加速方法及ate系统 | |
CN101211649B (zh) | 带有固态磁盘的动态随机存取内存模块 | |
CN110600071B (zh) | 一种nvm芯片可靠性测试系统及测试方法 | |
CN1653346A (zh) | 有多用途存储器的测试器系统 | |
KR930004429B1 (ko) | 메모리용량 확장회로 | |
CN1629779A (zh) | 一种可使用多种时钟源的智能卡仿真器接口板 | |
CN220105681U (zh) | 一种基于arm处理器的通用计算机主板 | |
CN107329863B (zh) | 一种基于COMe的测量仪器通用硬件平台 | |
CN112578262A (zh) | 芯片测试系统以及芯片测试方法 | |
CN212514891U (zh) | 一种支持高低温测试的同测装置 | |
CN103150280A (zh) | 一种总线接口转接板和数据传输系统 | |
CN114416455A (zh) | 一种多功能应用的新型cpu检测装置 | |
CN101135986B (zh) | 接口功率消耗测试卡 | |
CN213183605U (zh) | 一种多功能测试板 | |
CN113391570A (zh) | 一种低成本低复杂度的多路da同步控制方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C14 | Grant of patent or utility model | ||
GR01 | Patent grant | ||
CF01 | Termination of patent right due to non-payment of annual fee |
Granted publication date: 20060830 Termination date: 20171219 |
|
CF01 | Termination of patent right due to non-payment of annual fee |